| /utopia/UTPA2-700.0.x/modules/dmx/hal/messi/tsp/ |
| H A D | regTSP.h | 930 #define TSP_VQ1_CLR_OVF_INT 0x00008000UL macro
|
| H A D | halTSP.c | 3072 _HAL_REG32_W(&_TspCtrl[0].VQ1_Config, u32data | TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQueue_Clr_OverflowInt() 3073 _HAL_REG32_W(&_TspCtrl[0].VQ1_Config, u32data & ~TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQueue_Clr_OverflowInt()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/mainz/tsp/ |
| H A D | regTSP.h | 930 #define TSP_VQ1_CLR_OVF_INT 0x00008000UL macro
|
| H A D | halTSP.c | 3076 _HAL_REG32_W(&_TspCtrl[0].VQ1_Config, u32data | TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQueue_Clr_OverflowInt() 3077 _HAL_REG32_W(&_TspCtrl[0].VQ1_Config, u32data & ~TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQueue_Clr_OverflowInt()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/mooney/tsp/ |
| H A D | regTSP.h | 929 #define TSP_VQ1_CLR_OVF_INT 0x00008000UL macro
|
| H A D | halTSP.c | 3087 _HAL_REG32_W(&_TspCtrl[0].VQ1_Config, u32data | TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQueue_Clr_OverflowInt() 3088 _HAL_REG32_W(&_TspCtrl[0].VQ1_Config, u32data & ~TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQueue_Clr_OverflowInt()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/k7u/tsp/ |
| H A D | regTSP.h | 1133 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/ |
| H A D | regTSP.h | 1156 #define TSP_VQ1_CLR_OVF_INT 0x80000000 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/ |
| H A D | regTSP.h | 1157 #define TSP_VQ1_CLR_OVF_INT 0x80000000UL macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/ |
| H A D | regTSP.h | 1148 #define TSP_VQ1_CLR_OVF_INT 0x80000000UL macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/ |
| H A D | regTSP.h | 1210 #define TSP_VQ1_CLR_OVF_INT 0x80000000UL macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/M7621/tsp/ |
| H A D | regTSP.h | 1214 #define TSP_VQ1_CLR_OVF_INT 0x80000000UL macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maxim/tsp/ |
| H A D | regTSP.h | 1214 #define TSP_VQ1_CLR_OVF_INT 0x80000000UL macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maserati/tsp/ |
| H A D | regTSP.h | 1230 #define TSP_VQ1_CLR_OVF_INT 0x80000000UL macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/M7821/tsp/ |
| H A D | regTSP.h | 1230 #define TSP_VQ1_CLR_OVF_INT 0x80000000UL macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/curry/tsp/ |
| H A D | regTSP.h | 1064 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|
| H A D | halTSP.c | 3561 REG16_SET(&_RegCtrl->VQ1_Config, TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQ_OverflowInt_Clr() 3578 REG16_CLR(&_RegCtrl->VQ1_Config, TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQ_OverflowInt_Clr()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/kano/tsp/ |
| H A D | regTSP.h | 1100 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|
| H A D | halTSP.c | 4595 REG16_SET(&_RegCtrl->VQ1_Config, TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQ_OverflowInt_Clr() 4615 REG16_CLR(&_RegCtrl->VQ1_Config, TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQ_OverflowInt_Clr()
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/kano/nsk2/ |
| H A D | regTSP.h | 1102 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k6/nsk2/ |
| H A D | regTSP.h | 1140 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k6lite/nsk2/ |
| H A D | regTSP.h | 1110 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k7u/nsk2/ |
| H A D | regTSP.h | 1110 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/k6/tsp/ |
| H A D | regTSP.h | 1142 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/k6lite/tsp/ |
| H A D | regTSP.h | 1110 #define TSP_VQ1_CLR_OVF_INT 0x8000 macro
|