| /utopia/UTPA2-700.0.x/modules/dmx/hal/k7u/tsp/ |
| H A D | regTSP.h | 1083 #define TSP_AUDB_SRC_MASK 0x0038 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/ |
| H A D | halTSP.c | 2527 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable() 2632 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select() 2651 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUDB_SRC_MASK, (u32Src << TSP_AUDB_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| H A D | regTSP.h | 1115 #define TSP_AUDB_SRC_MASK 0x00000038 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/ |
| H A D | regTSP.h | 1110 #define TSP_AUDB_SRC_MASK 0x00000038UL macro
|
| H A D | halTSP.c | 2764 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable() 2868 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select() 2887 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUDB_SRC_MASK, (u32Src << TSP_AUDB_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/ |
| H A D | regTSP.h | 1101 #define TSP_AUDB_SRC_MASK 0x00000038UL macro
|
| H A D | halTSP.c | 2729 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable() 2833 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select() 2852 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUDB_SRC_MASK, (u32Src << TSP_AUDB_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/ |
| H A D | regTSP.h | 1164 #define TSP_AUDB_SRC_MASK 0x00000038UL macro
|
| H A D | halTSP.c | 2622 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable() 2786 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select() 2811 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUDB_SRC_MASK, (u32Src << TSP_AUDB_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/M7621/tsp/ |
| H A D | regTSP.h | 1168 #define TSP_AUDB_SRC_MASK 0x00000038UL macro
|
| H A D | halTSP.c | 2825 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable() 2989 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select() 3014 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUDB_SRC_MASK, (u32Src << TSP_AUDB_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maxim/tsp/ |
| H A D | regTSP.h | 1168 #define TSP_AUDB_SRC_MASK 0x00000038UL macro
|
| H A D | halTSP.c | 2825 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable() 2989 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select() 3014 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUDB_SRC_MASK, (u32Src << TSP_AUDB_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maserati/tsp/ |
| H A D | regTSP.h | 1184 #define TSP_AUDB_SRC_MASK 0x00000038UL macro
|
| H A D | halTSP.c | 2903 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable() 3066 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select() 3091 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUDB_SRC_MASK, (u32Src << TSP_AUDB_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/M7821/tsp/ |
| H A D | regTSP.h | 1184 #define TSP_AUDB_SRC_MASK 0x00000038UL macro
|
| H A D | halTSP.c | 2864 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable() 3027 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUDB_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select() 3052 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUDB_SRC_MASK, (u32Src << TSP_AUDB_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/curry/tsp/ |
| H A D | regTSP.h | 1014 #define TSP_AUDB_SRC_MASK 0x0038 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/kano/tsp/ |
| H A D | regTSP.h | 1050 #define TSP_AUDB_SRC_MASK 0x0038 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/kano/nsk2/ |
| H A D | regTSP.h | 1052 #define TSP_AUDB_SRC_MASK 0x0038 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k6/nsk2/ |
| H A D | regTSP.h | 1090 #define TSP_AUDB_SRC_MASK 0x0038 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k6lite/nsk2/ |
| H A D | regTSP.h | 1060 #define TSP_AUDB_SRC_MASK 0x0038 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k7u/nsk2/ |
| H A D | regTSP.h | 1060 #define TSP_AUDB_SRC_MASK 0x0038 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/k6/tsp/ |
| H A D | regTSP.h | 1092 #define TSP_AUDB_SRC_MASK 0x0038 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/k6lite/tsp/ |
| H A D | regTSP.h | 1060 #define TSP_AUDB_SRC_MASK 0x0038 macro
|