Home
last modified time | relevance | path

Searched refs:TSP_VID3D_SRC_MASK (Results 1 – 25 of 29) sorted by relevance

12

/utopia/UTPA2-700.0.x/modules/dmx/hal/k7u/tsp/
H A DregTSP.h1087 #define TSP_VID3D_SRC_MASK 0x0E00 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/
H A DhalTSP.c2542 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable()
2638 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select()
2657 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_VID3D_SRC_MASK, (u32Src << TSP_VID3D_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
H A DregTSP.h1119 #define TSP_VID3D_SRC_MASK 0x00000E00 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/
H A DregTSP.h1114 #define TSP_VID3D_SRC_MASK 0x00000E00UL macro
H A DhalTSP.c2780 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable()
2874 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select()
2893 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_VID3D_SRC_MASK, (u32Src << TSP_VID3D_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/
H A DregTSP.h1105 #define TSP_VID3D_SRC_MASK 0x00000E00UL macro
H A DhalTSP.c2745 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable()
2839 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select()
2858 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_VID3D_SRC_MASK, (u32Src << TSP_VID3D_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/
H A DregTSP.h1168 #define TSP_VID3D_SRC_MASK 0x00000E00UL macro
H A DhalTSP.c2641 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable()
2792 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select()
2817 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_VID3D_SRC_MASK, (u32Src << TSP_VID3D_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/M7621/tsp/
H A DregTSP.h1172 #define TSP_VID3D_SRC_MASK 0x00000E00UL macro
H A DhalTSP.c2844 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable()
2995 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select()
3020 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_VID3D_SRC_MASK, (u32Src << TSP_VID3D_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/maxim/tsp/
H A DregTSP.h1172 #define TSP_VID3D_SRC_MASK 0x00000E00UL macro
H A DhalTSP.c2844 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable()
2995 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select()
3020 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_VID3D_SRC_MASK, (u32Src << TSP_VID3D_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/maserati/tsp/
H A DregTSP.h1188 #define TSP_VID3D_SRC_MASK 0x00000E00UL macro
H A DhalTSP.c2922 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable()
3072 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select()
3097 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_VID3D_SRC_MASK, (u32Src << TSP_VID3D_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/M7821/tsp/
H A DregTSP.h1188 #define TSP_VID3D_SRC_MASK 0x00000E00UL macro
H A DhalTSP.c2883 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (TSP_SRC_F… in HAL_TSP_PS_Path_Enable()
3033 …2_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_VID3D_SRC_MASK)| (u32Src <<… in HAL_TSP_AVFIFO_Src_Select()
3058 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_VID3D_SRC_MASK, (u32Src << TSP_VID3D_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/curry/tsp/
H A DregTSP.h1018 #define TSP_VID3D_SRC_MASK 0x0E00 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/kano/tsp/
H A DregTSP.h1054 #define TSP_VID3D_SRC_MASK 0x0E00 macro
/utopia/UTPA2-700.0.x/modules/dscmb/hal/kano/nsk2/
H A DregTSP.h1056 #define TSP_VID3D_SRC_MASK 0x0E00 macro
/utopia/UTPA2-700.0.x/modules/dscmb/hal/k6/nsk2/
H A DregTSP.h1094 #define TSP_VID3D_SRC_MASK 0x0E00 macro
/utopia/UTPA2-700.0.x/modules/dscmb/hal/k6lite/nsk2/
H A DregTSP.h1064 #define TSP_VID3D_SRC_MASK 0x0E00 macro
/utopia/UTPA2-700.0.x/modules/dscmb/hal/k7u/nsk2/
H A DregTSP.h1064 #define TSP_VID3D_SRC_MASK 0x0E00 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/k6/tsp/
H A DregTSP.h1096 #define TSP_VID3D_SRC_MASK 0x0E00 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/k6lite/tsp/
H A DregTSP.h1064 #define TSP_VID3D_SRC_MASK 0x0E00 macro

12