Home
last modified time | relevance | path

Searched refs:TSP_AUD_SRC_SHIFT (Results 1 – 25 of 29) sorted by relevance

12

/utopia/UTPA2-700.0.x/modules/dmx/hal/k7u/tsp/
H A DregTSP.h1082 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/
H A DhalTSP.c2509 …REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FROM_PKTDMXFL << TSP_AUD_SRC_SHIFT)); in HAL_TSP_PS_Path_Enable()
2629 …IFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
2648 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
H A DregTSP.h1108 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/
H A DregTSP.h1103 #define TSP_AUD_SRC_SHIFT 0UL macro
H A DhalTSP.c2746 …REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FROM_PKTDMXFL << TSP_AUD_SRC_SHIFT)); in HAL_TSP_PS_Path_Enable()
2865 …IFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
2884 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/
H A DregTSP.h1094 #define TSP_AUD_SRC_SHIFT 0UL macro
H A DhalTSP.c2711 …REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FROM_PKTDMXFL << TSP_AUD_SRC_SHIFT)); in HAL_TSP_PS_Path_Enable()
2830 …IFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
2849 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/
H A DregTSP.h1157 #define TSP_AUD_SRC_SHIFT 0UL macro
H A DhalTSP.c2602 …REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FROM_PKTDMXFL << TSP_AUD_SRC_SHIFT)); in HAL_TSP_PS_Path_Enable()
2783 …IFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
2808 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/M7621/tsp/
H A DregTSP.h1161 #define TSP_AUD_SRC_SHIFT 0UL macro
H A DhalTSP.c2805 …REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FROM_PKTDMXFL << TSP_AUD_SRC_SHIFT)); in HAL_TSP_PS_Path_Enable()
2986 …IFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
3011 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/maxim/tsp/
H A DregTSP.h1161 #define TSP_AUD_SRC_SHIFT 0UL macro
H A DhalTSP.c2805 …REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FROM_PKTDMXFL << TSP_AUD_SRC_SHIFT)); in HAL_TSP_PS_Path_Enable()
2986 …IFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
3011 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/maserati/tsp/
H A DregTSP.h1177 #define TSP_AUD_SRC_SHIFT 0UL macro
H A DhalTSP.c2883 …REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FROM_PKTDMXFL << TSP_AUD_SRC_SHIFT)); in HAL_TSP_PS_Path_Enable()
3063 …IFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
3088 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/M7821/tsp/
H A DregTSP.h1177 #define TSP_AUD_SRC_SHIFT 0UL macro
H A DhalTSP.c2844 …REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FROM_PKTDMXFL << TSP_AUD_SRC_SHIFT)); in HAL_TSP_PS_Path_Enable()
3024 …IFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
3049 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
/utopia/UTPA2-700.0.x/modules/dmx/hal/curry/tsp/
H A DregTSP.h1013 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/kano/tsp/
H A DregTSP.h1049 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dscmb/hal/kano/nsk2/
H A DregTSP.h1051 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dscmb/hal/k6/nsk2/
H A DregTSP.h1089 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dscmb/hal/k6lite/nsk2/
H A DregTSP.h1059 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dscmb/hal/k7u/nsk2/
H A DregTSP.h1059 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/k6/tsp/
H A DregTSP.h1091 #define TSP_AUD_SRC_SHIFT 0 macro
/utopia/UTPA2-700.0.x/modules/dmx/hal/k6lite/tsp/
H A DregTSP.h1059 #define TSP_AUD_SRC_SHIFT 0 macro

12