| /utopia/UTPA2-700.0.x/modules/dmx/hal/k7u/tsp/ |
| H A D | regTSP.h | 1081 #define TSP_AUD_SRC_MASK 0x0007 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/ |
| H A D | halTSP.c | 2509 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FR… in HAL_TSP_PS_Path_Enable() 2629 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << … in HAL_TSP_AVFIFO_Src_Select() 2648 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| H A D | regTSP.h | 1107 #define TSP_AUD_SRC_MASK 0x00000007 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/ |
| H A D | regTSP.h | 1102 #define TSP_AUD_SRC_MASK 0x00000007UL macro
|
| H A D | halTSP.c | 2746 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FR… in HAL_TSP_PS_Path_Enable() 2865 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << … in HAL_TSP_AVFIFO_Src_Select() 2884 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/ |
| H A D | regTSP.h | 1093 #define TSP_AUD_SRC_MASK 0x00000007UL macro
|
| H A D | halTSP.c | 2711 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FR… in HAL_TSP_PS_Path_Enable() 2830 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << … in HAL_TSP_AVFIFO_Src_Select() 2849 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/ |
| H A D | regTSP.h | 1156 #define TSP_AUD_SRC_MASK 0x00000007UL macro
|
| H A D | halTSP.c | 2602 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FR… in HAL_TSP_PS_Path_Enable() 2783 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << … in HAL_TSP_AVFIFO_Src_Select() 2808 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/M7621/tsp/ |
| H A D | regTSP.h | 1160 #define TSP_AUD_SRC_MASK 0x00000007UL macro
|
| H A D | halTSP.c | 2805 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FR… in HAL_TSP_PS_Path_Enable() 2986 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << … in HAL_TSP_AVFIFO_Src_Select() 3011 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maxim/tsp/ |
| H A D | regTSP.h | 1160 #define TSP_AUD_SRC_MASK 0x00000007UL macro
|
| H A D | halTSP.c | 2805 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FR… in HAL_TSP_PS_Path_Enable() 2986 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << … in HAL_TSP_AVFIFO_Src_Select() 3011 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maserati/tsp/ |
| H A D | regTSP.h | 1176 #define TSP_AUD_SRC_MASK 0x00000007UL macro
|
| H A D | halTSP.c | 2883 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FR… in HAL_TSP_PS_Path_Enable() 3063 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << … in HAL_TSP_AVFIFO_Src_Select() 3088 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/M7821/tsp/ |
| H A D | regTSP.h | 1176 #define TSP_AUD_SRC_MASK 0x00000007UL macro
|
| H A D | halTSP.c | 2844 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (TSP_SRC_FR… in HAL_TSP_PS_Path_Enable() 3024 …32_W(&_TspCtrl[0].FIFO_Src, (_HAL_REG32_R(&_TspCtrl[0].FIFO_Src) & ~TSP_AUD_SRC_MASK)| (u32Src << … in HAL_TSP_AVFIFO_Src_Select() 3049 _HAL_TSP_CMD_Write_HWPCR_Reg(TSP_AUD_SRC_MASK, (u32Src << TSP_AUD_SRC_SHIFT)); in HAL_TSP_AVFIFO_Src_Select()
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/curry/tsp/ |
| H A D | regTSP.h | 1012 #define TSP_AUD_SRC_MASK 0x0007 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/kano/tsp/ |
| H A D | regTSP.h | 1048 #define TSP_AUD_SRC_MASK 0x0007 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/kano/nsk2/ |
| H A D | regTSP.h | 1050 #define TSP_AUD_SRC_MASK 0x0007 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k6/nsk2/ |
| H A D | regTSP.h | 1088 #define TSP_AUD_SRC_MASK 0x0007 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k6lite/nsk2/ |
| H A D | regTSP.h | 1058 #define TSP_AUD_SRC_MASK 0x0007 macro
|
| /utopia/UTPA2-700.0.x/modules/dscmb/hal/k7u/nsk2/ |
| H A D | regTSP.h | 1058 #define TSP_AUD_SRC_MASK 0x0007 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/k6/tsp/ |
| H A D | regTSP.h | 1090 #define TSP_AUD_SRC_MASK 0x0007 macro
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/k6lite/tsp/ |
| H A D | regTSP.h | 1058 #define TSP_AUD_SRC_MASK 0x0007 macro
|