Searched refs:MUSB_TXCSR_TXPKTRDY (Results 1 – 15 of 15) sorted by relevance
345 if (csr & MUSB_TXCSR_TXPKTRDY) { in txstate()416 csr &= ~(MUSB_TXCSR_P_UNDERRUN | MUSB_TXCSR_TXPKTRDY); in txstate()468 csr |= MUSB_TXCSR_TXPKTRDY; in txstate()519 csr &= ~(MUSB_TXCSR_P_UNDERRUN | MUSB_TXCSR_TXPKTRDY); in musb_g_tx()541 MUSB_TXCSR_TXPKTRDY | MUSB_TXCSR_AUTOSET); in musb_g_tx()567 if (csr & MUSB_TXCSR_TXPKTRDY) in musb_g_tx()572 | MUSB_TXCSR_TXPKTRDY); in musb_g_tx()1160 csr &= ~(MUSB_TXCSR_MODE | MUSB_TXCSR_TXPKTRDY); in musb_gadget_enable()1484 csr &= ~MUSB_TXCSR_TXPKTRDY; in musb_gadget_set_halt()1578 csr &= ~MUSB_TXCSR_TXPKTRDY; in musb_gadget_fifo_flush()
148 txcsr |= MUSB_TXCSR_TXPKTRDY | MUSB_TXCSR_H_WZC_BITS; in musb_h_tx_start()751 | MUSB_TXCSR_TXPKTRDY in musb_ep_program()1161 | MUSB_TXCSR_TXPKTRDY); in musb_host_tx()1224 if (tx_csr & MUSB_TXCSR_TXPKTRDY) { in musb_host_tx()1226 MUSB_TXCSR_TXPKTRDY); in musb_host_tx()1231 MUSB_TXCSR_TXPKTRDY); in musb_host_tx()1251 if (tx_csr & (MUSB_TXCSR_FIFONOTEMPTY | MUSB_TXCSR_TXPKTRDY)) { in musb_host_tx()1341 MUSB_TXCSR_H_WZC_BITS | MUSB_TXCSR_TXPKTRDY); in musb_host_tx()2166 | MUSB_TXCSR_TXPKTRDY);
130 #define MUSB_TXCSR_TXPKTRDY 0x0001 macro
274 MUSB_TXCSR_TXPKTRDY); in service_zero_data_request()
254 if (csr & MUSB_TXCSR_TXPKTRDY) { in txstate()335 csr &= ~(MUSB_TXCSR_P_UNDERRUN | MUSB_TXCSR_TXPKTRDY); in txstate()388 csr |= MUSB_TXCSR_TXPKTRDY; in txstate()439 csr &= ~(MUSB_TXCSR_P_UNDERRUN | MUSB_TXCSR_TXPKTRDY); in musb_g_tx()461 MUSB_TXCSR_TXPKTRDY | MUSB_TXCSR_AUTOSET); in musb_g_tx()482 if (csr & MUSB_TXCSR_TXPKTRDY) in musb_g_tx()486 | MUSB_TXCSR_TXPKTRDY); in musb_g_tx()1036 csr &= ~(MUSB_TXCSR_MODE | MUSB_TXCSR_TXPKTRDY); in musb_gadget_enable()1385 csr &= ~MUSB_TXCSR_TXPKTRDY; in musb_gadget_set_halt()1476 csr &= ~MUSB_TXCSR_TXPKTRDY; in musb_gadget_fifo_flush()
95 csr |= MUSB_TXCSR_FLUSHFIFO | MUSB_TXCSR_TXPKTRDY; in musb_h_tx_flush_fifo()155 txcsr |= MUSB_TXCSR_TXPKTRDY | MUSB_TXCSR_H_WZC_BITS; in musb_h_tx_start()753 | MUSB_TXCSR_TXPKTRDY in musb_ep_program()1258 | MUSB_TXCSR_TXPKTRDY); in musb_host_tx()1323 if (tx_csr & MUSB_TXCSR_TXPKTRDY) { in musb_host_tx()1325 MUSB_TXCSR_TXPKTRDY); in musb_host_tx()1330 MUSB_TXCSR_TXPKTRDY); in musb_host_tx()1350 if (tx_csr & (MUSB_TXCSR_FIFONOTEMPTY | MUSB_TXCSR_TXPKTRDY)) { in musb_host_tx()1459 MUSB_TXCSR_H_WZC_BITS | MUSB_TXCSR_TXPKTRDY); in musb_host_tx()2349 | MUSB_TXCSR_TXPKTRDY); in musb_cleanup_urb()
109 if (csr & MUSB_TXCSR_TXPKTRDY) in musb_is_tx_fifo_empty()140 csr = MUSB_TXCSR_MODE | MUSB_TXCSR_TXPKTRDY; in cppi41_trans_done()635 if (csr & MUSB_TXCSR_TXPKTRDY) { in cppi41_dma_channel_abort()
135 #define MUSB_TXCSR_TXPKTRDY 0x0001 macro
367 txcsr |= MUSB_TXCSR_TXPKTRDY; in dma_controller_irq()
172 csr |= MUSB_TXCSR_MODE | MUSB_TXCSR_TXPKTRDY in tusb_omap_dma_cb()
271 MUSB_TXCSR_TXPKTRDY); in service_zero_data_request()
89 if (csr & MUSB_TXCSR_TXPKTRDY) in musb_configure_ep()
239 #define MUSB_TXCSR_TXPKTRDY 0x0001 macro
291 peri_txcsr |= MUSB_TXCSR_TXPKTRDY; in musb_peri_tx_ready()829 if (!(peri_txcsr & MUSB_TXCSR_TXPKTRDY)) { in udc_endpoint_write()
204 } while (csr & MUSB_TXCSR_TXPKTRDY); in wait_until_txep_ready()922 writew(csr | MUSB_TXCSR_TXPKTRDY, &musbr->txcsr); in submit_bulk_msg()