Searched refs:REG_CLKGEN0_TS_SRC_TSO0 (Results 1 – 13 of 13) sorted by relevance
120 #define REG_CLKGEN0_TS_SRC_TSO0 0x0009 macro
848 clk_src = REG_CLKGEN0_TS_SRC_TSO0; in HAL_TSP_TSIF_SelPad()
1044 clk_src = REG_CLKGEN0_TS_SRC_TSO0; in HAL_TSP_TSIF_SelPad()1078 case REG_CLKGEN0_TS_SRC_TSO0: in HAL_TSP_TSIF_SelPad()1356 *pu32CLKSrc = REG_CLKGEN0_TS_SRC_TSO0; in _TSP_Hal_TSPAD2RelatedReg_Mapping()1589 case REG_CLKGEN0_TS_SRC_TSO0: in HAL_TSP_TSIF_SelPad_ClkDis()
117 #define REG_CLKGEN0_TS_SRC_TSO0 0x0007 macro
971 clk_src = REG_CLKGEN0_TS_SRC_TSO0; in HAL_TSP_TSIF_SelPad()1012 case REG_CLKGEN0_TS_SRC_TSO0: in HAL_TSP_TSIF_SelPad()1290 *pu32CLKSrc = REG_CLKGEN0_TS_SRC_TSO0; in _TSP_Hal_TSPAD2RelatedReg_Mapping()1523 case REG_CLKGEN0_TS_SRC_TSO0: in HAL_TSP_TSIF_SelPad_ClkDis()
113 #define REG_CLKGEN0_TS_SRC_TSO0 0x0007 macro
1068 clk_src = REG_CLKGEN0_TS_SRC_TSO0; in HAL_TSP_TSIF_SelPad()1106 case REG_CLKGEN0_TS_SRC_TSO0: in HAL_TSP_TSIF_SelPad()1387 *pu32CLKSrc = REG_CLKGEN0_TS_SRC_TSO0; in _TSP_Hal_TSPAD2RelatedReg_Mapping()1620 case REG_CLKGEN0_TS_SRC_TSO0: in HAL_TSP_TSIF_SelPad_ClkDis()
107 #define REG_CLKGEN0_TS_SRC_TSO0 0x0007 macro