Searched refs:MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 (Results 1 – 20 of 20) sorted by relevance
21 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x80000000 /* WL_WAKE */
21 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x80000000 /* WL_WAKE (unused) */
226 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x80000000 /* Green LED */
413 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
378 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
534 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x10880
565 #define MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1f0 0x504 0x000 0x5 0x0 macro
474 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
423 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
492 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0 /* PHY Reset */
683 #define MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x204 0x5d4 0x000 0x5 0x0 macro
482 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
609 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0 /* PHY Reset */
516 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0 /* SCL */
630 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x4001b0b0 /* PHY_RST# */
571 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x000b1
607 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x4001b0b0 /* PHY_RST# */
738 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x4001b0b0 /* PHY_RST# */
568 #define MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1f0 0x504 0x000 0x5 0x0 macro
686 #define MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x204 0x5d4 0x000 0x5 0x0 macro