Searched refs:MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 (Results 1 – 19 of 19) sorted by relevance
61 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x80000000
127 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x03000
221 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x000b0
214 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b0b0
278 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b059
336 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b0b0
456 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b0b0
544 #define MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1dc 0x4f0 0x000 0x5 0x0 macro
409 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b0b0 /* ENET_INT */
646 #define MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1e4 0x5b4 0x000 0x5 0x0 macro
400 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b098
327 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b0b0
484 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b0b0 /* led enable */
491 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b0b0
503 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1b0b0 /* RST_GBE0_PHY# */
569 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x000b0
608 MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x4001b0b0 /* PHY_EN */
548 #define MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1dc 0x4f0 0x000 0x5 0x0 macro
650 #define MX6QDL_PAD_ENET_CRS_DV__GPIO1_IO25 0x1e4 0x5b4 0x000 0x5 0x0 macro