| /utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/ |
| H A D | halTSP.c | 378 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 4201 _HAL_REG32L_W((REG32_L *)(_virtRegBase+u32RegClkSrc), in HAL_TSP_SetPVRTimeStampClk() 4202 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+u32RegClkSrc)) & ~u32RegClkMask) | (u32Clk << u32RegShift)… in HAL_TSP_SetPVRTimeStampClk() 4374 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS4_FIQ), RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRe… in HAL_TSP_PowerCtrl() 4381 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 4387 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_SW_CLK), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtR… in HAL_TSP_PowerCtrl() 4390 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_CLK_STCSYN), in HAL_TSP_PowerCtrl() 4391 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_CLK_STCSYN)) & ~CKG_CLK_STCSYN_MASK) | CKG_CLK_STCSYN_… in HAL_TSP_PowerCtrl() 4392 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_CLK_STCSYN), in HAL_TSP_PowerCtrl() 4393 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_CLK_STCSYN)) & ~CKG_CLK_STC1SYN_MASK) | CKG_CLK_STC1SY… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 303 } REG32_L; typedef 418 REG32_L H32; 531 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maxim/tsp/ |
| H A D | halTSP.c | 447 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 4472 _HAL_REG32L_W((REG32_L *)(_virtRegBase+u32RegClkSrc), in HAL_TSP_SetPVRTimeStampClk() 4473 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+u32RegClkSrc)) & ~u32RegClkMask) | (u32Clk << u32RegShift)… in HAL_TSP_SetPVRTimeStampClk() 4651 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 4669 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS2_TSGP), in HAL_TSP_PowerCtrl() 4670 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS2_TSGP)), (CLK_TS2_DISABLE|CLK_TS2_INVERT… in HAL_TSP_PowerCtrl() 4672 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG2_TSP_TS_SAMPLE), in HAL_TSP_PowerCtrl() 4673 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG2_TSP_TS_SAMPLE)), (CKG2_TSP_TS_SAMPLE_DISAB… in HAL_TSP_PowerCtrl() 4676 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG2_TSP_TSFI), in HAL_TSP_PowerCtrl() 4677 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG2_TSP_TSFI)), (CKG2_TSP_TSFI_DISABKE|CKG2_TS… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 307 } REG32_L; typedef 420 REG32_L H32; 533 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/M7621/tsp/ |
| H A D | halTSP.c | 447 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 4455 _HAL_REG32L_W((REG32_L *)(_virtRegBase+u32RegClkSrc), in HAL_TSP_SetPVRTimeStampClk() 4456 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+u32RegClkSrc)) & ~u32RegClkMask) | (u32Clk << u32RegShift)… in HAL_TSP_SetPVRTimeStampClk() 4634 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 4652 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS2_TSGP), in HAL_TSP_PowerCtrl() 4653 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS2_TSGP)), (CLK_TS2_DISABLE|CLK_TS2_INVERT… in HAL_TSP_PowerCtrl() 4655 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG2_TSP_TS_SAMPLE), in HAL_TSP_PowerCtrl() 4656 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG2_TSP_TS_SAMPLE)), (CKG2_TSP_TS_SAMPLE_DISAB… in HAL_TSP_PowerCtrl() 4659 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG2_TSP_TSFI), in HAL_TSP_PowerCtrl() 4660 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG2_TSP_TSFI)), (CKG2_TSP_TSFI_DISABKE|CKG2_TS… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 307 } REG32_L; typedef 420 REG32_L H32; 533 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maserati/tsp/ |
| H A D | halTSP.c | 465 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 4544 _HAL_REG32L_W((REG32_L *)(_virtRegBase+u32RegClkSrc), in HAL_TSP_SetPVRTimeStampClk() 4545 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+u32RegClkSrc)) & ~u32RegClkMask) | (u32Clk << u32RegShift)… in HAL_TSP_SetPVRTimeStampClk() 4717 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 4735 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS2_TSGP), in HAL_TSP_PowerCtrl() 4736 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS2_TSGP)), (CLK_TS2_DISABLE|CLK_TS2_INVERT… in HAL_TSP_PowerCtrl() 4738 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG2_TSP_TS_SAMPLE), in HAL_TSP_PowerCtrl() 4739 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG2_TSP_TS_SAMPLE)), (CKG2_TSP_TS_SAMPLE_DISAB… in HAL_TSP_PowerCtrl() 4742 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG2_TSP_TSFI), in HAL_TSP_PowerCtrl() 4743 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG2_TSP_TSFI)), (CKG2_TSP_TSFI_DISABKE|CKG2_TS… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 314 } REG32_L; typedef 427 REG32_L H32; 540 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/M7821/tsp/ |
| H A D | halTSP.c | 465 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 4505 _HAL_REG32L_W((REG32_L *)(_virtRegBase+u32RegClkSrc), in HAL_TSP_SetPVRTimeStampClk() 4506 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+u32RegClkSrc)) & ~u32RegClkMask) | (u32Clk << u32RegShift)… in HAL_TSP_SetPVRTimeStampClk() 4678 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 4696 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS2_TSGP), in HAL_TSP_PowerCtrl() 4697 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS2_TSGP)), (CLK_TS2_DISABLE|CLK_TS2_INVERT… in HAL_TSP_PowerCtrl() 4699 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG2_TSP_TS_SAMPLE), in HAL_TSP_PowerCtrl() 4700 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG2_TSP_TS_SAMPLE)), (CKG2_TSP_TS_SAMPLE_DISAB… in HAL_TSP_PowerCtrl() 4703 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG2_TSP_TSFI), in HAL_TSP_PowerCtrl() 4704 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG2_TSP_TSFI)), (CKG2_TSP_TSFI_DISABKE|CKG2_TS… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 314 } REG32_L; typedef 427 REG32_L H32; 540 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/messi/tsp/ |
| H A D | halTSP.c | 265 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 2761 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 2762 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_TSP_DISABLE|CLK_TSP_INVERT… in HAL_TSP_PowerCtrl() 2765 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 2766 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl() 2768 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 2769 SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_CLK_192))); in HAL_TSP_PowerCtrl() 2772 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 2778 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS0_TS1), in HAL_TSP_PowerCtrl() 2779 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 253 } REG32_L; typedef 356 REG32_L H32; 418 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28 890 REG32_L CA_CTRL; // 0xbf802d00 0x40
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/mainz/tsp/ |
| H A D | halTSP.c | 266 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 2765 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 2766 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_TSP_DISABLE|CLK_TSP_INVERT… in HAL_TSP_PowerCtrl() 2769 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 2770 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl() 2772 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 2773 SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_CLK_192))); in HAL_TSP_PowerCtrl() 2776 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 2782 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS0_TS1), in HAL_TSP_PowerCtrl() 2783 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 253 } REG32_L; typedef 356 REG32_L H32; 418 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28 890 REG32_L CA_CTRL; // 0xbf802d00 0x40
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/ |
| H A D | halTSP.c | 427 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 4231 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 4232 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_TSP_DISABLE|CLK_TSP_INVERT… in HAL_TSP_PowerCtrl() 4235 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 4241 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 4242 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl() 4245 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS0_TS1), in HAL_TSP_PowerCtrl() 4246 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|… in HAL_TSP_PowerCtrl() 4249 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS0_TS1), in HAL_TSP_PowerCtrl() 4250 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS1_DISABLE|CLK_TS1_INVERT|… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 284 } REG32_L; typedef 396 REG32_L H32; 508 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/ |
| H A D | halTSP.c | 441 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 4268 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 4269 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_TSP_DISABLE|CLK_TSP_INVERT… in HAL_TSP_PowerCtrl() 4272 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 4278 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 4279 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl() 4282 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS0_TS1), in HAL_TSP_PowerCtrl() 4283 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|… in HAL_TSP_PowerCtrl() 4286 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS0_TS1), in HAL_TSP_PowerCtrl() 4287 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS1_DISABLE|CLK_TS1_INVERT|… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 293 } REG32_L; typedef 405 REG32_L H32; 516 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/mooney/tsp/ |
| H A D | halTSP.c | 269 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 2779 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 2780 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_TSP_DISABLE|CLK_TSP_INVERT… in HAL_TSP_PowerCtrl() 2783 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 2784 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl() 2787 …_HAL_REG32L_W((REG32_L *)(_virtRegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L … in HAL_TSP_PowerCtrl() 2793 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS0_TS1), in HAL_TSP_PowerCtrl() 2794 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|… in HAL_TSP_PowerCtrl() 2797 _HAL_REG32L_W((REG32_L *)(_virtRegBase+CKG_TS0_TS1), in HAL_TSP_PowerCtrl() 2798 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS1_DISABLE|CLK_TS1_INVERT|… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 246 } REG32_L; typedef 349 REG32_L H32; 411 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28 889 REG32_L CA_CTRL; // 0xbf802d00 0x40
|
| /utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/ |
| H A D | halTSP.c | 331 static MS_U16 _HAL_REG32L_R(REG32_L *reg) in _HAL_REG32L_R() 3897 …_HAL_REG32L_W((REG32_L *)(_u32RegBase+CKG_TS2_TS4), RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_u32RegB… in HAL_TSP_PowerCtrl() 3900 _HAL_REG32L_W((REG32_L *)(_u32RegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 3901 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_u32RegBase+CKG_TSP_STC0)), (CLK_TSP_DISABLE|CLK_TSP_INVERT|… in HAL_TSP_PowerCtrl() 3904 …_HAL_REG32L_W((REG32_L *)(_u32RegBase+CHIP_TSP_BOOT_CLK_SEL), RESET_FLAG1(_HAL_REG32L_R((REG32_L *… in HAL_TSP_PowerCtrl() 3910 …_HAL_REG32L_W((REG32_L *)(_u32RegBase+CKG_TSP_SW_CLK), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_u32Reg… in HAL_TSP_PowerCtrl() 3913 _HAL_REG32L_W((REG32_L *)(_u32RegBase+CKG_CLK_STCSYN), in HAL_TSP_PowerCtrl() 3914 …(_HAL_REG32L_R((REG32_L *)(_u32RegBase+CKG_CLK_STCSYN)) & ~CKG_CLK_STCSYN_MASK) | CKG_CLK_STCSYN_4… in HAL_TSP_PowerCtrl() 3917 _HAL_REG32L_W((REG32_L *)(_u32RegBase+CKG_TSP_STC0), in HAL_TSP_PowerCtrl() 3918 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_u32RegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT|… in HAL_TSP_PowerCtrl() [all …]
|
| H A D | regTSP.h | 288 } REG32_L; typedef 404 REG32_L H32; 508 REG32_L Pkt_CacheIdx; // 0xbf802aa0 0x28
|