Home
last modified time | relevance | path

Searched refs:TS_Clock_Temp (Results 1 – 9 of 9) sorted by relevance

/utopia/UTPA2-700.0.x/modules/demodulator/hal/macan/demod/
H A DhalDMD_INTERN_DVBC.c1138 MS_U8 TS_Clock_Temp; in INTERN_DVBC_Adaptive_TS_CLK() local
1147 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); in INTERN_DVBC_Adaptive_TS_CLK()
1148 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBC_Adaptive_TS_CLK()
1149 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
1152 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+1); in INTERN_DVBC_Adaptive_TS_CLK()
1154 TS_Clock_Temp &=(~0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1156 TS_Clock_Temp |= (0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1158 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+1,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
1161 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN); in INTERN_DVBC_Adaptive_TS_CLK()
1162 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_ts_clk ; in INTERN_DVBC_Adaptive_TS_CLK()
[all …]
H A DhalDMD_INTERN_DVBT.c1210 MS_U8 TS_Clock_Temp; in INTERN_DVBT_Adaptive_TS_CLK() local
1216 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); in INTERN_DVBT_Adaptive_TS_CLK()
1217 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBT_Adaptive_TS_CLK()
1218 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
1221 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+1); in INTERN_DVBT_Adaptive_TS_CLK()
1222 TS_Clock_Temp=(TS_Clock_Temp&(~0x01)); in INTERN_DVBT_Adaptive_TS_CLK()
1223 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+1,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
1226 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN); in INTERN_DVBT_Adaptive_TS_CLK()
1227 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_ts_clk; in INTERN_DVBT_Adaptive_TS_CLK()
1228 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
[all …]
/utopia/UTPA2-700.0.x/modules/demodulator/hal/mustang/demod/
H A DhalDMD_INTERN_DVBC.c1143 MS_U8 TS_Clock_Temp; in INTERN_DVBC_Adaptive_TS_CLK() local
1151 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); in INTERN_DVBC_Adaptive_TS_CLK()
1152 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBC_Adaptive_TS_CLK()
1153 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
1156 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+1); in INTERN_DVBC_Adaptive_TS_CLK()
1158 TS_Clock_Temp &=(~0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1160 TS_Clock_Temp |= (0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1162 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+1,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
1165 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN); in INTERN_DVBC_Adaptive_TS_CLK()
1166 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_ts_clk ; in INTERN_DVBC_Adaptive_TS_CLK()
[all …]
H A DhalDMD_INTERN_DVBT.c1218 MS_U8 TS_Clock_Temp; in INTERN_DVBT_Adaptive_TS_CLK() local
1224 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); in INTERN_DVBT_Adaptive_TS_CLK()
1225 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBT_Adaptive_TS_CLK()
1226 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
1229 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+1); in INTERN_DVBT_Adaptive_TS_CLK()
1230 TS_Clock_Temp=(TS_Clock_Temp&(~0x01)); in INTERN_DVBT_Adaptive_TS_CLK()
1231 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+1,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
1234 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN); in INTERN_DVBT_Adaptive_TS_CLK()
1235 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_ts_clk; in INTERN_DVBT_Adaptive_TS_CLK()
1236 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
[all …]
/utopia/UTPA2-700.0.x/modules/demodulator/hal/maxim/demod/
H A DhalDMD_INTERN_DVBC.c1250 MS_U8 TS_Clock_Temp; in INTERN_DVBC_Adaptive_TS_CLK() local
1259 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); in INTERN_DVBC_Adaptive_TS_CLK()
1260 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBC_Adaptive_TS_CLK()
1261 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
1264 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1266 TS_Clock_Temp &=(~0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1268 TS_Clock_Temp |= (0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1270 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x01,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
1273 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x00); in INTERN_DVBC_Adaptive_TS_CLK()
1274 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_ts_clk ; in INTERN_DVBC_Adaptive_TS_CLK()
[all …]
H A DhalDMD_INTERN_DVBT.c1393 MS_U8 TS_Clock_Temp; in INTERN_DVBT_Adaptive_TS_CLK() local
1399 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); in INTERN_DVBT_Adaptive_TS_CLK()
1400 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBT_Adaptive_TS_CLK()
1401 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
1404 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x01); in INTERN_DVBT_Adaptive_TS_CLK()
1405 TS_Clock_Temp=(TS_Clock_Temp&(~0x01)); in INTERN_DVBT_Adaptive_TS_CLK()
1406 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x01,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
1409 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN); in INTERN_DVBT_Adaptive_TS_CLK()
1410 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_ts_clk; in INTERN_DVBT_Adaptive_TS_CLK()
1411 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
[all …]
/utopia/UTPA2-700.0.x/modules/demodulator/hal/M7621/demod/
H A DhalDMD_INTERN_DVBC.c1250 MS_U8 TS_Clock_Temp; in INTERN_DVBC_Adaptive_TS_CLK() local
1259 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); in INTERN_DVBC_Adaptive_TS_CLK()
1260 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBC_Adaptive_TS_CLK()
1261 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
1264 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1266 TS_Clock_Temp &=(~0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1268 TS_Clock_Temp |= (0x01); in INTERN_DVBC_Adaptive_TS_CLK()
1270 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x01,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
1273 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x00); in INTERN_DVBC_Adaptive_TS_CLK()
1274 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_ts_clk ; in INTERN_DVBC_Adaptive_TS_CLK()
[all …]
H A DhalDMD_INTERN_DVBT.c1393 MS_U8 TS_Clock_Temp; in INTERN_DVBT_Adaptive_TS_CLK() local
1399 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); in INTERN_DVBT_Adaptive_TS_CLK()
1400 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBT_Adaptive_TS_CLK()
1401 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
1404 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x01); in INTERN_DVBT_Adaptive_TS_CLK()
1405 TS_Clock_Temp=(TS_Clock_Temp&(~0x01)); in INTERN_DVBT_Adaptive_TS_CLK()
1406 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x01,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
1409 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN); in INTERN_DVBT_Adaptive_TS_CLK()
1410 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_ts_clk; in INTERN_DVBT_Adaptive_TS_CLK()
1411 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN,TS_Clock_Temp); in INTERN_DVBT_Adaptive_TS_CLK()
[all …]
/utopia/UTPA2-700.0.x/modules/demodulator/hal/k6lite/demod/
H A DhalDMD_INTERN_DVBC.c2465 MS_U8 TS_Clock_Temp; in INTERN_DVBC_Adaptive_TS_CLK() local
2509 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x02); //clock reset [bit 0] in INTERN_DVBC_Adaptive_TS_CLK()
2510 TS_Clock_Temp=TS_Clock_Temp|0x01; in INTERN_DVBC_Adaptive_TS_CLK()
2511 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x02,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
2514 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(DMD_CLK_GEN+0x01); //clock reset [bit 0] in INTERN_DVBC_Adaptive_TS_CLK()
2515 TS_Clock_Temp &=0x8F; in INTERN_DVBC_Adaptive_TS_CLK()
2516 TS_Clock_Temp |= (u8_clk_source<<4); in INTERN_DVBC_Adaptive_TS_CLK()
2517 HAL_DMD_RIU_WriteByte(DMD_CLK_GEN+0x01,TS_Clock_Temp); in INTERN_DVBC_Adaptive_TS_CLK()
2520 TS_Clock_Temp=HAL_DMD_RIU_ReadByte(REG_CLK_bank_TS_div_num); in INTERN_DVBC_Adaptive_TS_CLK()
2521 TS_Clock_Temp=(TS_Clock_Temp&0xE0) |u8_MB_div_num ; in INTERN_DVBC_Adaptive_TS_CLK()
[all …]