| /OK3568_Linux_fs/kernel/drivers/pci/controller/dwc/ |
| H A D | pcie-armada8k.c | 148 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_STATUS_REG); in armada8k_pcie_link_up() 164 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_establish_link() 170 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_establish_link() 180 reg = dw_pcie_readl_dbi(pci, PCIE_ARUSER_REG); in armada8k_pcie_establish_link() 185 reg = dw_pcie_readl_dbi(pci, PCIE_AWUSER_REG); in armada8k_pcie_establish_link() 191 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_INT_MASK1_REG); in armada8k_pcie_establish_link() 198 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_establish_link() 230 val = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_INT_CAUSE1_REG); in armada8k_pcie_irq_handler()
|
| H A D | pcie-designware.c | 71 header = dw_pcie_readl_dbi(pci, pos); in dw_pcie_find_next_ext_capability() 87 header = dw_pcie_readl_dbi(pci, pos); in dw_pcie_find_next_ext_capability() 304 val = dw_pcie_readl_dbi(pci, PCIE_ATU_CR2); in __dw_pcie_prog_outbound_atu() 428 val = dw_pcie_readl_dbi(pci, PCIE_ATU_CR2); in dw_pcie_prog_inbound_atu() 505 val = dw_pcie_readl_dbi(pci, PCIE_PORT_MULTI_LANE_CTRL); in dw_pcie_upconfig_setup() 516 cap = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in dw_pcie_link_set_max_speed() 517 ctrl2 = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCTL2); in dw_pcie_link_set_max_speed() 551 val = dw_pcie_readl_dbi(pci, PCIE_ATU_VIEWPORT); in dw_pcie_iatu_unroll_enabled() 583 val = dw_pcie_readl_dbi(pci, PCIE_PORT_AFR); in dw_pcie_setup() 592 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in dw_pcie_setup() [all …]
|
| H A D | pcie-dw-ep-rockchip.c | 423 header = dw_pcie_readl_dbi(&rockchip->pci, pos); in rockchip_pci_find_resbar_capability() 440 header = dw_pcie_readl_dbi(&rockchip->pci, pos); in rockchip_pci_find_resbar_capability() 480 val = dw_pcie_readl_dbi(pci, PCIE_PORT_LINK_CONTROL); in rockchip_pcie_resize_bar() 503 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in rockchip_pcie_resize_bar() 605 val = dw_pcie_readl_dbi(pci, PCIE_ATU_VIEWPORT); in rockchip_pcie_iatu_unroll_enabled() 634 val = dw_pcie_readl_dbi(pci, elbi_reg); in rockchip_pcie_elbi_clear() 657 elbi_reg = dw_pcie_readl_dbi(pci, PCIE_ELBI_LOCAL_BASE + PCIE_ELBI_APP_ELBI_INT_GEN0); in rockchip_pcie_sys_irq_handler() 666 mask = dw_pcie_readl_dbi(pci, PCIE_DMA_OFFSET + PCIE_DMA_WR_INT_MASK); in rockchip_pcie_sys_irq_handler() 667 wr_status.asdword = dw_pcie_readl_dbi(pci, PCIE_DMA_OFFSET + PCIE_DMA_WR_INT_STATUS) & (~mask); in rockchip_pcie_sys_irq_handler() 668 mask = dw_pcie_readl_dbi(pci, PCIE_DMA_OFFSET + PCIE_DMA_RD_INT_MASK); in rockchip_pcie_sys_irq_handler() [all …]
|
| H A D | pcie-tegra194.c | 390 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in tegra_pcie_rp_irq_handler() 418 val = dw_pcie_readl_dbi(pci, PCIE_PL_CHK_REG_CONTROL_STATUS); in tegra_pcie_rp_irq_handler() 432 val = dw_pcie_readl_dbi(pci, PCIE_PL_CHK_REG_ERR_ADDR); in tegra_pcie_rp_irq_handler() 476 val = dw_pcie_readl_dbi(pci, pcie->cfg_link_cap_l1sub); in tegra_pcie_ep_irq_thread() 481 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in tegra_pcie_ep_irq_thread() 599 val = dw_pcie_readl_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub); in disable_aspm_l11() 608 val = dw_pcie_readl_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub); in disable_aspm_l12() 617 val = dw_pcie_readl_dbi(&pcie->pci, event_cntr_ctrl_offset[pcie->cid]); in event_counter_prog() 623 val = dw_pcie_readl_dbi(&pcie->pci, event_cntr_data_offset[pcie->cid]); in event_counter_prog() 675 val = dw_pcie_readl_dbi(pci, pcie->cfg_link_cap_l1sub); in init_host_aspm() [all …]
|
| H A D | pcie-dw-rockchip.c | 280 val = dw_pcie_readl_dbi(pci, PCIE_ATU_VIEWPORT); in rk_pcie_iatu_unroll_enabled() 417 val = dw_pcie_readl_dbi(pci, PCIE_ATU_CR2); in rk_pcie_prog_inbound_atu() 553 val = dw_pcie_readl_dbi(pci, PCIE_ATU_CR2); in rk_pcie_prog_outbound_atu() 651 val = dw_pcie_readl_dbi(rk_pcie->pci, cfg_link_cap_l1sub); in disable_aspm_l1ss() 847 return dw_pcie_readl_dbi(rk_pcie->pci, PCIE_DMA_OFFSET + in rk_pcie_udma_enabled() 893 header = dw_pcie_readl_dbi(rk_pcie->pci, pos); in rk_pci_find_resbar_capability() 910 header = dw_pcie_readl_dbi(rk_pcie->pci, pos); in rk_pci_find_resbar_capability() 977 val = dw_pcie_readl_dbi(rk_pcie->pci, PCIE_PORT_LINK_CONTROL); in rk_pcie_ep_setup() 1000 val = dw_pcie_readl_dbi(rk_pcie->pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in rk_pcie_ep_setup() 1455 val = dw_pcie_readl_dbi(rk_pcie->pci, PCI_COMMAND); in rk_pcie_hot_rst_work() [all …]
|
| H A D | pci-imx6.c | 152 val = dw_pcie_readl_dbi(pci, PCIE_PHY_STAT) & in pcie_phy_poll_ack() 206 *data = dw_pcie_readl_dbi(pci, PCIE_PHY_STAT); in pcie_phy_read() 723 tmp = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in imx6_pcie_wait_for_speed_change() 766 tmp = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in imx6_pcie_establish_link() 780 tmp = dw_pcie_readl_dbi(pci, offset + PCI_EXP_LNKCAP); in imx6_pcie_establish_link() 789 tmp = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in imx6_pcie_establish_link() 827 dw_pcie_readl_dbi(pci, PCIE_PORT_DEBUG0), in imx6_pcie_establish_link() 828 dw_pcie_readl_dbi(pci, PCIE_PORT_DEBUG1)); in imx6_pcie_establish_link()
|
| H A D | pcie-designware-host.c | 67 status = dw_pcie_readl_dbi(pci, PCIE_MSI_INTR0_STATUS + in dw_handle_msi_irq() 563 val = dw_pcie_readl_dbi(pci, PCI_INTERRUPT_LINE); in dw_pcie_setup_rc() 569 val = dw_pcie_readl_dbi(pci, PCI_PRIMARY_BUS); in dw_pcie_setup_rc() 575 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dw_pcie_setup_rc() 623 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in dw_pcie_setup_rc()
|
| H A D | pci-meson.c | 267 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_DEVCTL); in meson_set_max_payload() 271 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_DEVCTL); in meson_set_max_payload() 283 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_DEVCTL); in meson_set_max_rd_req_size() 287 val = dw_pcie_readl_dbi(pci, offset + PCI_EXP_DEVCTL); in meson_set_max_rd_req_size()
|
| H A D | pcie-designware.h | 314 static inline u32 dw_pcie_readl_dbi(struct dw_pcie *pci, u32 reg) in dw_pcie_readl_dbi() function 350 val = dw_pcie_readl_dbi(pci, reg); in dw_pcie_dbi_ro_wr_en() 361 val = dw_pcie_readl_dbi(pci, reg); in dw_pcie_dbi_ro_wr_dis()
|
| H A D | pcie-designware-ep.c | 516 msg_addr_lower = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq() 519 msg_addr_upper = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq() 584 tbl_offset = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msix_irq() 628 header = dw_pcie_readl_dbi(pci, pos); in dw_pcie_ep_find_ext_capability() 663 reg = dw_pcie_readl_dbi(pci, offset + PCI_REBAR_CTRL); in dw_pcie_ep_init_complete()
|
| H A D | pci-dra7xx.c | 214 val = dw_pcie_readl_dbi(pci, PCIE_MSI_INTR0_STATUS + in dra7xx_pcie_handle_msi() 1005 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dra7xx_pcie_suspend() 1022 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dra7xx_pcie_resume()
|
| H A D | pcie-intel-gw.c | 106 return dw_pcie_readl_dbi(&lpp->pci, ofs); in pcie_rc_cfg_rd()
|
| H A D | pci-keystone.c | 503 val = dw_pcie_readl_dbi(pci, PCIE_PORT_DEBUG0); in ks_pcie_link_up()
|