Searched refs:TS_MUX_CFG_TS0_MUX_MASK (Results 1 – 16 of 16) sorted by relevance
1942 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()2938 …(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()2971 *pu16Pad = u16dta & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()
1610 #define TS_MUX_CFG_TS0_MUX_MASK 0x000F macro
1665 #define TS_MUX_CFG_TS0_MUX_MASK 0x000FUL macro
2077 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()3236 …(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()3276 *pu16Pad = u16dta & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()
1672 #define TS_MUX_CFG_TS0_MUX_MASK 0x000FUL macro
2055 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()3210 …(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()3250 *pu16Pad = u16dta & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()
1808 #define TS_MUX_CFG_TS0_MUX_MASK 0x000FUL macro
1950 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()3174 …(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()3214 *pu16Pad = u16dta & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()
1811 #define TS_MUX_CFG_TS0_MUX_MASK 0x000FUL macro
2117 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()3405 …(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()3445 *pu16Pad = u16dta & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()
2117 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()3422 …(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()3462 *pu16Pad = u16dta & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()
1830 #define TS_MUX_CFG_TS0_MUX_MASK 0x000FUL macro
2178 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()3501 …(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()3541 *pu16Pad = u16dta & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()
2139 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()3462 …(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()3502 *pu16Pad = u16dta & TS_MUX_CFG_TS0_MUX_MASK; in HAL_TSP_GetTSIF_Status()