| /OK3568_Linux_fs/u-boot/drivers/video/drm/ |
| H A D | rockchip_vop.c | 538 uint16_t yrgb_hor_scl_mode, yrgb_ver_scl_mode; in scl_vop_cal_scl_fac() local 568 yrgb_hor_scl_mode = scl_get_scl_mode(src_w, dst_w); in scl_vop_cal_scl_fac() 579 if (yrgb_hor_scl_mode == SCALE_DOWN) in scl_vop_cal_scl_fac() 602 val = scl_vop_cal_scale(yrgb_hor_scl_mode, src_w, dst_w, in scl_vop_cal_scl_fac() 612 VOP_SCL_SET_EXT(vop, yrgb_hor_scl_mode, yrgb_hor_scl_mode); in scl_vop_cal_scl_fac()
|
| H A D | rockchip_vop2.c | 3975 uint16_t yrgb_hor_scl_mode, yrgb_ver_scl_mode; in vop2_setup_scale() local 4002 yrgb_hor_scl_mode = scl_get_scl_mode(src_w, dst_w); in vop2_setup_scale() 4005 if (yrgb_hor_scl_mode == SCALE_UP) in vop2_setup_scale() 4019 if ((yrgb_hor_scl_mode == SCALE_DOWN) && (dst_w & 0x1) && !is_vop3(vop2)) { in vop2_setup_scale() 4025 xfac = vop3_scale_factor(yrgb_hor_scl_mode, src_w, dst_w, true); in vop2_setup_scale() 4033 xfac = vop2_scale_factor(yrgb_hor_scl_mode, hscl_filter_mode, src_w, dst_w); in vop2_setup_scale() 4051 yrgb_hor_scl_mode, false); in vop2_setup_scale() 4058 yrgb_hor_scl_mode, false); in vop2_setup_scale() 4102 YRGB_XSCL_MODE_MASK, YRGB_XSCL_MODE_SHIFT, yrgb_hor_scl_mode, false); in vop2_setup_scale()
|
| H A D | rockchip_vop.h | 386 struct vop_reg yrgb_hor_scl_mode; member
|
| H A D | rockchip_vop_reg.c | 48 .yrgb_hor_scl_mode = VOP_REG(RK3288_WIN0_CTRL1, 0x3, 16),
|
| /OK3568_Linux_fs/kernel/drivers/gpu/drm/rockchip/ |
| H A D | rockchip_vop2_reg.c | 1946 .yrgb_hor_scl_mode = VOP_REG(RK3528_CLUSTER0_WIN0_CTRL1, 0x3, 22), 1967 .yrgb_hor_scl_mode = VOP_REG(RK3568_CLUSTER0_WIN0_CTRL1, 0x3, 12), 1997 .yrgb_hor_scl_mode = VOP_REG(RK3568_CLUSTER1_WIN0_CTRL1, 0x3, 12), 2027 .yrgb_hor_scl_mode = VOP_REG(RK3588_CLUSTER2_WIN0_CTRL1, 0x3, 12), 2057 .yrgb_hor_scl_mode = VOP_REG(RK3588_CLUSTER3_WIN0_CTRL1, 0x3, 12), 2068 .yrgb_hor_scl_mode = VOP_REG(RK3568_ESMART0_REGION0_SCL_CTRL, 0x3, 0), 2091 .yrgb_hor_scl_mode = VOP_REG(RK3568_ESMART0_REGION1_SCL_CTRL, 0x3, 0), 2114 .yrgb_hor_scl_mode = VOP_REG(RK3568_ESMART0_REGION2_SCL_CTRL, 0x3, 0), 2137 .yrgb_hor_scl_mode = VOP_REG(RK3568_ESMART0_REGION3_SCL_CTRL, 0x3, 0),
|
| H A D | rockchip_drm_vop.h | 424 struct vop_reg yrgb_hor_scl_mode; member 718 struct vop_reg yrgb_hor_scl_mode; member
|
| H A D | rockchip_drm_vop.c | 540 VOP_SCL_SET_EXT(vop, win, yrgb_hor_scl_mode, SCALE_NONE); in vop_win_disable() 822 uint16_t yrgb_hor_scl_mode, yrgb_ver_scl_mode; in scl_vop_cal_scl_fac() local 874 yrgb_hor_scl_mode = scl_get_scl_mode(src_w, dst_w); in scl_vop_cal_scl_fac() 885 if (yrgb_hor_scl_mode == SCALE_DOWN) in scl_vop_cal_scl_fac() 908 val = scl_vop_cal_scale(yrgb_hor_scl_mode, src_w, dst_w, in scl_vop_cal_scl_fac() 918 VOP_SCL_SET_EXT(vop, win, yrgb_hor_scl_mode, yrgb_hor_scl_mode); in scl_vop_cal_scl_fac()
|
| H A D | rockchip_drm_vop2.c | 2580 uint16_t yrgb_hor_scl_mode, yrgb_ver_scl_mode; in vop2_setup_scale() local 2623 yrgb_hor_scl_mode = scl_get_scl_mode(src_w, dst_w); in vop2_setup_scale() 2626 if (yrgb_hor_scl_mode == SCALE_UP) in vop2_setup_scale() 2641 if ((yrgb_hor_scl_mode == SCALE_DOWN) && (dst_w & 0x1)) { in vop2_setup_scale() 2650 val = vop3_scale_factor(yrgb_hor_scl_mode, src_w, dst_w, true); in vop2_setup_scale() 2664 val = vop2_scale_factor(yrgb_hor_scl_mode, hscl_filter_mode, src_w, dst_w); in vop2_setup_scale() 2685 VOP_SCL_SET(vop2, win, yrgb_hor_scl_mode, yrgb_hor_scl_mode); in vop2_setup_scale()
|
| H A D | rockchip_vop_reg.c | 160 .yrgb_hor_scl_mode = VOP_REG(RK3288_WIN0_CTRL1, 0x3, 16),
|