Home
last modified time | relevance | path

Searched refs:CLK_TS0_CLK_MASK (Results 1 – 11 of 11) sorted by relevance

/utopia/UTPA2-700.0.x/modules/dmx/hal/messi/tsp/
H A DhalTSP.c2725 #define CLK_TS0_CLK_MASK 0x001CUL macro
2779 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
2843 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/mooney/tsp/
H A DhalTSP.c2744 #define CLK_TS0_CLK_MASK 0x001CUL macro
2794 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
2859 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/mainz/tsp/
H A DhalTSP.c2729 #define CLK_TS0_CLK_MASK 0x001CUL macro
2783 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
2847 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/
H A DhalTSP.c3857 #define CLK_TS0_CLK_MASK 0x001C macro
3922 …EG32L_R((REG32_L *)(_u32RegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
3991 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/
H A DhalTSP.c4184 #define CLK_TS0_CLK_MASK 0x001CUL macro
4246 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
4345 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/
H A DhalTSP.c4221 #define CLK_TS0_CLK_MASK 0x001CUL macro
4283 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
4382 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/
H A DhalTSP.c4084 #define CLK_TS0_CLK_MASK 0x001CUL macro
4558 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
4694 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/maxim/tsp/
H A DhalTSP.c4323 #define CLK_TS0_CLK_MASK 0x001CUL macro
4844 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
5000 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/M7621/tsp/
H A DhalTSP.c4306 #define CLK_TS0_CLK_MASK 0x001CUL macro
4827 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
4983 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/maserati/tsp/
H A DhalTSP.c4402 #define CLK_TS0_CLK_MASK 0x001CUL macro
4904 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
5056 #undef CLK_TS0_CLK_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/M7821/tsp/
H A DhalTSP.c4363 #define CLK_TS0_CLK_MASK 0x001CUL macro
4865 …G32L_R((REG32_L *)(_virtRegBase+CKG_TS0_TS1)), (CLK_TS0_DISABLE|CLK_TS0_INVERT|CLK_TS0_CLK_MASK))); in HAL_TSP_PowerCtrl()
5017 #undef CLK_TS0_CLK_MASK