Home
last modified time | relevance | path

Searched refs:CLK_PAR_DISABLE (Results 1 – 11 of 11) sorted by relevance

/utopia/UTPA2-700.0.x/modules/dmx/hal/messi/tsp/
H A DhalTSP.c2733 #define CLK_PAR_DISABLE 0x0010UL macro
2766 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl()
2817 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
2848 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/mooney/tsp/
H A DhalTSP.c2752 #define CLK_PAR_DISABLE 0x0010UL macro
2784 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl()
2832 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
2864 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/mainz/tsp/
H A DhalTSP.c2737 #define CLK_PAR_DISABLE 0x0010UL macro
2770 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl()
2821 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
2852 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/
H A DhalTSP.c4099 #define CLK_PAR_DISABLE 0x0010UL macro
4492 …_STC0_PAR), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0_PAR)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
4554 …ET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0_PAR)), (CLK_PAR_DISABLE|CLK_PAR_INVER… in HAL_TSP_PowerCtrl()
4642 …_STC0_PAR), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0_PAR)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
4702 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/
H A DhalTSP.c3870 #define CLK_PAR_DISABLE 0x0010 macro
3918 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_u32RegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT|… in HAL_TSP_PowerCtrl()
3959 …e+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_u32RegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
4004 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/
H A DhalTSP.c4196 #define CLK_PAR_DISABLE 0x0010UL macro
4242 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl()
4304 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
4358 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/
H A DhalTSP.c4233 #define CLK_PAR_DISABLE 0x0010UL macro
4279 …RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), (CLK_PAR_DISABLE|CLK_PAR_INVERT… in HAL_TSP_PowerCtrl()
4341 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
4395 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/maxim/tsp/
H A DhalTSP.c4335 #define CLK_PAR_DISABLE 0x0010UL macro
4840 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)) & ~(CLK_PAR_DISABLE|CLK_PAR_INVERT|CLK_PAR_… in HAL_TSP_PowerCtrl()
4942 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
5012 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/M7621/tsp/
H A DhalTSP.c4318 #define CLK_PAR_DISABLE 0x0010UL macro
4823 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)) & ~(CLK_PAR_DISABLE|CLK_PAR_INVERT|CLK_PAR_… in HAL_TSP_PowerCtrl()
4925 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
4995 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/maserati/tsp/
H A DhalTSP.c4414 #define CLK_PAR_DISABLE 0x0010UL macro
4900 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)) & ~(CLK_PAR_DISABLE|CLK_PAR_INVERT|CLK_PAR_… in HAL_TSP_PowerCtrl()
5001 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
5068 #undef CLK_PAR_DISABLE
/utopia/UTPA2-700.0.x/modules/dmx/hal/M7821/tsp/
H A DhalTSP.c4375 #define CLK_PAR_DISABLE 0x0010UL macro
4861 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)) & ~(CLK_PAR_DISABLE|CLK_PAR_INVERT|CLK_PAR_… in HAL_TSP_PowerCtrl()
4962 …+CKG_TSP_STC0), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TSP_STC0)), CLK_PAR_DISABLE)); in HAL_TSP_PowerCtrl()
5029 #undef CLK_PAR_DISABLE