Home
last modified time | relevance | path

Searched refs:TSP_DMAW3_UBND_MASK (Results 1 – 6 of 6) sorted by relevance

/utopia/UTPA2-700.0.x/modules/dmx/hal/messi/tsp/
H A DregTSP.h986 #define TSP_DMAW3_UBND_MASK 0x00FFFFFFUL macro
H A DhalTSP.c3210 …_HAL_TSP_MIU_OFFSET(pphyEndAddr[3])) >> MIU_BUS) >> TSP_DMAW3_BND_ALI_SHIFT) & TSP_DMAW3_UBND_MASK; in HAL_TSP_WriteProtect_Enable()
3212 …&_TspCtrl[0].DMAW3_UBND, (_HAL_REG32_R(&_TspCtrl[0].DMAW3_UBND) & ~TSP_DMAW3_UBND_MASK) | u32ubnd); in HAL_TSP_WriteProtect_Enable()
/utopia/UTPA2-700.0.x/modules/dmx/hal/mainz/tsp/
H A DregTSP.h986 #define TSP_DMAW3_UBND_MASK 0x00FFFFFFUL macro
H A DhalTSP.c3214 …_HAL_TSP_MIU_OFFSET(pphyEndAddr[3])) >> MIU_BUS) >> TSP_DMAW3_BND_ALI_SHIFT) & TSP_DMAW3_UBND_MASK; in HAL_TSP_WriteProtect_Enable()
3216 …&_TspCtrl[0].DMAW3_UBND, (_HAL_REG32_R(&_TspCtrl[0].DMAW3_UBND) & ~TSP_DMAW3_UBND_MASK) | u32ubnd); in HAL_TSP_WriteProtect_Enable()
/utopia/UTPA2-700.0.x/modules/dmx/hal/mooney/tsp/
H A DregTSP.h985 #define TSP_DMAW3_UBND_MASK 0x00FFFFFFUL macro
H A DhalTSP.c3225 …_HAL_TSP_MIU_OFFSET(pphyEndAddr[3])) >> MIU_BUS) >> TSP_DMAW3_BND_ALI_SHIFT) & TSP_DMAW3_UBND_MASK; in HAL_TSP_WriteProtect_Enable()
3227 …&_TspCtrl[0].DMAW3_UBND, (_HAL_REG32_R(&_TspCtrl[0].DMAW3_UBND) & ~TSP_DMAW3_UBND_MASK) | u32ubnd); in HAL_TSP_WriteProtect_Enable()