Searched refs:MX7D_PAD_SD2_WP__GPIO5_IO10 (Results 1 – 7 of 7) sorted by relevance
345 MX7D_PAD_SD2_WP__GPIO5_IO10 0x14 /* WL_REG_ON */
836 #define MX7D_PAD_SD2_WP__GPIO5_IO10 0x01B0 0x0420 0x0000 0x5 0x0 macro
489 MX7D_PAD_SD2_WP__GPIO5_IO10 0x7d
588 MX7D_PAD_SD2_WP__GPIO5_IO10 0x59
618 MX7D_PAD_SD2_WP__GPIO5_IO10 0x0
840 #define MX7D_PAD_SD2_WP__GPIO5_IO10 0x01B0 0x0420 0x0000 0x5 0x0 macro
944 …MX7D_PAD_SD2_WP__GPIO5_IO10 = IOMUX_PAD(0x0420, 0x01B0, 5, 0x0000, 0,… enumerator