xref: /rk3399_rockchip-uboot/include/vsc9953.h (revision 9de059871f8364dd898faf0b6057b8fa69fa2728)
16706b115SCodrin Ciubotariu /*
26706b115SCodrin Ciubotariu  *  vsc9953.h
36706b115SCodrin Ciubotariu  *
46706b115SCodrin Ciubotariu  *  Driver for the Vitesse VSC9953 L2 Switch
56706b115SCodrin Ciubotariu  *
66706b115SCodrin Ciubotariu  *  This software may be used and distributed according to the
76706b115SCodrin Ciubotariu  *  terms of the GNU Public License, Version 2, incorporated
86706b115SCodrin Ciubotariu  *  herein by reference.
96706b115SCodrin Ciubotariu  *
106706b115SCodrin Ciubotariu  * Copyright 2013  Freescale Semiconductor, Inc.
116706b115SCodrin Ciubotariu  *
126706b115SCodrin Ciubotariu  */
136706b115SCodrin Ciubotariu 
146706b115SCodrin Ciubotariu #ifndef _VSC9953_H_
156706b115SCodrin Ciubotariu #define _VSC9953_H_
166706b115SCodrin Ciubotariu 
176706b115SCodrin Ciubotariu #include <config.h>
186706b115SCodrin Ciubotariu #include <miiphy.h>
196706b115SCodrin Ciubotariu #include <asm/types.h>
206706b115SCodrin Ciubotariu 
216706b115SCodrin Ciubotariu #define VSC9953_OFFSET			(CONFIG_SYS_CCSRBAR_DEFAULT + 0x800000)
226706b115SCodrin Ciubotariu 
236706b115SCodrin Ciubotariu #define VSC9953_SYS_OFFSET		0x010000
24*9de05987SCodrin Ciubotariu #define VSC9953_REW_OFFSET		0x030000
256706b115SCodrin Ciubotariu #define VSC9953_DEV_GMII_OFFSET		0x100000
266706b115SCodrin Ciubotariu #define VSC9953_QSYS_OFFSET		0x200000
276706b115SCodrin Ciubotariu #define VSC9953_ANA_OFFSET		0x280000
286706b115SCodrin Ciubotariu #define VSC9953_DEVCPU_GCB		0x070000
296706b115SCodrin Ciubotariu #define VSC9953_ES0			0x040000
306706b115SCodrin Ciubotariu #define VSC9953_IS1			0x050000
316706b115SCodrin Ciubotariu #define VSC9953_IS2			0x060000
326706b115SCodrin Ciubotariu 
336706b115SCodrin Ciubotariu #define T1040_SWITCH_GMII_DEV_OFFSET	0x010000
346706b115SCodrin Ciubotariu #define VSC9953_PHY_REGS_OFFST		0x0000AC
356706b115SCodrin Ciubotariu 
363cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_chip_regs.soft_rst register */
37c4390486SCodrin Ciubotariu #define VSC9953_SOFT_SWC_RST_ENA	0x00000001
383cc8cfffSCodrin Ciubotariu 
393cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_sys.reset_cfg register */
40c4390486SCodrin Ciubotariu #define VSC9953_CORE_ENABLE		0x80
41c4390486SCodrin Ciubotariu #define VSC9953_MEM_ENABLE		0x40
42c4390486SCodrin Ciubotariu #define VSC9953_MEM_INIT		0x20
436706b115SCodrin Ciubotariu 
443cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_ena_cfg register */
45c4390486SCodrin Ciubotariu #define VSC9953_MAC_ENA_CFG		0x00000011
463cc8cfffSCodrin Ciubotariu 
473cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_mode_cfg register */
48c4390486SCodrin Ciubotariu #define VSC9953_MAC_MODE_CFG		0x00000011
493cc8cfffSCodrin Ciubotariu 
503cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_ifg_cfg register */
51c4390486SCodrin Ciubotariu #define VSC9953_MAC_IFG_CFG		0x00000515
523cc8cfffSCodrin Ciubotariu 
533cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_hdx_cfg register */
54c4390486SCodrin Ciubotariu #define VSC9953_MAC_HDX_CFG		0x00001043
553cc8cfffSCodrin Ciubotariu 
563cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_maxlen_cfg register */
57c4390486SCodrin Ciubotariu #define VSC9953_MAC_MAX_LEN		0x000005ee
586706b115SCodrin Ciubotariu 
593cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_port_mode.clock_cfg register */
603cc8cfffSCodrin Ciubotariu #define VSC9953_CLOCK_CFG		0x00000001
613cc8cfffSCodrin Ciubotariu #define VSC9953_CLOCK_CFG_1000M		0x00000001
623cc8cfffSCodrin Ciubotariu 
633cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_sys.front_port_mode register */
643cc8cfffSCodrin Ciubotariu #define VSC9953_FRONT_PORT_MODE	0x00000000
653cc8cfffSCodrin Ciubotariu 
663cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_ana_pfc.pfc_cfg register */
673cc8cfffSCodrin Ciubotariu #define VSC9953_PFC_FC			0x00000001
683cc8cfffSCodrin Ciubotariu #define VSC9953_PFC_FC_QSGMII		0x00000000
693cc8cfffSCodrin Ciubotariu 
703cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_pause_cfg.mac_fc_cfg register */
713cc8cfffSCodrin Ciubotariu #define VSC9953_MAC_FC_CFG		0x04700000
723cc8cfffSCodrin Ciubotariu #define VSC9953_MAC_FC_CFG_QSGMII	0x00700000
733cc8cfffSCodrin Ciubotariu 
743cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_pause_cfg.pause_cfg register */
753cc8cfffSCodrin Ciubotariu #define VSC9953_PAUSE_CFG		0x001ffffe
763cc8cfffSCodrin Ciubotariu 
773cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_pause_cfgtot_tail_drop_lvl register */
783cc8cfffSCodrin Ciubotariu #define VSC9953_TOT_TAIL_DROP_LVL	0x000003ff
793cc8cfffSCodrin Ciubotariu 
803cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_vcap_core_cfg.vcap_mv_cfg register */
81c4390486SCodrin Ciubotariu #define VSC9953_VCAP_MV_CFG		0x0000ffff
82c4390486SCodrin Ciubotariu #define VSC9953_VCAP_UPDATE_CTRL	0x01000004
833cc8cfffSCodrin Ciubotariu 
84*9de05987SCodrin Ciubotariu /* Macros for vsc9953_ana_port.vlan_cfg register */
85*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CFG_AWARE_ENA	0x00100000
86*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CFG_POP_CNT_MASK	0x000c0000
87*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CFG_VID_MASK	0x00000fff
88*9de05987SCodrin Ciubotariu 
89*9de05987SCodrin Ciubotariu /* Macros for vsc9953_rew_port.port_vlan_cfg register */
90*9de05987SCodrin Ciubotariu #define VSC9953_PORT_VLAN_CFG_VID_MASK	0x00000fff
91*9de05987SCodrin Ciubotariu 
92*9de05987SCodrin Ciubotariu /* Macros for vsc9953_ana_ana_tables.vlan_tidx register */
93*9de05987SCodrin Ciubotariu #define VSC9953_ANA_TBL_VID_MASK	0x00000fff
94*9de05987SCodrin Ciubotariu 
95*9de05987SCodrin Ciubotariu /* Macros for vsc9953_ana_ana_tables.vlan_access register */
96*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_PORT_MASK		0x00001ffc
97*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_MASK		0x00000003
98*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_IDLE		0x00000000
99*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_READ		0x00000001
100*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_WRITE		0x00000002
101*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_INIT		0x00000003
102*9de05987SCodrin Ciubotariu 
1033cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_qsys_sys.switch_port_mode register */
104fe91095bSCodrin Ciubotariu #define VSC9953_PORT_ENA		0x00002000
1053cc8cfffSCodrin Ciubotariu 
106*9de05987SCodrin Ciubotariu /* Macros for vsc9953_ana_ana.adv_learn register */
107*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CHK		0x00000400
108*9de05987SCodrin Ciubotariu 
109*9de05987SCodrin Ciubotariu /* Macros for vsc9953_rew_port.port_tag_cfg register */
110*9de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_MASK		0x00000180
111*9de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_NONE		0x00000000
112*9de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_ALL_BUT_PVID_ZERO	0x00000080
113*9de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_ALL_BUT_ZERO		0x00000100
114*9de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_ALL		0x00000180
115*9de05987SCodrin Ciubotariu 
1166706b115SCodrin Ciubotariu #define VSC9953_MAX_PORTS		10
1176706b115SCodrin Ciubotariu #define VSC9953_PORT_CHECK(port)	\
1186706b115SCodrin Ciubotariu 	(((port) < 0 || (port) >= VSC9953_MAX_PORTS) ? 0 : 1)
1196706b115SCodrin Ciubotariu #define VSC9953_INTERNAL_PORT_CHECK(port) ( \
1206706b115SCodrin Ciubotariu 	( \
1216706b115SCodrin Ciubotariu 		(port) < VSC9953_MAX_PORTS - 2 || (port) >= VSC9953_MAX_PORTS \
1226706b115SCodrin Ciubotariu 	) ? 0 : 1 \
1236706b115SCodrin Ciubotariu )
124*9de05987SCodrin Ciubotariu #define VSC9953_MAX_VLAN		4096
125*9de05987SCodrin Ciubotariu #define VSC9953_VLAN_CHECK(vid)	\
126*9de05987SCodrin Ciubotariu 	(((vid) < 0 || (vid) >= VSC9953_MAX_VLAN) ? 0 : 1)
1276706b115SCodrin Ciubotariu 
1286706b115SCodrin Ciubotariu #define DEFAULT_VSC9953_MDIO_NAME	"VSC9953_MDIO0"
1296706b115SCodrin Ciubotariu 
1306706b115SCodrin Ciubotariu #define MIIMIND_OPR_PEND		0x00000004
1316706b115SCodrin Ciubotariu 
1326706b115SCodrin Ciubotariu struct vsc9953_mdio_info {
1336706b115SCodrin Ciubotariu 	struct vsc9953_mii_mng	*regs;
1346706b115SCodrin Ciubotariu 	char	*name;
1356706b115SCodrin Ciubotariu };
1366706b115SCodrin Ciubotariu 
1373cc8cfffSCodrin Ciubotariu /* VSC9953 ANA structure */
1386706b115SCodrin Ciubotariu 
1396706b115SCodrin Ciubotariu struct vsc9953_ana_port {
1406706b115SCodrin Ciubotariu 	u32	vlan_cfg;
1416706b115SCodrin Ciubotariu 	u32	drop_cfg;
1426706b115SCodrin Ciubotariu 	u32	qos_cfg;
1436706b115SCodrin Ciubotariu 	u32	vcap_cfg;
1446706b115SCodrin Ciubotariu 	u32	vcap_s1_key_cfg[3];
1456706b115SCodrin Ciubotariu 	u32	vcap_s2_cfg;
1466706b115SCodrin Ciubotariu 	u32	qos_pcp_dei_map_cfg[16];
1476706b115SCodrin Ciubotariu 	u32	cpu_fwd_cfg;
1486706b115SCodrin Ciubotariu 	u32	cpu_fwd_bpdu_cfg;
1496706b115SCodrin Ciubotariu 	u32	cpu_fwd_garp_cfg;
1506706b115SCodrin Ciubotariu 	u32	cpu_fwd_ccm_cfg;
1516706b115SCodrin Ciubotariu 	u32	port_cfg;
1526706b115SCodrin Ciubotariu 	u32	pol_cfg;
1536706b115SCodrin Ciubotariu 	u32	reserved[34];
1546706b115SCodrin Ciubotariu };
1556706b115SCodrin Ciubotariu 
1566706b115SCodrin Ciubotariu struct vsc9953_ana_pol {
1576706b115SCodrin Ciubotariu 	u32	pol_pir_cfg;
1586706b115SCodrin Ciubotariu 	u32	pol_cir_cfg;
1596706b115SCodrin Ciubotariu 	u32	pol_mode_cfg;
1606706b115SCodrin Ciubotariu 	u32	pol_pir_state;
1616706b115SCodrin Ciubotariu 	u32	pol_cir_state;
1626706b115SCodrin Ciubotariu 	u32	reserved1[3];
1636706b115SCodrin Ciubotariu };
1646706b115SCodrin Ciubotariu 
1656706b115SCodrin Ciubotariu struct vsc9953_ana_ana_tables {
1666706b115SCodrin Ciubotariu 	u32	entry_lim[11];
1676706b115SCodrin Ciubotariu 	u32	an_moved;
1686706b115SCodrin Ciubotariu 	u32	mach_data;
1696706b115SCodrin Ciubotariu 	u32	macl_data;
1706706b115SCodrin Ciubotariu 	u32	mac_access;
1716706b115SCodrin Ciubotariu 	u32	mact_indx;
1726706b115SCodrin Ciubotariu 	u32	vlan_access;
1736706b115SCodrin Ciubotariu 	u32	vlan_tidx;
1746706b115SCodrin Ciubotariu };
1756706b115SCodrin Ciubotariu 
1766706b115SCodrin Ciubotariu struct vsc9953_ana_ana {
1776706b115SCodrin Ciubotariu 	u32	adv_learn;
1786706b115SCodrin Ciubotariu 	u32	vlan_mask;
179440873dfSCodrin Ciubotariu 	u32	reserved;
1806706b115SCodrin Ciubotariu 	u32	anag_efil;
1816706b115SCodrin Ciubotariu 	u32	an_events;
1826706b115SCodrin Ciubotariu 	u32	storm_limit_burst;
1836706b115SCodrin Ciubotariu 	u32	storm_limit_cfg[4];
1846706b115SCodrin Ciubotariu 	u32	isolated_prts;
1856706b115SCodrin Ciubotariu 	u32	community_ports;
1866706b115SCodrin Ciubotariu 	u32	auto_age;
1876706b115SCodrin Ciubotariu 	u32	mac_options;
1886706b115SCodrin Ciubotariu 	u32	learn_disc;
1896706b115SCodrin Ciubotariu 	u32	agen_ctrl;
1906706b115SCodrin Ciubotariu 	u32	mirror_ports;
1916706b115SCodrin Ciubotariu 	u32	emirror_ports;
1926706b115SCodrin Ciubotariu 	u32	flooding;
1936706b115SCodrin Ciubotariu 	u32	flooding_ipmc;
1946706b115SCodrin Ciubotariu 	u32	sflow_cfg[11];
1956706b115SCodrin Ciubotariu 	u32	port_mode[12];
1966706b115SCodrin Ciubotariu };
1976706b115SCodrin Ciubotariu 
1986706b115SCodrin Ciubotariu struct vsc9953_ana_pgid {
1996706b115SCodrin Ciubotariu 	u32	port_grp_id[91];
2006706b115SCodrin Ciubotariu };
2016706b115SCodrin Ciubotariu 
2026706b115SCodrin Ciubotariu struct vsc9953_ana_pfc {
2036706b115SCodrin Ciubotariu 	u32	pfc_cfg;
2046706b115SCodrin Ciubotariu 	u32	reserved1[15];
2056706b115SCodrin Ciubotariu };
2066706b115SCodrin Ciubotariu 
2076706b115SCodrin Ciubotariu struct vsc9953_ana_pol_misc {
2086706b115SCodrin Ciubotariu 	u32	pol_flowc[10];
2096706b115SCodrin Ciubotariu 	u32	reserved1[17];
2106706b115SCodrin Ciubotariu 	u32	pol_hyst;
2116706b115SCodrin Ciubotariu };
2126706b115SCodrin Ciubotariu 
2136706b115SCodrin Ciubotariu struct vsc9953_ana_common {
2146706b115SCodrin Ciubotariu 	u32	aggr_cfg;
2156706b115SCodrin Ciubotariu 	u32	cpuq_cfg;
2166706b115SCodrin Ciubotariu 	u32	cpuq_8021_cfg;
2176706b115SCodrin Ciubotariu 	u32	dscp_cfg;
2186706b115SCodrin Ciubotariu 	u32	dscp_rewr_cfg;
2196706b115SCodrin Ciubotariu 	u32	vcap_rng_type_cfg;
2206706b115SCodrin Ciubotariu 	u32	vcap_rng_val_cfg;
2216706b115SCodrin Ciubotariu 	u32	discard_cfg;
2226706b115SCodrin Ciubotariu 	u32	fid_cfg;
2236706b115SCodrin Ciubotariu };
2246706b115SCodrin Ciubotariu 
2256706b115SCodrin Ciubotariu struct vsc9953_analyzer {
2266706b115SCodrin Ciubotariu 	struct vsc9953_ana_port	port[11];
2276706b115SCodrin Ciubotariu 	u32	reserved1[9536];
2286706b115SCodrin Ciubotariu 	struct vsc9953_ana_pol	pol[164];
2296706b115SCodrin Ciubotariu 	struct vsc9953_ana_ana_tables	ana_tables;
2306706b115SCodrin Ciubotariu 	u32	reserved2[14];
2316706b115SCodrin Ciubotariu 	struct vsc9953_ana_ana	ana;
2326706b115SCodrin Ciubotariu 	u32	reserved3[22];
2336706b115SCodrin Ciubotariu 	struct vsc9953_ana_pgid	port_id_tbl;
2346706b115SCodrin Ciubotariu 	u32	reserved4[549];
2356706b115SCodrin Ciubotariu 	struct vsc9953_ana_pfc	pfc[10];
2366706b115SCodrin Ciubotariu 	struct vsc9953_ana_pol_misc	pol_misc;
2376706b115SCodrin Ciubotariu 	u32	reserved5[196];
2386706b115SCodrin Ciubotariu 	struct vsc9953_ana_common	common;
2396706b115SCodrin Ciubotariu };
2403cc8cfffSCodrin Ciubotariu /* END VSC9953 ANA structure t*/
2416706b115SCodrin Ciubotariu 
2423cc8cfffSCodrin Ciubotariu /* VSC9953 DEV_GMII structure */
2436706b115SCodrin Ciubotariu 
2446706b115SCodrin Ciubotariu struct vsc9953_dev_gmii_port_mode {
2456706b115SCodrin Ciubotariu 	u32	clock_cfg;
2466706b115SCodrin Ciubotariu 	u32	port_misc;
2476706b115SCodrin Ciubotariu 	u32	reserved1;
2486706b115SCodrin Ciubotariu 	u32	eee_cfg;
2496706b115SCodrin Ciubotariu };
2506706b115SCodrin Ciubotariu 
2516706b115SCodrin Ciubotariu struct vsc9953_dev_gmii_mac_cfg_status {
2526706b115SCodrin Ciubotariu 	u32	mac_ena_cfg;
2536706b115SCodrin Ciubotariu 	u32	mac_mode_cfg;
2546706b115SCodrin Ciubotariu 	u32	mac_maxlen_cfg;
2556706b115SCodrin Ciubotariu 	u32	mac_tags_cfg;
2566706b115SCodrin Ciubotariu 	u32	mac_adv_chk_cfg;
2576706b115SCodrin Ciubotariu 	u32	mac_ifg_cfg;
2586706b115SCodrin Ciubotariu 	u32	mac_hdx_cfg;
2596706b115SCodrin Ciubotariu 	u32	mac_fc_mac_low_cfg;
2606706b115SCodrin Ciubotariu 	u32	mac_fc_mac_high_cfg;
2616706b115SCodrin Ciubotariu 	u32	mac_sticky;
2626706b115SCodrin Ciubotariu };
2636706b115SCodrin Ciubotariu 
2646706b115SCodrin Ciubotariu struct vsc9953_dev_gmii {
2656706b115SCodrin Ciubotariu 	struct vsc9953_dev_gmii_port_mode	port_mode;
2666706b115SCodrin Ciubotariu 	struct vsc9953_dev_gmii_mac_cfg_status	mac_cfg_status;
2676706b115SCodrin Ciubotariu };
2686706b115SCodrin Ciubotariu 
2693cc8cfffSCodrin Ciubotariu /* END VSC9953 DEV_GMII structure */
2706706b115SCodrin Ciubotariu 
2713cc8cfffSCodrin Ciubotariu /* VSC9953 QSYS structure */
2726706b115SCodrin Ciubotariu 
2736706b115SCodrin Ciubotariu struct vsc9953_qsys_hsch {
2746706b115SCodrin Ciubotariu 	u32	cir_cfg;
2756706b115SCodrin Ciubotariu 	u32	reserved1;
2766706b115SCodrin Ciubotariu 	u32	se_cfg;
2776706b115SCodrin Ciubotariu 	u32	se_dwrr_cfg[8];
2786706b115SCodrin Ciubotariu 	u32	cir_state;
2796706b115SCodrin Ciubotariu 	u32	reserved2[20];
2806706b115SCodrin Ciubotariu };
2816706b115SCodrin Ciubotariu 
2826706b115SCodrin Ciubotariu struct vsc9953_qsys_sys {
2836706b115SCodrin Ciubotariu 	u32	port_mode[12];
2846706b115SCodrin Ciubotariu 	u32	switch_port_mode[11];
2856706b115SCodrin Ciubotariu 	u32	stat_cnt_cfg;
2866706b115SCodrin Ciubotariu 	u32	eee_cfg[10];
2876706b115SCodrin Ciubotariu 	u32	eee_thrs;
2886706b115SCodrin Ciubotariu 	u32	igr_no_sharing;
2896706b115SCodrin Ciubotariu 	u32	egr_no_sharing;
2906706b115SCodrin Ciubotariu 	u32	sw_status[11];
2916706b115SCodrin Ciubotariu 	u32	ext_cpu_cfg;
2926706b115SCodrin Ciubotariu 	u32	cpu_group_map;
2936706b115SCodrin Ciubotariu 	u32	reserved1[23];
2946706b115SCodrin Ciubotariu };
2956706b115SCodrin Ciubotariu 
2966706b115SCodrin Ciubotariu struct vsc9953_qsys_qos_cfg {
2976706b115SCodrin Ciubotariu 	u32	red_profile[16];
2986706b115SCodrin Ciubotariu 	u32	res_qos_mode;
2996706b115SCodrin Ciubotariu };
3006706b115SCodrin Ciubotariu 
3016706b115SCodrin Ciubotariu struct vsc9953_qsys_drop_cfg {
3026706b115SCodrin Ciubotariu 	u32	egr_drop_mode;
3036706b115SCodrin Ciubotariu };
3046706b115SCodrin Ciubotariu 
3056706b115SCodrin Ciubotariu struct vsc9953_qsys_mmgt {
3066706b115SCodrin Ciubotariu 	u32	eq_cntrl;
3076706b115SCodrin Ciubotariu 	u32	reserved1;
3086706b115SCodrin Ciubotariu };
3096706b115SCodrin Ciubotariu 
3106706b115SCodrin Ciubotariu struct vsc9953_qsys_hsch_misc {
3116706b115SCodrin Ciubotariu 	u32	hsch_misc_cfg;
3126706b115SCodrin Ciubotariu 	u32	reserved1[546];
3136706b115SCodrin Ciubotariu };
3146706b115SCodrin Ciubotariu 
3156706b115SCodrin Ciubotariu struct vsc9953_qsys_res_ctrl {
3166706b115SCodrin Ciubotariu 	u32	res_cfg;
3176706b115SCodrin Ciubotariu 	u32	res_stat;
3186706b115SCodrin Ciubotariu 
3196706b115SCodrin Ciubotariu };
3206706b115SCodrin Ciubotariu 
3216706b115SCodrin Ciubotariu struct vsc9953_qsys_reg {
3226706b115SCodrin Ciubotariu 	struct vsc9953_qsys_hsch	hsch[108];
3236706b115SCodrin Ciubotariu 	struct vsc9953_qsys_sys	sys;
3246706b115SCodrin Ciubotariu 	struct vsc9953_qsys_qos_cfg	qos_cfg;
3256706b115SCodrin Ciubotariu 	struct vsc9953_qsys_drop_cfg	drop_cfg;
3266706b115SCodrin Ciubotariu 	struct vsc9953_qsys_mmgt	mmgt;
3276706b115SCodrin Ciubotariu 	struct vsc9953_qsys_hsch_misc	hsch_misc;
3286706b115SCodrin Ciubotariu 	struct vsc9953_qsys_res_ctrl	res_ctrl[1024];
3296706b115SCodrin Ciubotariu };
3306706b115SCodrin Ciubotariu 
3313cc8cfffSCodrin Ciubotariu /* END VSC9953 QSYS structure */
3326706b115SCodrin Ciubotariu 
3333cc8cfffSCodrin Ciubotariu /* VSC9953 SYS structure */
3346706b115SCodrin Ciubotariu 
3356706b115SCodrin Ciubotariu struct vsc9953_sys_stat {
3366706b115SCodrin Ciubotariu 	u32	rx_cntrs[64];
3376706b115SCodrin Ciubotariu 	u32	tx_cntrs[64];
3386706b115SCodrin Ciubotariu 	u32	drop_cntrs[64];
3396706b115SCodrin Ciubotariu 	u32	reserved1[6];
3406706b115SCodrin Ciubotariu };
3416706b115SCodrin Ciubotariu 
3426706b115SCodrin Ciubotariu struct vsc9953_sys_sys {
3436706b115SCodrin Ciubotariu 	u32	reset_cfg;
3446706b115SCodrin Ciubotariu 	u32	reserved1;
3456706b115SCodrin Ciubotariu 	u32	vlan_etype_cfg;
3466706b115SCodrin Ciubotariu 	u32	port_mode[12];
3476706b115SCodrin Ciubotariu 	u32	front_port_mode[10];
3486706b115SCodrin Ciubotariu 	u32	frame_aging;
3496706b115SCodrin Ciubotariu 	u32	stat_cfg;
3506706b115SCodrin Ciubotariu 	u32	reserved2[50];
3516706b115SCodrin Ciubotariu };
3526706b115SCodrin Ciubotariu 
3536706b115SCodrin Ciubotariu struct vsc9953_sys_pause_cfg {
3546706b115SCodrin Ciubotariu 	u32	pause_cfg[11];
3556706b115SCodrin Ciubotariu 	u32	pause_tot_cfg;
3566706b115SCodrin Ciubotariu 	u32	tail_drop_level[11];
3576706b115SCodrin Ciubotariu 	u32	tot_tail_drop_lvl;
3586706b115SCodrin Ciubotariu 	u32	mac_fc_cfg[10];
3596706b115SCodrin Ciubotariu };
3606706b115SCodrin Ciubotariu 
3616706b115SCodrin Ciubotariu struct vsc9953_sys_mmgt {
3626706b115SCodrin Ciubotariu 	u16	free_cnt;
3636706b115SCodrin Ciubotariu };
3646706b115SCodrin Ciubotariu 
3656706b115SCodrin Ciubotariu struct vsc9953_system_reg {
3666706b115SCodrin Ciubotariu 	struct vsc9953_sys_stat	stat;
3676706b115SCodrin Ciubotariu 	struct vsc9953_sys_sys	sys;
3686706b115SCodrin Ciubotariu 	struct vsc9953_sys_pause_cfg	pause_cfg;
3696706b115SCodrin Ciubotariu 	struct vsc9953_sys_mmgt	mmgt;
3706706b115SCodrin Ciubotariu };
3716706b115SCodrin Ciubotariu 
3723cc8cfffSCodrin Ciubotariu /* END VSC9953 SYS structure */
3736706b115SCodrin Ciubotariu 
374*9de05987SCodrin Ciubotariu /* VSC9953 REW structure */
375*9de05987SCodrin Ciubotariu 
376*9de05987SCodrin Ciubotariu struct	vsc9953_rew_port {
377*9de05987SCodrin Ciubotariu 	u32	port_vlan_cfg;
378*9de05987SCodrin Ciubotariu 	u32	port_tag_cfg;
379*9de05987SCodrin Ciubotariu 	u32	port_port_cfg;
380*9de05987SCodrin Ciubotariu 	u32	port_dscp_cfg;
381*9de05987SCodrin Ciubotariu 	u32	port_pcp_dei_qos_map_cfg[16];
382*9de05987SCodrin Ciubotariu 	u32	reserved[12];
383*9de05987SCodrin Ciubotariu };
384*9de05987SCodrin Ciubotariu 
385*9de05987SCodrin Ciubotariu struct	vsc9953_rew_common {
386*9de05987SCodrin Ciubotariu 	u32	reserve[4];
387*9de05987SCodrin Ciubotariu 	u32	dscp_remap_dp1_cfg[64];
388*9de05987SCodrin Ciubotariu 	u32	dscp_remap_cfg[64];
389*9de05987SCodrin Ciubotariu };
390*9de05987SCodrin Ciubotariu 
391*9de05987SCodrin Ciubotariu struct	vsc9953_rew_reg {
392*9de05987SCodrin Ciubotariu 	struct vsc9953_rew_port	port[12];
393*9de05987SCodrin Ciubotariu 	struct vsc9953_rew_common	common;
394*9de05987SCodrin Ciubotariu };
395*9de05987SCodrin Ciubotariu 
396*9de05987SCodrin Ciubotariu /* END VSC9953 REW structure */
3976706b115SCodrin Ciubotariu 
3983cc8cfffSCodrin Ciubotariu /* VSC9953 DEVCPU_GCB structure */
3996706b115SCodrin Ciubotariu 
4006706b115SCodrin Ciubotariu struct vsc9953_chip_regs {
4016706b115SCodrin Ciubotariu 	u32	chipd_id;
4026706b115SCodrin Ciubotariu 	u32	gpr;
4036706b115SCodrin Ciubotariu 	u32	soft_rst;
4046706b115SCodrin Ciubotariu };
4056706b115SCodrin Ciubotariu 
4066706b115SCodrin Ciubotariu struct vsc9953_gpio {
4076706b115SCodrin Ciubotariu 	u32	gpio_out_set[10];
4086706b115SCodrin Ciubotariu 	u32	gpio_out_clr[10];
4096706b115SCodrin Ciubotariu 	u32	gpio_out[10];
4106706b115SCodrin Ciubotariu 	u32	gpio_in[10];
4116706b115SCodrin Ciubotariu };
4126706b115SCodrin Ciubotariu 
4136706b115SCodrin Ciubotariu struct vsc9953_mii_mng {
4146706b115SCodrin Ciubotariu 	u32	miimstatus;
4156706b115SCodrin Ciubotariu 	u32	reserved1;
4166706b115SCodrin Ciubotariu 	u32	miimcmd;
4176706b115SCodrin Ciubotariu 	u32	miimdata;
4186706b115SCodrin Ciubotariu 	u32	miimcfg;
4196706b115SCodrin Ciubotariu 	u32	miimscan_0;
4206706b115SCodrin Ciubotariu 	u32	miimscan_1;
4216706b115SCodrin Ciubotariu 	u32	miiscan_lst_rslts;
4226706b115SCodrin Ciubotariu 	u32	miiscan_lst_rslts_valid;
4236706b115SCodrin Ciubotariu };
4246706b115SCodrin Ciubotariu 
4256706b115SCodrin Ciubotariu struct vsc9953_mii_read_scan {
4266706b115SCodrin Ciubotariu 	u32	mii_scan_results_sticky[2];
4276706b115SCodrin Ciubotariu };
4286706b115SCodrin Ciubotariu 
4296706b115SCodrin Ciubotariu struct vsc9953_devcpu_gcb {
4306706b115SCodrin Ciubotariu 	struct vsc9953_chip_regs	chip_regs;
4316706b115SCodrin Ciubotariu 	struct vsc9953_gpio		gpio;
4326706b115SCodrin Ciubotariu 	struct vsc9953_mii_mng	mii_mng[2];
4336706b115SCodrin Ciubotariu 	struct vsc9953_mii_read_scan	mii_read_scan;
4346706b115SCodrin Ciubotariu };
4356706b115SCodrin Ciubotariu 
4363cc8cfffSCodrin Ciubotariu /* END VSC9953 DEVCPU_GCB structure */
4376706b115SCodrin Ciubotariu 
4383cc8cfffSCodrin Ciubotariu /* VSC9953 IS* structure */
4396706b115SCodrin Ciubotariu 
4406706b115SCodrin Ciubotariu struct vsc9953_vcap_core_cfg {
4416706b115SCodrin Ciubotariu 	u32	vcap_update_ctrl;
4426706b115SCodrin Ciubotariu 	u32	vcap_mv_cfg;
4436706b115SCodrin Ciubotariu };
4446706b115SCodrin Ciubotariu 
4456706b115SCodrin Ciubotariu struct vsc9953_vcap {
4466706b115SCodrin Ciubotariu 	struct vsc9953_vcap_core_cfg	vcap_core_cfg;
4476706b115SCodrin Ciubotariu };
4486706b115SCodrin Ciubotariu 
4493cc8cfffSCodrin Ciubotariu /* END VSC9953 IS* structure */
4506706b115SCodrin Ciubotariu 
4516706b115SCodrin Ciubotariu #define VSC9953_PORT_INFO_INITIALIZER(idx) \
4526706b115SCodrin Ciubotariu {									\
4536706b115SCodrin Ciubotariu 	.enabled	= 0,						\
4546706b115SCodrin Ciubotariu 	.phyaddr	= 0,						\
4556706b115SCodrin Ciubotariu 	.index		= idx,						\
4566706b115SCodrin Ciubotariu 	.phy_regs	= NULL,						\
4576706b115SCodrin Ciubotariu 	.enet_if	= PHY_INTERFACE_MODE_NONE,			\
4586706b115SCodrin Ciubotariu 	.bus		= NULL,						\
4596706b115SCodrin Ciubotariu 	.phydev		= NULL,						\
4606706b115SCodrin Ciubotariu }
4616706b115SCodrin Ciubotariu 
4626706b115SCodrin Ciubotariu /* Structure to describe a VSC9953 port */
4636706b115SCodrin Ciubotariu struct vsc9953_port_info {
4646706b115SCodrin Ciubotariu 	u8	enabled;
4656706b115SCodrin Ciubotariu 	u8	phyaddr;
4666706b115SCodrin Ciubotariu 	int	index;
4676706b115SCodrin Ciubotariu 	void	*phy_regs;
4686706b115SCodrin Ciubotariu 	phy_interface_t	enet_if;
4696706b115SCodrin Ciubotariu 	struct mii_dev	*bus;
4706706b115SCodrin Ciubotariu 	struct phy_device	*phydev;
4716706b115SCodrin Ciubotariu };
4726706b115SCodrin Ciubotariu 
4736706b115SCodrin Ciubotariu /* Structure to describe a VSC9953 switch */
4746706b115SCodrin Ciubotariu struct vsc9953_info {
4756706b115SCodrin Ciubotariu 	struct vsc9953_port_info	port[VSC9953_MAX_PORTS];
4766706b115SCodrin Ciubotariu };
4776706b115SCodrin Ciubotariu 
4786706b115SCodrin Ciubotariu void vsc9953_init(bd_t *bis);
4796706b115SCodrin Ciubotariu 
4803cc8cfffSCodrin Ciubotariu void vsc9953_port_info_set_mdio(int port_no, struct mii_dev *bus);
4813cc8cfffSCodrin Ciubotariu void vsc9953_port_info_set_phy_address(int port_no, int address);
4823cc8cfffSCodrin Ciubotariu void vsc9953_port_enable(int port_no);
4833cc8cfffSCodrin Ciubotariu void vsc9953_port_disable(int port_no);
4843cc8cfffSCodrin Ciubotariu void vsc9953_port_info_set_phy_int(int port_no, phy_interface_t phy_int);
4856706b115SCodrin Ciubotariu 
4866706b115SCodrin Ciubotariu #endif /* _VSC9953_H_ */
487