xref: /rk3399_rockchip-uboot/include/vsc9953.h (revision 82d72a1b9967cff4908f22c57536c3660f794401)
16706b115SCodrin Ciubotariu /*
2a857d5f8SCodrin Ciubotariu  * Copyright 2013, 2015 Freescale Semiconductor, Inc.
3a857d5f8SCodrin Ciubotariu  *
4a857d5f8SCodrin Ciubotariu  * SPDX-License-Identifier:      GPL-2.0+
56706b115SCodrin Ciubotariu  *
66706b115SCodrin Ciubotariu  * Driver for the Vitesse VSC9953 L2 Switch
76706b115SCodrin Ciubotariu  */
86706b115SCodrin Ciubotariu 
96706b115SCodrin Ciubotariu #ifndef _VSC9953_H_
106706b115SCodrin Ciubotariu #define _VSC9953_H_
116706b115SCodrin Ciubotariu 
126706b115SCodrin Ciubotariu #include <config.h>
136706b115SCodrin Ciubotariu #include <miiphy.h>
146706b115SCodrin Ciubotariu #include <asm/types.h>
156706b115SCodrin Ciubotariu 
166706b115SCodrin Ciubotariu #define VSC9953_OFFSET			(CONFIG_SYS_CCSRBAR_DEFAULT + 0x800000)
176706b115SCodrin Ciubotariu 
186706b115SCodrin Ciubotariu #define VSC9953_SYS_OFFSET		0x010000
199de05987SCodrin Ciubotariu #define VSC9953_REW_OFFSET		0x030000
206706b115SCodrin Ciubotariu #define VSC9953_DEV_GMII_OFFSET		0x100000
216706b115SCodrin Ciubotariu #define VSC9953_QSYS_OFFSET		0x200000
226706b115SCodrin Ciubotariu #define VSC9953_ANA_OFFSET		0x280000
236706b115SCodrin Ciubotariu #define VSC9953_DEVCPU_GCB		0x070000
246706b115SCodrin Ciubotariu #define VSC9953_ES0			0x040000
256706b115SCodrin Ciubotariu #define VSC9953_IS1			0x050000
266706b115SCodrin Ciubotariu #define VSC9953_IS2			0x060000
276706b115SCodrin Ciubotariu 
286706b115SCodrin Ciubotariu #define T1040_SWITCH_GMII_DEV_OFFSET	0x010000
296706b115SCodrin Ciubotariu #define VSC9953_PHY_REGS_OFFST		0x0000AC
306706b115SCodrin Ciubotariu 
313cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_chip_regs.soft_rst register */
32c4390486SCodrin Ciubotariu #define VSC9953_SOFT_SWC_RST_ENA	0x00000001
333cc8cfffSCodrin Ciubotariu 
343cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_sys.reset_cfg register */
35c4390486SCodrin Ciubotariu #define VSC9953_CORE_ENABLE		0x80
36c4390486SCodrin Ciubotariu #define VSC9953_MEM_ENABLE		0x40
37c4390486SCodrin Ciubotariu #define VSC9953_MEM_INIT		0x20
386706b115SCodrin Ciubotariu 
393cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_ena_cfg register */
40c4390486SCodrin Ciubotariu #define VSC9953_MAC_ENA_CFG		0x00000011
413cc8cfffSCodrin Ciubotariu 
423cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_mode_cfg register */
43c4390486SCodrin Ciubotariu #define VSC9953_MAC_MODE_CFG		0x00000011
443cc8cfffSCodrin Ciubotariu 
453cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_ifg_cfg register */
46c4390486SCodrin Ciubotariu #define VSC9953_MAC_IFG_CFG		0x00000515
473cc8cfffSCodrin Ciubotariu 
483cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_hdx_cfg register */
49c4390486SCodrin Ciubotariu #define VSC9953_MAC_HDX_CFG		0x00001043
503cc8cfffSCodrin Ciubotariu 
513cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_mac_cfg_status.mac_maxlen_cfg register */
52c4390486SCodrin Ciubotariu #define VSC9953_MAC_MAX_LEN		0x000005ee
536706b115SCodrin Ciubotariu 
543cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_dev_gmii_port_mode.clock_cfg register */
553cc8cfffSCodrin Ciubotariu #define VSC9953_CLOCK_CFG		0x00000001
563cc8cfffSCodrin Ciubotariu #define VSC9953_CLOCK_CFG_1000M		0x00000001
573cc8cfffSCodrin Ciubotariu 
583cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_sys.front_port_mode register */
593cc8cfffSCodrin Ciubotariu #define VSC9953_FRONT_PORT_MODE	0x00000000
603cc8cfffSCodrin Ciubotariu 
613cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_ana_pfc.pfc_cfg register */
623cc8cfffSCodrin Ciubotariu #define VSC9953_PFC_FC			0x00000001
633cc8cfffSCodrin Ciubotariu #define VSC9953_PFC_FC_QSGMII		0x00000000
643cc8cfffSCodrin Ciubotariu 
653cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_pause_cfg.mac_fc_cfg register */
663cc8cfffSCodrin Ciubotariu #define VSC9953_MAC_FC_CFG		0x04700000
673cc8cfffSCodrin Ciubotariu #define VSC9953_MAC_FC_CFG_QSGMII	0x00700000
683cc8cfffSCodrin Ciubotariu 
693cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_pause_cfg.pause_cfg register */
703cc8cfffSCodrin Ciubotariu #define VSC9953_PAUSE_CFG		0x001ffffe
713cc8cfffSCodrin Ciubotariu 
723cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_sys_pause_cfgtot_tail_drop_lvl register */
733cc8cfffSCodrin Ciubotariu #define VSC9953_TOT_TAIL_DROP_LVL	0x000003ff
743cc8cfffSCodrin Ciubotariu 
7586719f0cSCodrin Ciubotariu /* Macros for vsc9953_sys_sys.stat_cfg register */
7686719f0cSCodrin Ciubotariu #define VSC9953_STAT_CLEAR_RX		0x00000400
7786719f0cSCodrin Ciubotariu #define VSC9953_STAT_CLEAR_TX		0x00000800
7886719f0cSCodrin Ciubotariu #define VSC9953_STAT_CLEAR_DR		0x00001000
7986719f0cSCodrin Ciubotariu 
803cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_vcap_core_cfg.vcap_mv_cfg register */
81c4390486SCodrin Ciubotariu #define VSC9953_VCAP_MV_CFG		0x0000ffff
82c4390486SCodrin Ciubotariu #define VSC9953_VCAP_UPDATE_CTRL	0x01000004
833cc8cfffSCodrin Ciubotariu 
8422449858SCodrin Ciubotariu /* Macros for register vsc9953_ana_ana_tables.mac_access register */
8522449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_IDLE		0x00000000
8622449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_LEARN		0x00000001
8722449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_FORGET		0x00000002
8822449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_AGE		0x00000003
8922449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_NEXT		0x00000004
9022449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_READ		0x00000006
9122449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_WRITE		0x00000007
9222449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_MASK		0x00000007
9322449858SCodrin Ciubotariu #define VSC9953_MAC_CMD_VALID		0x00000800
9422449858SCodrin Ciubotariu #define VSC9953_MAC_ENTRYTYPE_NORMAL	0x00000000
9522449858SCodrin Ciubotariu #define VSC9953_MAC_ENTRYTYPE_LOCKED	0x00000200
9622449858SCodrin Ciubotariu #define VSC9953_MAC_ENTRYTYPE_IPV4MCAST	0x00000400
9722449858SCodrin Ciubotariu #define VSC9953_MAC_ENTRYTYPE_IPV6MCAST	0x00000600
9822449858SCodrin Ciubotariu #define VSC9953_MAC_ENTRYTYPE_MASK	0x00000600
9922449858SCodrin Ciubotariu #define VSC9953_MAC_DESTIDX_MASK	0x000001f8
10022449858SCodrin Ciubotariu #define VSC9953_MAC_VID_MASK		0x1fff0000
10122449858SCodrin Ciubotariu #define VSC9953_MAC_MACH_MASK		0x0000ffff
10222449858SCodrin Ciubotariu 
1039de05987SCodrin Ciubotariu /* Macros for vsc9953_ana_port.vlan_cfg register */
1049de05987SCodrin Ciubotariu #define VSC9953_VLAN_CFG_AWARE_ENA	0x00100000
1059de05987SCodrin Ciubotariu #define VSC9953_VLAN_CFG_POP_CNT_MASK	0x000c0000
106a2477924SCodrin Ciubotariu #define VSC9953_VLAN_CFG_POP_CNT_NONE	0x00000000
107a2477924SCodrin Ciubotariu #define VSC9953_VLAN_CFG_POP_CNT_ONE	0x00040000
1089de05987SCodrin Ciubotariu #define VSC9953_VLAN_CFG_VID_MASK	0x00000fff
1099de05987SCodrin Ciubotariu 
1109de05987SCodrin Ciubotariu /* Macros for vsc9953_rew_port.port_vlan_cfg register */
1119de05987SCodrin Ciubotariu #define VSC9953_PORT_VLAN_CFG_VID_MASK	0x00000fff
1129de05987SCodrin Ciubotariu 
1139de05987SCodrin Ciubotariu /* Macros for vsc9953_ana_ana_tables.vlan_tidx register */
1149de05987SCodrin Ciubotariu #define VSC9953_ANA_TBL_VID_MASK	0x00000fff
1159de05987SCodrin Ciubotariu 
1169de05987SCodrin Ciubotariu /* Macros for vsc9953_ana_ana_tables.vlan_access register */
1179de05987SCodrin Ciubotariu #define VSC9953_VLAN_PORT_MASK		0x00001ffc
1189de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_MASK		0x00000003
1199de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_IDLE		0x00000000
1209de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_READ		0x00000001
1219de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_WRITE		0x00000002
1229de05987SCodrin Ciubotariu #define VSC9953_VLAN_CMD_INIT		0x00000003
1239de05987SCodrin Ciubotariu 
12468c929daSCodrin Ciubotariu /* Macros for vsc9953_ana_port.port_cfg register */
12568c929daSCodrin Ciubotariu #define VSC9953_PORT_CFG_LEARN_ENA	0x00000080
12668c929daSCodrin Ciubotariu #define VSC9953_PORT_CFG_LEARN_AUTO	0x00000100
12768c929daSCodrin Ciubotariu #define VSC9953_PORT_CFG_LEARN_CPU	0x00000200
12868c929daSCodrin Ciubotariu #define VSC9953_PORT_CFG_LEARN_DROP	0x00000400
129*aae0e689SCodrin Ciubotariu #define VSC9953_PORT_CFG_PORTID_MASK	0x0000003c
13068c929daSCodrin Ciubotariu 
1313cc8cfffSCodrin Ciubotariu /* Macros for vsc9953_qsys_sys.switch_port_mode register */
132fe91095bSCodrin Ciubotariu #define VSC9953_PORT_ENA		0x00002000
1333cc8cfffSCodrin Ciubotariu 
13421d214fcSCodrin Ciubotariu /* Macros for vsc9953_ana_ana.agen_ctrl register */
13521d214fcSCodrin Ciubotariu #define VSC9953_FID_MASK_ALL		0x00fff000
13621d214fcSCodrin Ciubotariu 
1379de05987SCodrin Ciubotariu /* Macros for vsc9953_ana_ana.adv_learn register */
1389de05987SCodrin Ciubotariu #define VSC9953_VLAN_CHK		0x00000400
1399de05987SCodrin Ciubotariu 
140ba389e65SCodrin Ciubotariu /* Macros for vsc9953_ana_ana.auto_age register */
141ba389e65SCodrin Ciubotariu #define VSC9953_AUTOAGE_PERIOD_MASK	0x001ffffe
142ba389e65SCodrin Ciubotariu 
1439de05987SCodrin Ciubotariu /* Macros for vsc9953_rew_port.port_tag_cfg register */
1449de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_MASK		0x00000180
1459de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_NONE		0x00000000
1469de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_ALL_BUT_PVID_ZERO	0x00000080
1479de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_ALL_BUT_ZERO		0x00000100
1489de05987SCodrin Ciubotariu #define VSC9953_TAG_CFG_ALL		0x00000180
149a2477924SCodrin Ciubotariu #define VSC9953_TAG_VID_PVID		0x00000010
1509de05987SCodrin Ciubotariu 
15122449858SCodrin Ciubotariu /* Macros for vsc9953_ana_ana.anag_efil register */
15222449858SCodrin Ciubotariu #define VSC9953_AGE_PORT_EN		0x00080000
15322449858SCodrin Ciubotariu #define VSC9953_AGE_PORT_MASK		0x0007c000
15422449858SCodrin Ciubotariu #define VSC9953_AGE_VID_EN		0x00002000
15522449858SCodrin Ciubotariu #define VSC9953_AGE_VID_MASK		0x00001fff
15622449858SCodrin Ciubotariu 
15722449858SCodrin Ciubotariu /* Macros for vsc9953_ana_ana_tables.mach_data register */
15822449858SCodrin Ciubotariu #define VSC9953_MACHDATA_VID_MASK	0x1fff0000
15922449858SCodrin Ciubotariu 
160*aae0e689SCodrin Ciubotariu /* Macros for vsc9953_ana_common.aggr_cfg register */
161*aae0e689SCodrin Ciubotariu #define VSC9953_AC_RND_ENA		0x00000080
162*aae0e689SCodrin Ciubotariu #define VSC9953_AC_DMAC_ENA		0x00000040
163*aae0e689SCodrin Ciubotariu #define VSC9953_AC_SMAC_ENA		0x00000020
164*aae0e689SCodrin Ciubotariu #define VSC9953_AC_IP6_LBL_ENA		0x00000010
165*aae0e689SCodrin Ciubotariu #define VSC9953_AC_IP6_TCPUDP_ENA	0x00000008
166*aae0e689SCodrin Ciubotariu #define VSC9953_AC_IP4_SIPDIP_ENA	0x00000004
167*aae0e689SCodrin Ciubotariu #define VSC9953_AC_IP4_TCPUDP_ENA	0x00000002
168*aae0e689SCodrin Ciubotariu #define VSC9953_AC_MASK			0x000000fe
169*aae0e689SCodrin Ciubotariu 
170*aae0e689SCodrin Ciubotariu /* Macros for vsc9953_ana_pgid.port_grp_id[] registers */
171*aae0e689SCodrin Ciubotariu #define VSC9953_PGID_PORT_MASK		0x000003ff
172*aae0e689SCodrin Ciubotariu 
1736706b115SCodrin Ciubotariu #define VSC9953_MAX_PORTS		10
1746706b115SCodrin Ciubotariu #define VSC9953_PORT_CHECK(port)	\
1756706b115SCodrin Ciubotariu 	(((port) < 0 || (port) >= VSC9953_MAX_PORTS) ? 0 : 1)
1766706b115SCodrin Ciubotariu #define VSC9953_INTERNAL_PORT_CHECK(port) ( \
1776706b115SCodrin Ciubotariu 	( \
1786706b115SCodrin Ciubotariu 		(port) < VSC9953_MAX_PORTS - 2 || (port) >= VSC9953_MAX_PORTS \
1796706b115SCodrin Ciubotariu 	) ? 0 : 1 \
1806706b115SCodrin Ciubotariu )
1819de05987SCodrin Ciubotariu #define VSC9953_MAX_VLAN		4096
1829de05987SCodrin Ciubotariu #define VSC9953_VLAN_CHECK(vid)	\
1839de05987SCodrin Ciubotariu 	(((vid) < 0 || (vid) >= VSC9953_MAX_VLAN) ? 0 : 1)
184ba389e65SCodrin Ciubotariu #define VSC9953_DEFAULT_AGE_TIME	300
1856706b115SCodrin Ciubotariu 
1866706b115SCodrin Ciubotariu #define DEFAULT_VSC9953_MDIO_NAME	"VSC9953_MDIO0"
1876706b115SCodrin Ciubotariu 
1886706b115SCodrin Ciubotariu #define MIIMIND_OPR_PEND		0x00000004
1896706b115SCodrin Ciubotariu 
1906706b115SCodrin Ciubotariu struct vsc9953_mdio_info {
1916706b115SCodrin Ciubotariu 	struct vsc9953_mii_mng	*regs;
1926706b115SCodrin Ciubotariu 	char	*name;
1936706b115SCodrin Ciubotariu };
1946706b115SCodrin Ciubotariu 
1953cc8cfffSCodrin Ciubotariu /* VSC9953 ANA structure */
1966706b115SCodrin Ciubotariu 
1976706b115SCodrin Ciubotariu struct vsc9953_ana_port {
1986706b115SCodrin Ciubotariu 	u32	vlan_cfg;
1996706b115SCodrin Ciubotariu 	u32	drop_cfg;
2006706b115SCodrin Ciubotariu 	u32	qos_cfg;
2016706b115SCodrin Ciubotariu 	u32	vcap_cfg;
2026706b115SCodrin Ciubotariu 	u32	vcap_s1_key_cfg[3];
2036706b115SCodrin Ciubotariu 	u32	vcap_s2_cfg;
2046706b115SCodrin Ciubotariu 	u32	qos_pcp_dei_map_cfg[16];
2056706b115SCodrin Ciubotariu 	u32	cpu_fwd_cfg;
2066706b115SCodrin Ciubotariu 	u32	cpu_fwd_bpdu_cfg;
2076706b115SCodrin Ciubotariu 	u32	cpu_fwd_garp_cfg;
2086706b115SCodrin Ciubotariu 	u32	cpu_fwd_ccm_cfg;
2096706b115SCodrin Ciubotariu 	u32	port_cfg;
2106706b115SCodrin Ciubotariu 	u32	pol_cfg;
2116706b115SCodrin Ciubotariu 	u32	reserved[34];
2126706b115SCodrin Ciubotariu };
2136706b115SCodrin Ciubotariu 
2146706b115SCodrin Ciubotariu struct vsc9953_ana_pol {
2156706b115SCodrin Ciubotariu 	u32	pol_pir_cfg;
2166706b115SCodrin Ciubotariu 	u32	pol_cir_cfg;
2176706b115SCodrin Ciubotariu 	u32	pol_mode_cfg;
2186706b115SCodrin Ciubotariu 	u32	pol_pir_state;
2196706b115SCodrin Ciubotariu 	u32	pol_cir_state;
2206706b115SCodrin Ciubotariu 	u32	reserved1[3];
2216706b115SCodrin Ciubotariu };
2226706b115SCodrin Ciubotariu 
2236706b115SCodrin Ciubotariu struct vsc9953_ana_ana_tables {
2246706b115SCodrin Ciubotariu 	u32	entry_lim[11];
2256706b115SCodrin Ciubotariu 	u32	an_moved;
2266706b115SCodrin Ciubotariu 	u32	mach_data;
2276706b115SCodrin Ciubotariu 	u32	macl_data;
2286706b115SCodrin Ciubotariu 	u32	mac_access;
2296706b115SCodrin Ciubotariu 	u32	mact_indx;
2306706b115SCodrin Ciubotariu 	u32	vlan_access;
2316706b115SCodrin Ciubotariu 	u32	vlan_tidx;
2326706b115SCodrin Ciubotariu };
2336706b115SCodrin Ciubotariu 
2346706b115SCodrin Ciubotariu struct vsc9953_ana_ana {
2356706b115SCodrin Ciubotariu 	u32	adv_learn;
2366706b115SCodrin Ciubotariu 	u32	vlan_mask;
237440873dfSCodrin Ciubotariu 	u32	reserved;
2386706b115SCodrin Ciubotariu 	u32	anag_efil;
2396706b115SCodrin Ciubotariu 	u32	an_events;
2406706b115SCodrin Ciubotariu 	u32	storm_limit_burst;
2416706b115SCodrin Ciubotariu 	u32	storm_limit_cfg[4];
2426706b115SCodrin Ciubotariu 	u32	isolated_prts;
2436706b115SCodrin Ciubotariu 	u32	community_ports;
2446706b115SCodrin Ciubotariu 	u32	auto_age;
2456706b115SCodrin Ciubotariu 	u32	mac_options;
2466706b115SCodrin Ciubotariu 	u32	learn_disc;
2476706b115SCodrin Ciubotariu 	u32	agen_ctrl;
2486706b115SCodrin Ciubotariu 	u32	mirror_ports;
2496706b115SCodrin Ciubotariu 	u32	emirror_ports;
2506706b115SCodrin Ciubotariu 	u32	flooding;
2516706b115SCodrin Ciubotariu 	u32	flooding_ipmc;
2526706b115SCodrin Ciubotariu 	u32	sflow_cfg[11];
2536706b115SCodrin Ciubotariu 	u32	port_mode[12];
2546706b115SCodrin Ciubotariu };
2556706b115SCodrin Ciubotariu 
256*aae0e689SCodrin Ciubotariu #define PGID_DST_START		0
257*aae0e689SCodrin Ciubotariu #define PGID_AGGR_START		64
258*aae0e689SCodrin Ciubotariu #define PGID_SRC_START		80
259*aae0e689SCodrin Ciubotariu 
2606706b115SCodrin Ciubotariu struct vsc9953_ana_pgid {
2616706b115SCodrin Ciubotariu 	u32	port_grp_id[91];
2626706b115SCodrin Ciubotariu };
2636706b115SCodrin Ciubotariu 
2646706b115SCodrin Ciubotariu struct vsc9953_ana_pfc {
2656706b115SCodrin Ciubotariu 	u32	pfc_cfg;
2666706b115SCodrin Ciubotariu 	u32	reserved1[15];
2676706b115SCodrin Ciubotariu };
2686706b115SCodrin Ciubotariu 
2696706b115SCodrin Ciubotariu struct vsc9953_ana_pol_misc {
2706706b115SCodrin Ciubotariu 	u32	pol_flowc[10];
2716706b115SCodrin Ciubotariu 	u32	reserved1[17];
2726706b115SCodrin Ciubotariu 	u32	pol_hyst;
2736706b115SCodrin Ciubotariu };
2746706b115SCodrin Ciubotariu 
2756706b115SCodrin Ciubotariu struct vsc9953_ana_common {
2766706b115SCodrin Ciubotariu 	u32	aggr_cfg;
2776706b115SCodrin Ciubotariu 	u32	cpuq_cfg;
2786706b115SCodrin Ciubotariu 	u32	cpuq_8021_cfg;
2796706b115SCodrin Ciubotariu 	u32	dscp_cfg;
2806706b115SCodrin Ciubotariu 	u32	dscp_rewr_cfg;
2816706b115SCodrin Ciubotariu 	u32	vcap_rng_type_cfg;
2826706b115SCodrin Ciubotariu 	u32	vcap_rng_val_cfg;
2836706b115SCodrin Ciubotariu 	u32	discard_cfg;
2846706b115SCodrin Ciubotariu 	u32	fid_cfg;
2856706b115SCodrin Ciubotariu };
2866706b115SCodrin Ciubotariu 
2876706b115SCodrin Ciubotariu struct vsc9953_analyzer {
2886706b115SCodrin Ciubotariu 	struct vsc9953_ana_port	port[11];
2896706b115SCodrin Ciubotariu 	u32	reserved1[9536];
2906706b115SCodrin Ciubotariu 	struct vsc9953_ana_pol	pol[164];
2916706b115SCodrin Ciubotariu 	struct vsc9953_ana_ana_tables	ana_tables;
2926706b115SCodrin Ciubotariu 	u32	reserved2[14];
2936706b115SCodrin Ciubotariu 	struct vsc9953_ana_ana	ana;
29496979dc9SCodrin Ciubotariu 	u32	reserved3[21];
2956706b115SCodrin Ciubotariu 	struct vsc9953_ana_pgid	port_id_tbl;
2966706b115SCodrin Ciubotariu 	u32	reserved4[549];
2976706b115SCodrin Ciubotariu 	struct vsc9953_ana_pfc	pfc[10];
2986706b115SCodrin Ciubotariu 	struct vsc9953_ana_pol_misc	pol_misc;
2996706b115SCodrin Ciubotariu 	u32	reserved5[196];
3006706b115SCodrin Ciubotariu 	struct vsc9953_ana_common	common;
3016706b115SCodrin Ciubotariu };
3023cc8cfffSCodrin Ciubotariu /* END VSC9953 ANA structure t*/
3036706b115SCodrin Ciubotariu 
3043cc8cfffSCodrin Ciubotariu /* VSC9953 DEV_GMII structure */
3056706b115SCodrin Ciubotariu 
3066706b115SCodrin Ciubotariu struct vsc9953_dev_gmii_port_mode {
3076706b115SCodrin Ciubotariu 	u32	clock_cfg;
3086706b115SCodrin Ciubotariu 	u32	port_misc;
3096706b115SCodrin Ciubotariu 	u32	reserved1;
3106706b115SCodrin Ciubotariu 	u32	eee_cfg;
3116706b115SCodrin Ciubotariu };
3126706b115SCodrin Ciubotariu 
3136706b115SCodrin Ciubotariu struct vsc9953_dev_gmii_mac_cfg_status {
3146706b115SCodrin Ciubotariu 	u32	mac_ena_cfg;
3156706b115SCodrin Ciubotariu 	u32	mac_mode_cfg;
3166706b115SCodrin Ciubotariu 	u32	mac_maxlen_cfg;
3176706b115SCodrin Ciubotariu 	u32	mac_tags_cfg;
3186706b115SCodrin Ciubotariu 	u32	mac_adv_chk_cfg;
3196706b115SCodrin Ciubotariu 	u32	mac_ifg_cfg;
3206706b115SCodrin Ciubotariu 	u32	mac_hdx_cfg;
3216706b115SCodrin Ciubotariu 	u32	mac_fc_mac_low_cfg;
3226706b115SCodrin Ciubotariu 	u32	mac_fc_mac_high_cfg;
3236706b115SCodrin Ciubotariu 	u32	mac_sticky;
3246706b115SCodrin Ciubotariu };
3256706b115SCodrin Ciubotariu 
3266706b115SCodrin Ciubotariu struct vsc9953_dev_gmii {
3276706b115SCodrin Ciubotariu 	struct vsc9953_dev_gmii_port_mode	port_mode;
3286706b115SCodrin Ciubotariu 	struct vsc9953_dev_gmii_mac_cfg_status	mac_cfg_status;
3296706b115SCodrin Ciubotariu };
3306706b115SCodrin Ciubotariu 
3313cc8cfffSCodrin Ciubotariu /* END VSC9953 DEV_GMII structure */
3326706b115SCodrin Ciubotariu 
3333cc8cfffSCodrin Ciubotariu /* VSC9953 QSYS structure */
3346706b115SCodrin Ciubotariu 
3356706b115SCodrin Ciubotariu struct vsc9953_qsys_hsch {
3366706b115SCodrin Ciubotariu 	u32	cir_cfg;
3376706b115SCodrin Ciubotariu 	u32	reserved1;
3386706b115SCodrin Ciubotariu 	u32	se_cfg;
3396706b115SCodrin Ciubotariu 	u32	se_dwrr_cfg[8];
3406706b115SCodrin Ciubotariu 	u32	cir_state;
3416706b115SCodrin Ciubotariu 	u32	reserved2[20];
3426706b115SCodrin Ciubotariu };
3436706b115SCodrin Ciubotariu 
3446706b115SCodrin Ciubotariu struct vsc9953_qsys_sys {
3456706b115SCodrin Ciubotariu 	u32	port_mode[12];
3466706b115SCodrin Ciubotariu 	u32	switch_port_mode[11];
3476706b115SCodrin Ciubotariu 	u32	stat_cnt_cfg;
3486706b115SCodrin Ciubotariu 	u32	eee_cfg[10];
3496706b115SCodrin Ciubotariu 	u32	eee_thrs;
3506706b115SCodrin Ciubotariu 	u32	igr_no_sharing;
3516706b115SCodrin Ciubotariu 	u32	egr_no_sharing;
3526706b115SCodrin Ciubotariu 	u32	sw_status[11];
3536706b115SCodrin Ciubotariu 	u32	ext_cpu_cfg;
3546706b115SCodrin Ciubotariu 	u32	cpu_group_map;
3556706b115SCodrin Ciubotariu 	u32	reserved1[23];
3566706b115SCodrin Ciubotariu };
3576706b115SCodrin Ciubotariu 
3586706b115SCodrin Ciubotariu struct vsc9953_qsys_qos_cfg {
3596706b115SCodrin Ciubotariu 	u32	red_profile[16];
3606706b115SCodrin Ciubotariu 	u32	res_qos_mode;
3616706b115SCodrin Ciubotariu };
3626706b115SCodrin Ciubotariu 
3636706b115SCodrin Ciubotariu struct vsc9953_qsys_drop_cfg {
3646706b115SCodrin Ciubotariu 	u32	egr_drop_mode;
3656706b115SCodrin Ciubotariu };
3666706b115SCodrin Ciubotariu 
3676706b115SCodrin Ciubotariu struct vsc9953_qsys_mmgt {
3686706b115SCodrin Ciubotariu 	u32	eq_cntrl;
3696706b115SCodrin Ciubotariu 	u32	reserved1;
3706706b115SCodrin Ciubotariu };
3716706b115SCodrin Ciubotariu 
3726706b115SCodrin Ciubotariu struct vsc9953_qsys_hsch_misc {
3736706b115SCodrin Ciubotariu 	u32	hsch_misc_cfg;
3746706b115SCodrin Ciubotariu 	u32	reserved1[546];
3756706b115SCodrin Ciubotariu };
3766706b115SCodrin Ciubotariu 
3776706b115SCodrin Ciubotariu struct vsc9953_qsys_res_ctrl {
3786706b115SCodrin Ciubotariu 	u32	res_cfg;
3796706b115SCodrin Ciubotariu 	u32	res_stat;
3806706b115SCodrin Ciubotariu 
3816706b115SCodrin Ciubotariu };
3826706b115SCodrin Ciubotariu 
3836706b115SCodrin Ciubotariu struct vsc9953_qsys_reg {
3846706b115SCodrin Ciubotariu 	struct vsc9953_qsys_hsch	hsch[108];
3856706b115SCodrin Ciubotariu 	struct vsc9953_qsys_sys	sys;
3866706b115SCodrin Ciubotariu 	struct vsc9953_qsys_qos_cfg	qos_cfg;
3876706b115SCodrin Ciubotariu 	struct vsc9953_qsys_drop_cfg	drop_cfg;
3886706b115SCodrin Ciubotariu 	struct vsc9953_qsys_mmgt	mmgt;
3896706b115SCodrin Ciubotariu 	struct vsc9953_qsys_hsch_misc	hsch_misc;
3906706b115SCodrin Ciubotariu 	struct vsc9953_qsys_res_ctrl	res_ctrl[1024];
3916706b115SCodrin Ciubotariu };
3926706b115SCodrin Ciubotariu 
3933cc8cfffSCodrin Ciubotariu /* END VSC9953 QSYS structure */
3946706b115SCodrin Ciubotariu 
3953cc8cfffSCodrin Ciubotariu /* VSC9953 SYS structure */
3966706b115SCodrin Ciubotariu 
39786719f0cSCodrin Ciubotariu struct vsc9953_rx_cntrs {
39886719f0cSCodrin Ciubotariu 	u32	c_rx_oct;
39986719f0cSCodrin Ciubotariu 	u32	c_rx_uc;
40086719f0cSCodrin Ciubotariu 	u32	c_rx_mc;
40186719f0cSCodrin Ciubotariu 	u32	c_rx_bc;
40286719f0cSCodrin Ciubotariu 	u32	c_rx_short;
40386719f0cSCodrin Ciubotariu 	u32	c_rx_frag;
40486719f0cSCodrin Ciubotariu 	u32	c_rx_jabber;
40586719f0cSCodrin Ciubotariu 	u32	c_rx_crc;
40686719f0cSCodrin Ciubotariu 	u32	c_rx_symbol_err;
40786719f0cSCodrin Ciubotariu 	u32	c_rx_sz_64;
40886719f0cSCodrin Ciubotariu 	u32	c_rx_sz_65_127;
40986719f0cSCodrin Ciubotariu 	u32	c_rx_sz_128_255;
41086719f0cSCodrin Ciubotariu 	u32	c_rx_sz_256_511;
41186719f0cSCodrin Ciubotariu 	u32	c_rx_sz_512_1023;
41286719f0cSCodrin Ciubotariu 	u32	c_rx_sz_1024_1526;
41386719f0cSCodrin Ciubotariu 	u32	c_rx_sz_jumbo;
41486719f0cSCodrin Ciubotariu 	u32	c_rx_pause;
41586719f0cSCodrin Ciubotariu 	u32	c_rx_control;
41686719f0cSCodrin Ciubotariu 	u32	c_rx_long;
41786719f0cSCodrin Ciubotariu 	u32	c_rx_cat_drop;
41886719f0cSCodrin Ciubotariu 	u32	c_rx_red_prio_0;
41986719f0cSCodrin Ciubotariu 	u32	c_rx_red_prio_1;
42086719f0cSCodrin Ciubotariu 	u32	c_rx_red_prio_2;
42186719f0cSCodrin Ciubotariu 	u32	c_rx_red_prio_3;
42286719f0cSCodrin Ciubotariu 	u32	c_rx_red_prio_4;
42386719f0cSCodrin Ciubotariu 	u32	c_rx_red_prio_5;
42486719f0cSCodrin Ciubotariu 	u32	c_rx_red_prio_6;
42586719f0cSCodrin Ciubotariu 	u32	c_rx_red_prio_7;
42686719f0cSCodrin Ciubotariu 	u32	c_rx_yellow_prio_0;
42786719f0cSCodrin Ciubotariu 	u32	c_rx_yellow_prio_1;
42886719f0cSCodrin Ciubotariu 	u32	c_rx_yellow_prio_2;
42986719f0cSCodrin Ciubotariu 	u32	c_rx_yellow_prio_3;
43086719f0cSCodrin Ciubotariu 	u32	c_rx_yellow_prio_4;
43186719f0cSCodrin Ciubotariu 	u32	c_rx_yellow_prio_5;
43286719f0cSCodrin Ciubotariu 	u32	c_rx_yellow_prio_6;
43386719f0cSCodrin Ciubotariu 	u32	c_rx_yellow_prio_7;
43486719f0cSCodrin Ciubotariu 	u32	c_rx_green_prio_0;
43586719f0cSCodrin Ciubotariu 	u32	c_rx_green_prio_1;
43686719f0cSCodrin Ciubotariu 	u32	c_rx_green_prio_2;
43786719f0cSCodrin Ciubotariu 	u32	c_rx_green_prio_3;
43886719f0cSCodrin Ciubotariu 	u32	c_rx_green_prio_4;
43986719f0cSCodrin Ciubotariu 	u32	c_rx_green_prio_5;
44086719f0cSCodrin Ciubotariu 	u32	c_rx_green_prio_6;
44186719f0cSCodrin Ciubotariu 	u32	c_rx_green_prio_7;
44286719f0cSCodrin Ciubotariu 	u32	reserved[20];
44386719f0cSCodrin Ciubotariu };
44486719f0cSCodrin Ciubotariu 
44586719f0cSCodrin Ciubotariu struct vsc9953_tx_cntrs {
44686719f0cSCodrin Ciubotariu 	u32	c_tx_oct;
44786719f0cSCodrin Ciubotariu 	u32	c_tx_uc;
44886719f0cSCodrin Ciubotariu 	u32	c_tx_mc;
44986719f0cSCodrin Ciubotariu 	u32	c_tx_bc;
45086719f0cSCodrin Ciubotariu 	u32	c_tx_col;
45186719f0cSCodrin Ciubotariu 	u32	c_tx_drop;
45286719f0cSCodrin Ciubotariu 	u32	c_tx_pause;
45386719f0cSCodrin Ciubotariu 	u32	c_tx_sz_64;
45486719f0cSCodrin Ciubotariu 	u32	c_tx_sz_65_127;
45586719f0cSCodrin Ciubotariu 	u32	c_tx_sz_128_255;
45686719f0cSCodrin Ciubotariu 	u32	c_tx_sz_256_511;
45786719f0cSCodrin Ciubotariu 	u32	c_tx_sz_512_1023;
45886719f0cSCodrin Ciubotariu 	u32	c_tx_sz_1024_1526;
45986719f0cSCodrin Ciubotariu 	u32	c_tx_sz_jumbo;
46086719f0cSCodrin Ciubotariu 	u32	c_tx_yellow_prio_0;
46186719f0cSCodrin Ciubotariu 	u32	c_tx_yellow_prio_1;
46286719f0cSCodrin Ciubotariu 	u32	c_tx_yellow_prio_2;
46386719f0cSCodrin Ciubotariu 	u32	c_tx_yellow_prio_3;
46486719f0cSCodrin Ciubotariu 	u32	c_tx_yellow_prio_4;
46586719f0cSCodrin Ciubotariu 	u32	c_tx_yellow_prio_5;
46686719f0cSCodrin Ciubotariu 	u32	c_tx_yellow_prio_6;
46786719f0cSCodrin Ciubotariu 	u32	c_tx_yellow_prio_7;
46886719f0cSCodrin Ciubotariu 	u32	c_tx_green_prio_0;
46986719f0cSCodrin Ciubotariu 	u32	c_tx_green_prio_1;
47086719f0cSCodrin Ciubotariu 	u32	c_tx_green_prio_2;
47186719f0cSCodrin Ciubotariu 	u32	c_tx_green_prio_3;
47286719f0cSCodrin Ciubotariu 	u32	c_tx_green_prio_4;
47386719f0cSCodrin Ciubotariu 	u32	c_tx_green_prio_5;
47486719f0cSCodrin Ciubotariu 	u32	c_tx_green_prio_6;
47586719f0cSCodrin Ciubotariu 	u32	c_tx_green_prio_7;
47686719f0cSCodrin Ciubotariu 	u32	c_tx_aged;
47786719f0cSCodrin Ciubotariu 	u32	reserved[33];
47886719f0cSCodrin Ciubotariu };
47986719f0cSCodrin Ciubotariu 
48086719f0cSCodrin Ciubotariu struct vsc9953_drop_cntrs {
48186719f0cSCodrin Ciubotariu 	u32	c_dr_local;
48286719f0cSCodrin Ciubotariu 	u32	c_dr_tail;
48386719f0cSCodrin Ciubotariu 	u32	c_dr_yellow_prio_0;
48486719f0cSCodrin Ciubotariu 	u32	c_dr_yellow_prio_1;
48586719f0cSCodrin Ciubotariu 	u32	c_dr_yellow_prio_2;
48686719f0cSCodrin Ciubotariu 	u32	c_dr_yellow_prio_3;
48786719f0cSCodrin Ciubotariu 	u32	c_dr_yellow_prio_4;
48886719f0cSCodrin Ciubotariu 	u32	c_dr_yellow_prio_5;
48986719f0cSCodrin Ciubotariu 	u32	c_dr_yellow_prio_6;
49086719f0cSCodrin Ciubotariu 	u32	c_dr_yellow_prio_7;
49186719f0cSCodrin Ciubotariu 	u32	c_dr_green_prio_0;
49286719f0cSCodrin Ciubotariu 	u32	c_dr_green_prio_1;
49386719f0cSCodrin Ciubotariu 	u32	c_dr_green_prio_2;
49486719f0cSCodrin Ciubotariu 	u32	c_dr_green_prio_3;
49586719f0cSCodrin Ciubotariu 	u32	c_dr_green_prio_4;
49686719f0cSCodrin Ciubotariu 	u32	c_dr_green_prio_5;
49786719f0cSCodrin Ciubotariu 	u32	c_dr_green_prio_6;
49886719f0cSCodrin Ciubotariu 	u32	c_dr_green_prio_7;
49986719f0cSCodrin Ciubotariu 	u32	reserved[46];
50086719f0cSCodrin Ciubotariu };
50186719f0cSCodrin Ciubotariu 
5026706b115SCodrin Ciubotariu struct vsc9953_sys_stat {
50386719f0cSCodrin Ciubotariu 	struct vsc9953_rx_cntrs	rx_cntrs;
50486719f0cSCodrin Ciubotariu 	struct vsc9953_tx_cntrs	tx_cntrs;
50586719f0cSCodrin Ciubotariu 	struct vsc9953_drop_cntrs	drop_cntrs;
5066706b115SCodrin Ciubotariu 	u32	reserved1[6];
5076706b115SCodrin Ciubotariu };
5086706b115SCodrin Ciubotariu 
5096706b115SCodrin Ciubotariu struct vsc9953_sys_sys {
5106706b115SCodrin Ciubotariu 	u32	reset_cfg;
5116706b115SCodrin Ciubotariu 	u32	reserved1;
5126706b115SCodrin Ciubotariu 	u32	vlan_etype_cfg;
5136706b115SCodrin Ciubotariu 	u32	port_mode[12];
5146706b115SCodrin Ciubotariu 	u32	front_port_mode[10];
5156706b115SCodrin Ciubotariu 	u32	frame_aging;
5166706b115SCodrin Ciubotariu 	u32	stat_cfg;
5176706b115SCodrin Ciubotariu 	u32	reserved2[50];
5186706b115SCodrin Ciubotariu };
5196706b115SCodrin Ciubotariu 
5206706b115SCodrin Ciubotariu struct vsc9953_sys_pause_cfg {
5216706b115SCodrin Ciubotariu 	u32	pause_cfg[11];
5226706b115SCodrin Ciubotariu 	u32	pause_tot_cfg;
5236706b115SCodrin Ciubotariu 	u32	tail_drop_level[11];
5246706b115SCodrin Ciubotariu 	u32	tot_tail_drop_lvl;
5256706b115SCodrin Ciubotariu 	u32	mac_fc_cfg[10];
5266706b115SCodrin Ciubotariu };
5276706b115SCodrin Ciubotariu 
5286706b115SCodrin Ciubotariu struct vsc9953_sys_mmgt {
5296706b115SCodrin Ciubotariu 	u16	free_cnt;
5306706b115SCodrin Ciubotariu };
5316706b115SCodrin Ciubotariu 
5326706b115SCodrin Ciubotariu struct vsc9953_system_reg {
5336706b115SCodrin Ciubotariu 	struct vsc9953_sys_stat	stat;
5346706b115SCodrin Ciubotariu 	struct vsc9953_sys_sys	sys;
5356706b115SCodrin Ciubotariu 	struct vsc9953_sys_pause_cfg	pause_cfg;
5366706b115SCodrin Ciubotariu 	struct vsc9953_sys_mmgt	mmgt;
5376706b115SCodrin Ciubotariu };
5386706b115SCodrin Ciubotariu 
5393cc8cfffSCodrin Ciubotariu /* END VSC9953 SYS structure */
5406706b115SCodrin Ciubotariu 
5419de05987SCodrin Ciubotariu /* VSC9953 REW structure */
5429de05987SCodrin Ciubotariu 
5439de05987SCodrin Ciubotariu struct	vsc9953_rew_port {
5449de05987SCodrin Ciubotariu 	u32	port_vlan_cfg;
5459de05987SCodrin Ciubotariu 	u32	port_tag_cfg;
5469de05987SCodrin Ciubotariu 	u32	port_port_cfg;
5479de05987SCodrin Ciubotariu 	u32	port_dscp_cfg;
5489de05987SCodrin Ciubotariu 	u32	port_pcp_dei_qos_map_cfg[16];
5499de05987SCodrin Ciubotariu 	u32	reserved[12];
5509de05987SCodrin Ciubotariu };
5519de05987SCodrin Ciubotariu 
5529de05987SCodrin Ciubotariu struct	vsc9953_rew_common {
5539de05987SCodrin Ciubotariu 	u32	reserve[4];
5549de05987SCodrin Ciubotariu 	u32	dscp_remap_dp1_cfg[64];
5559de05987SCodrin Ciubotariu 	u32	dscp_remap_cfg[64];
5569de05987SCodrin Ciubotariu };
5579de05987SCodrin Ciubotariu 
5589de05987SCodrin Ciubotariu struct	vsc9953_rew_reg {
5599de05987SCodrin Ciubotariu 	struct vsc9953_rew_port	port[12];
5609de05987SCodrin Ciubotariu 	struct vsc9953_rew_common	common;
5619de05987SCodrin Ciubotariu };
5629de05987SCodrin Ciubotariu 
5639de05987SCodrin Ciubotariu /* END VSC9953 REW structure */
5646706b115SCodrin Ciubotariu 
5653cc8cfffSCodrin Ciubotariu /* VSC9953 DEVCPU_GCB structure */
5666706b115SCodrin Ciubotariu 
5676706b115SCodrin Ciubotariu struct vsc9953_chip_regs {
5686706b115SCodrin Ciubotariu 	u32	chipd_id;
5696706b115SCodrin Ciubotariu 	u32	gpr;
5706706b115SCodrin Ciubotariu 	u32	soft_rst;
5716706b115SCodrin Ciubotariu };
5726706b115SCodrin Ciubotariu 
5736706b115SCodrin Ciubotariu struct vsc9953_gpio {
5746706b115SCodrin Ciubotariu 	u32	gpio_out_set[10];
5756706b115SCodrin Ciubotariu 	u32	gpio_out_clr[10];
5766706b115SCodrin Ciubotariu 	u32	gpio_out[10];
5776706b115SCodrin Ciubotariu 	u32	gpio_in[10];
5786706b115SCodrin Ciubotariu };
5796706b115SCodrin Ciubotariu 
5806706b115SCodrin Ciubotariu struct vsc9953_mii_mng {
5816706b115SCodrin Ciubotariu 	u32	miimstatus;
5826706b115SCodrin Ciubotariu 	u32	reserved1;
5836706b115SCodrin Ciubotariu 	u32	miimcmd;
5846706b115SCodrin Ciubotariu 	u32	miimdata;
5856706b115SCodrin Ciubotariu 	u32	miimcfg;
5866706b115SCodrin Ciubotariu 	u32	miimscan_0;
5876706b115SCodrin Ciubotariu 	u32	miimscan_1;
5886706b115SCodrin Ciubotariu 	u32	miiscan_lst_rslts;
5896706b115SCodrin Ciubotariu 	u32	miiscan_lst_rslts_valid;
5906706b115SCodrin Ciubotariu };
5916706b115SCodrin Ciubotariu 
5926706b115SCodrin Ciubotariu struct vsc9953_mii_read_scan {
5936706b115SCodrin Ciubotariu 	u32	mii_scan_results_sticky[2];
5946706b115SCodrin Ciubotariu };
5956706b115SCodrin Ciubotariu 
5966706b115SCodrin Ciubotariu struct vsc9953_devcpu_gcb {
5976706b115SCodrin Ciubotariu 	struct vsc9953_chip_regs	chip_regs;
5986706b115SCodrin Ciubotariu 	struct vsc9953_gpio		gpio;
5996706b115SCodrin Ciubotariu 	struct vsc9953_mii_mng	mii_mng[2];
6006706b115SCodrin Ciubotariu 	struct vsc9953_mii_read_scan	mii_read_scan;
6016706b115SCodrin Ciubotariu };
6026706b115SCodrin Ciubotariu 
6033cc8cfffSCodrin Ciubotariu /* END VSC9953 DEVCPU_GCB structure */
6046706b115SCodrin Ciubotariu 
6053cc8cfffSCodrin Ciubotariu /* VSC9953 IS* structure */
6066706b115SCodrin Ciubotariu 
6076706b115SCodrin Ciubotariu struct vsc9953_vcap_core_cfg {
6086706b115SCodrin Ciubotariu 	u32	vcap_update_ctrl;
6096706b115SCodrin Ciubotariu 	u32	vcap_mv_cfg;
6106706b115SCodrin Ciubotariu };
6116706b115SCodrin Ciubotariu 
6126706b115SCodrin Ciubotariu struct vsc9953_vcap {
6136706b115SCodrin Ciubotariu 	struct vsc9953_vcap_core_cfg	vcap_core_cfg;
6146706b115SCodrin Ciubotariu };
6156706b115SCodrin Ciubotariu 
6163cc8cfffSCodrin Ciubotariu /* END VSC9953 IS* structure */
6176706b115SCodrin Ciubotariu 
6186706b115SCodrin Ciubotariu #define VSC9953_PORT_INFO_INITIALIZER(idx) \
6196706b115SCodrin Ciubotariu {									\
6206706b115SCodrin Ciubotariu 	.enabled	= 0,						\
6216706b115SCodrin Ciubotariu 	.phyaddr	= 0,						\
6226706b115SCodrin Ciubotariu 	.index		= idx,						\
6236706b115SCodrin Ciubotariu 	.phy_regs	= NULL,						\
6246706b115SCodrin Ciubotariu 	.enet_if	= PHY_INTERFACE_MODE_NONE,			\
6256706b115SCodrin Ciubotariu 	.bus		= NULL,						\
6266706b115SCodrin Ciubotariu 	.phydev		= NULL,						\
6276706b115SCodrin Ciubotariu }
6286706b115SCodrin Ciubotariu 
6296706b115SCodrin Ciubotariu /* Structure to describe a VSC9953 port */
6306706b115SCodrin Ciubotariu struct vsc9953_port_info {
6316706b115SCodrin Ciubotariu 	u8	enabled;
6326706b115SCodrin Ciubotariu 	u8	phyaddr;
6336706b115SCodrin Ciubotariu 	int	index;
6346706b115SCodrin Ciubotariu 	void	*phy_regs;
6356706b115SCodrin Ciubotariu 	phy_interface_t	enet_if;
6366706b115SCodrin Ciubotariu 	struct mii_dev	*bus;
6376706b115SCodrin Ciubotariu 	struct phy_device	*phydev;
6386706b115SCodrin Ciubotariu };
6396706b115SCodrin Ciubotariu 
6406706b115SCodrin Ciubotariu /* Structure to describe a VSC9953 switch */
6416706b115SCodrin Ciubotariu struct vsc9953_info {
6426706b115SCodrin Ciubotariu 	struct vsc9953_port_info	port[VSC9953_MAX_PORTS];
6436706b115SCodrin Ciubotariu };
6446706b115SCodrin Ciubotariu 
6456706b115SCodrin Ciubotariu void vsc9953_init(bd_t *bis);
6466706b115SCodrin Ciubotariu 
6473cc8cfffSCodrin Ciubotariu void vsc9953_port_info_set_mdio(int port_no, struct mii_dev *bus);
6483cc8cfffSCodrin Ciubotariu void vsc9953_port_info_set_phy_address(int port_no, int address);
6493cc8cfffSCodrin Ciubotariu void vsc9953_port_enable(int port_no);
6503cc8cfffSCodrin Ciubotariu void vsc9953_port_disable(int port_no);
6513cc8cfffSCodrin Ciubotariu void vsc9953_port_info_set_phy_int(int port_no, phy_interface_t phy_int);
6526706b115SCodrin Ciubotariu 
6536706b115SCodrin Ciubotariu #endif /* _VSC9953_H_ */
654