12731b9a8SJean-Christophe PLAGNIOL-VILLARD /* 22731b9a8SJean-Christophe PLAGNIOL-VILLARD * URB OHCI HCD (Host Controller Driver) for USB on the AT91RM9200 and PCI bus. 32731b9a8SJean-Christophe PLAGNIOL-VILLARD * 42731b9a8SJean-Christophe PLAGNIOL-VILLARD * Interrupt support is added. Now, it has been tested 52731b9a8SJean-Christophe PLAGNIOL-VILLARD * on ULI1575 chip and works well with USB keyboard. 62731b9a8SJean-Christophe PLAGNIOL-VILLARD * 72731b9a8SJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 2007 82731b9a8SJean-Christophe PLAGNIOL-VILLARD * Zhang Wei, Freescale Semiconductor, Inc. <wei.zhang@freescale.com> 92731b9a8SJean-Christophe PLAGNIOL-VILLARD * 102731b9a8SJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 2003 11792a09ebSDetlev Zundel * Gary Jennejohn, DENX Software Engineering <garyj@denx.de> 122731b9a8SJean-Christophe PLAGNIOL-VILLARD * 132731b9a8SJean-Christophe PLAGNIOL-VILLARD * Note: Much of this code has been derived from Linux 2.4 142731b9a8SJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 1999 Roman Weissgaerber <weissg@vienna.at> 152731b9a8SJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 2000-2002 David Brownell 162731b9a8SJean-Christophe PLAGNIOL-VILLARD * 172731b9a8SJean-Christophe PLAGNIOL-VILLARD * Modified for the MP2USB by (C) Copyright 2005 Eric Benard 182731b9a8SJean-Christophe PLAGNIOL-VILLARD * ebenard@eukrea.com - based on s3c24x0's driver 192731b9a8SJean-Christophe PLAGNIOL-VILLARD * 201a459660SWolfgang Denk * SPDX-License-Identifier: GPL-2.0+ 212731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 222731b9a8SJean-Christophe PLAGNIOL-VILLARD /* 232731b9a8SJean-Christophe PLAGNIOL-VILLARD * IMPORTANT NOTES 242731b9a8SJean-Christophe PLAGNIOL-VILLARD * 1 - Read doc/README.generic_usb_ohci 252731b9a8SJean-Christophe PLAGNIOL-VILLARD * 2 - this driver is intended for use with USB Mass Storage Devices 262731b9a8SJean-Christophe PLAGNIOL-VILLARD * (BBB) and USB keyboard. There is NO support for Isochronous pipes! 272731b9a8SJean-Christophe PLAGNIOL-VILLARD * 2 - when running on a PQFP208 AT91RM9200, define CONFIG_AT91C_PQFP_UHPBUG 282731b9a8SJean-Christophe PLAGNIOL-VILLARD * to activate workaround for bug #41 or this driver will NOT work! 292731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 302731b9a8SJean-Christophe PLAGNIOL-VILLARD 312731b9a8SJean-Christophe PLAGNIOL-VILLARD #include <common.h> 322731b9a8SJean-Christophe PLAGNIOL-VILLARD #include <asm/byteorder.h> 332731b9a8SJean-Christophe PLAGNIOL-VILLARD 342731b9a8SJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_PCI_OHCI) 352731b9a8SJean-Christophe PLAGNIOL-VILLARD # include <pci.h> 362731b9a8SJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_PCI_OHCI_DEVNO) 372731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_PCI_OHCI_DEVNO 0 382731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 392731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 402731b9a8SJean-Christophe PLAGNIOL-VILLARD 412731b9a8SJean-Christophe PLAGNIOL-VILLARD #include <malloc.h> 422731b9a8SJean-Christophe PLAGNIOL-VILLARD #include <usb.h> 432731b9a8SJean-Christophe PLAGNIOL-VILLARD 442731b9a8SJean-Christophe PLAGNIOL-VILLARD #include "ohci.h" 452731b9a8SJean-Christophe PLAGNIOL-VILLARD 462731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_AT91RM9200 472731b9a8SJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> /* needed for AT91_USB_HOST_BASE */ 482731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 492731b9a8SJean-Christophe PLAGNIOL-VILLARD 50f2168440SMasahiro Yamada #if defined(CONFIG_CPU_ARM920T) || \ 51ac67804fSkevin.morfitt@fearnside-systems.co.uk defined(CONFIG_S3C24X0) || \ 522731b9a8SJean-Christophe PLAGNIOL-VILLARD defined(CONFIG_440EP) || \ 532731b9a8SJean-Christophe PLAGNIOL-VILLARD defined(CONFIG_PCI_OHCI) || \ 542731b9a8SJean-Christophe PLAGNIOL-VILLARD defined(CONFIG_MPC5200) || \ 552731b9a8SJean-Christophe PLAGNIOL-VILLARD defined(CONFIG_SYS_OHCI_USE_NPS) 562731b9a8SJean-Christophe PLAGNIOL-VILLARD # define OHCI_USE_NPS /* force NoPowerSwitching mode */ 572731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 582731b9a8SJean-Christophe PLAGNIOL-VILLARD 592731b9a8SJean-Christophe PLAGNIOL-VILLARD #undef OHCI_VERBOSE_DEBUG /* not always helpful */ 602731b9a8SJean-Christophe PLAGNIOL-VILLARD #undef DEBUG 612731b9a8SJean-Christophe PLAGNIOL-VILLARD #undef SHOW_INFO 622731b9a8SJean-Christophe PLAGNIOL-VILLARD #undef OHCI_FILL_TRACE 632731b9a8SJean-Christophe PLAGNIOL-VILLARD 642731b9a8SJean-Christophe PLAGNIOL-VILLARD /* For initializing controller (mask in an HCFS mode too) */ 652731b9a8SJean-Christophe PLAGNIOL-VILLARD #define OHCI_CONTROL_INIT \ 662731b9a8SJean-Christophe PLAGNIOL-VILLARD (OHCI_CTRL_CBSR & 0x3) | OHCI_CTRL_IE | OHCI_CTRL_PLE 672731b9a8SJean-Christophe PLAGNIOL-VILLARD 682731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_PCI_OHCI 692731b9a8SJean-Christophe PLAGNIOL-VILLARD static struct pci_device_id ohci_pci_ids[] = { 702731b9a8SJean-Christophe PLAGNIOL-VILLARD {0x10b9, 0x5237}, /* ULI1575 PCI OHCI module ids */ 712731b9a8SJean-Christophe PLAGNIOL-VILLARD {0x1033, 0x0035}, /* NEC PCI OHCI module ids */ 722731b9a8SJean-Christophe PLAGNIOL-VILLARD {0x1131, 0x1561}, /* Philips 1561 PCI OHCI module ids */ 732731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Please add supported PCI OHCI controller ids here */ 742731b9a8SJean-Christophe PLAGNIOL-VILLARD {0, 0} 752731b9a8SJean-Christophe PLAGNIOL-VILLARD }; 762731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 772731b9a8SJean-Christophe PLAGNIOL-VILLARD 782731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_PCI_EHCI_DEVNO 792731b9a8SJean-Christophe PLAGNIOL-VILLARD static struct pci_device_id ehci_pci_ids[] = { 802731b9a8SJean-Christophe PLAGNIOL-VILLARD {0x1131, 0x1562}, /* Philips 1562 PCI EHCI module ids */ 812731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Please add supported PCI EHCI controller ids here */ 822731b9a8SJean-Christophe PLAGNIOL-VILLARD {0, 0} 832731b9a8SJean-Christophe PLAGNIOL-VILLARD }; 842731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 852731b9a8SJean-Christophe PLAGNIOL-VILLARD 862731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 872731b9a8SJean-Christophe PLAGNIOL-VILLARD #define dbg(format, arg...) printf("DEBUG: " format "\n", ## arg) 882731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 892731b9a8SJean-Christophe PLAGNIOL-VILLARD #define dbg(format, arg...) do {} while (0) 902731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif /* DEBUG */ 912731b9a8SJean-Christophe PLAGNIOL-VILLARD #define err(format, arg...) printf("ERROR: " format "\n", ## arg) 922731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef SHOW_INFO 932731b9a8SJean-Christophe PLAGNIOL-VILLARD #define info(format, arg...) printf("INFO: " format "\n", ## arg) 942731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 952731b9a8SJean-Christophe PLAGNIOL-VILLARD #define info(format, arg...) do {} while (0) 962731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 972731b9a8SJean-Christophe PLAGNIOL-VILLARD 982731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_OHCI_BE_CONTROLLER 992731b9a8SJean-Christophe PLAGNIOL-VILLARD # define m16_swap(x) cpu_to_be16(x) 1002731b9a8SJean-Christophe PLAGNIOL-VILLARD # define m32_swap(x) cpu_to_be32(x) 1012731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 1022731b9a8SJean-Christophe PLAGNIOL-VILLARD # define m16_swap(x) cpu_to_le16(x) 1032731b9a8SJean-Christophe PLAGNIOL-VILLARD # define m32_swap(x) cpu_to_le32(x) 1042731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif /* CONFIG_SYS_OHCI_BE_CONTROLLER */ 1052731b9a8SJean-Christophe PLAGNIOL-VILLARD 1062731b9a8SJean-Christophe PLAGNIOL-VILLARD /* global ohci_t */ 1072731b9a8SJean-Christophe PLAGNIOL-VILLARD static ohci_t gohci; 1082731b9a8SJean-Christophe PLAGNIOL-VILLARD /* this must be aligned to a 256 byte boundary */ 1092731b9a8SJean-Christophe PLAGNIOL-VILLARD struct ohci_hcca ghcca[1]; 1102731b9a8SJean-Christophe PLAGNIOL-VILLARD 1112731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline u32 roothub_a(struct ohci *hc) 112a5496a18SBecky Bruce { return ohci_readl(&hc->regs->roothub.a); } 1132731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline u32 roothub_b(struct ohci *hc) 114a5496a18SBecky Bruce { return ohci_readl(&hc->regs->roothub.b); } 1152731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline u32 roothub_status(struct ohci *hc) 116a5496a18SBecky Bruce { return ohci_readl(&hc->regs->roothub.status); } 1172731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline u32 roothub_portstatus(struct ohci *hc, int i) 118a5496a18SBecky Bruce { return ohci_readl(&hc->regs->roothub.portstatus[i]); } 1192731b9a8SJean-Christophe PLAGNIOL-VILLARD 1202731b9a8SJean-Christophe PLAGNIOL-VILLARD /* forward declaration */ 121c5613df5SHans de Goede static int hc_interrupt(ohci_t *ohci); 122c5613df5SHans de Goede static void td_submit_job(ohci_t *ohci, struct usb_device *dev, 123c5613df5SHans de Goede unsigned long pipe, void *buffer, int transfer_len, 1242731b9a8SJean-Christophe PLAGNIOL-VILLARD struct devrequest *setup, urb_priv_t *urb, 1252731b9a8SJean-Christophe PLAGNIOL-VILLARD int interval); 1262731b9a8SJean-Christophe PLAGNIOL-VILLARD 1272731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------* 1282731b9a8SJean-Christophe PLAGNIOL-VILLARD * URB support functions 1292731b9a8SJean-Christophe PLAGNIOL-VILLARD *-------------------------------------------------------------------------*/ 1302731b9a8SJean-Christophe PLAGNIOL-VILLARD 1312731b9a8SJean-Christophe PLAGNIOL-VILLARD /* free HCD-private data associated with this URB */ 1322731b9a8SJean-Christophe PLAGNIOL-VILLARD 1332731b9a8SJean-Christophe PLAGNIOL-VILLARD static void urb_free_priv(urb_priv_t *urb) 1342731b9a8SJean-Christophe PLAGNIOL-VILLARD { 1352731b9a8SJean-Christophe PLAGNIOL-VILLARD int i; 1362731b9a8SJean-Christophe PLAGNIOL-VILLARD int last; 1372731b9a8SJean-Christophe PLAGNIOL-VILLARD struct td *td; 1382731b9a8SJean-Christophe PLAGNIOL-VILLARD 1392731b9a8SJean-Christophe PLAGNIOL-VILLARD last = urb->length - 1; 1402731b9a8SJean-Christophe PLAGNIOL-VILLARD if (last >= 0) { 1412731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i <= last; i++) { 1422731b9a8SJean-Christophe PLAGNIOL-VILLARD td = urb->td[i]; 1432731b9a8SJean-Christophe PLAGNIOL-VILLARD if (td) { 1442731b9a8SJean-Christophe PLAGNIOL-VILLARD td->usb_dev = NULL; 1452731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->td[i] = NULL; 1462731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1472731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1482731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1492731b9a8SJean-Christophe PLAGNIOL-VILLARD free(urb); 1502731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1512731b9a8SJean-Christophe PLAGNIOL-VILLARD 1522731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 1532731b9a8SJean-Christophe PLAGNIOL-VILLARD 1542731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 155c5613df5SHans de Goede static int sohci_get_current_frame_number(ohci_t *ohci); 1562731b9a8SJean-Christophe PLAGNIOL-VILLARD 1572731b9a8SJean-Christophe PLAGNIOL-VILLARD /* debug| print the main components of an URB 1582731b9a8SJean-Christophe PLAGNIOL-VILLARD * small: 0) header + data packets 1) just header */ 1592731b9a8SJean-Christophe PLAGNIOL-VILLARD 160c5613df5SHans de Goede static void pkt_print(ohci_t *ohci, urb_priv_t *purb, struct usb_device *dev, 1612731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long pipe, void *buffer, int transfer_len, 1622731b9a8SJean-Christophe PLAGNIOL-VILLARD struct devrequest *setup, char *str, int small) 1632731b9a8SJean-Christophe PLAGNIOL-VILLARD { 1642731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("%s URB:[%4x] dev:%2lu,ep:%2lu-%c,type:%s,len:%d/%d stat:%#lx", 1652731b9a8SJean-Christophe PLAGNIOL-VILLARD str, 166c5613df5SHans de Goede sohci_get_current_frame_number(ohci), 1672731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_pipedevice(pipe), 1682731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_pipeendpoint(pipe), 1692731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_pipeout(pipe)? 'O': 'I', 1702731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_pipetype(pipe) < 2 ? \ 1712731b9a8SJean-Christophe PLAGNIOL-VILLARD (usb_pipeint(pipe)? "INTR": "ISOC"): \ 1722731b9a8SJean-Christophe PLAGNIOL-VILLARD (usb_pipecontrol(pipe)? "CTRL": "BULK"), 1732731b9a8SJean-Christophe PLAGNIOL-VILLARD (purb ? purb->actual_length : 0), 1742731b9a8SJean-Christophe PLAGNIOL-VILLARD transfer_len, dev->status); 1752731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef OHCI_VERBOSE_DEBUG 1762731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!small) { 1772731b9a8SJean-Christophe PLAGNIOL-VILLARD int i, len; 1782731b9a8SJean-Christophe PLAGNIOL-VILLARD 1792731b9a8SJean-Christophe PLAGNIOL-VILLARD if (usb_pipecontrol(pipe)) { 1802731b9a8SJean-Christophe PLAGNIOL-VILLARD printf(__FILE__ ": cmd(8):"); 1812731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < 8 ; i++) 1822731b9a8SJean-Christophe PLAGNIOL-VILLARD printf(" %02x", ((__u8 *) setup) [i]); 1832731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("\n"); 1842731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1852731b9a8SJean-Christophe PLAGNIOL-VILLARD if (transfer_len > 0 && buffer) { 1862731b9a8SJean-Christophe PLAGNIOL-VILLARD printf(__FILE__ ": data(%d/%d):", 1872731b9a8SJean-Christophe PLAGNIOL-VILLARD (purb ? purb->actual_length : 0), 1882731b9a8SJean-Christophe PLAGNIOL-VILLARD transfer_len); 1892731b9a8SJean-Christophe PLAGNIOL-VILLARD len = usb_pipeout(pipe)? transfer_len: 1902731b9a8SJean-Christophe PLAGNIOL-VILLARD (purb ? purb->actual_length : 0); 1912731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < 16 && i < len; i++) 1922731b9a8SJean-Christophe PLAGNIOL-VILLARD printf(" %02x", ((__u8 *) buffer) [i]); 1932731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("%s\n", i < len? "...": ""); 1942731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1952731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1962731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 1972731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1982731b9a8SJean-Christophe PLAGNIOL-VILLARD 1992731b9a8SJean-Christophe PLAGNIOL-VILLARD /* just for debugging; prints non-empty branches of the int ed tree 2002731b9a8SJean-Christophe PLAGNIOL-VILLARD * inclusive iso eds */ 2012731b9a8SJean-Christophe PLAGNIOL-VILLARD void ep_print_int_eds(ohci_t *ohci, char *str) 2022731b9a8SJean-Christophe PLAGNIOL-VILLARD { 2032731b9a8SJean-Christophe PLAGNIOL-VILLARD int i, j; 2042731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 *ed_p; 2052731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < 32; i++) { 2062731b9a8SJean-Christophe PLAGNIOL-VILLARD j = 5; 2072731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_p = &(ohci->hcca->int_table [i]); 2082731b9a8SJean-Christophe PLAGNIOL-VILLARD if (*ed_p == 0) 2092731b9a8SJean-Christophe PLAGNIOL-VILLARD continue; 2102731b9a8SJean-Christophe PLAGNIOL-VILLARD printf(__FILE__ ": %s branch int %2d(%2x):", str, i, i); 2112731b9a8SJean-Christophe PLAGNIOL-VILLARD while (*ed_p != 0 && j--) { 2122731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_t *ed = (ed_t *)m32_swap(ed_p); 2132731b9a8SJean-Christophe PLAGNIOL-VILLARD printf(" ed: %4x;", ed->hwINFO); 2142731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_p = &ed->hwNextED; 2152731b9a8SJean-Christophe PLAGNIOL-VILLARD } 2162731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("\n"); 2172731b9a8SJean-Christophe PLAGNIOL-VILLARD } 2182731b9a8SJean-Christophe PLAGNIOL-VILLARD } 2192731b9a8SJean-Christophe PLAGNIOL-VILLARD 2202731b9a8SJean-Christophe PLAGNIOL-VILLARD static void ohci_dump_intr_mask(char *label, __u32 mask) 2212731b9a8SJean-Christophe PLAGNIOL-VILLARD { 2222731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("%s: 0x%08x%s%s%s%s%s%s%s%s%s", 2232731b9a8SJean-Christophe PLAGNIOL-VILLARD label, 2242731b9a8SJean-Christophe PLAGNIOL-VILLARD mask, 2252731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_MIE) ? " MIE" : "", 2262731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_OC) ? " OC" : "", 2272731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_RHSC) ? " RHSC" : "", 2282731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_FNO) ? " FNO" : "", 2292731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_UE) ? " UE" : "", 2302731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_RD) ? " RD" : "", 2312731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_SF) ? " SF" : "", 2322731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_WDH) ? " WDH" : "", 2332731b9a8SJean-Christophe PLAGNIOL-VILLARD (mask & OHCI_INTR_SO) ? " SO" : "" 2342731b9a8SJean-Christophe PLAGNIOL-VILLARD ); 2352731b9a8SJean-Christophe PLAGNIOL-VILLARD } 2362731b9a8SJean-Christophe PLAGNIOL-VILLARD 2372731b9a8SJean-Christophe PLAGNIOL-VILLARD static void maybe_print_eds(char *label, __u32 value) 2382731b9a8SJean-Christophe PLAGNIOL-VILLARD { 2392731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_t *edp = (ed_t *)value; 2402731b9a8SJean-Christophe PLAGNIOL-VILLARD 2412731b9a8SJean-Christophe PLAGNIOL-VILLARD if (value) { 2422731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("%s %08x", label, value); 2432731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("%08x", edp->hwINFO); 2442731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("%08x", edp->hwTailP); 2452731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("%08x", edp->hwHeadP); 2462731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("%08x", edp->hwNextED); 2472731b9a8SJean-Christophe PLAGNIOL-VILLARD } 2482731b9a8SJean-Christophe PLAGNIOL-VILLARD } 2492731b9a8SJean-Christophe PLAGNIOL-VILLARD 2502731b9a8SJean-Christophe PLAGNIOL-VILLARD static char *hcfs2string(int state) 2512731b9a8SJean-Christophe PLAGNIOL-VILLARD { 2522731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (state) { 2532731b9a8SJean-Christophe PLAGNIOL-VILLARD case OHCI_USB_RESET: return "reset"; 2542731b9a8SJean-Christophe PLAGNIOL-VILLARD case OHCI_USB_RESUME: return "resume"; 2552731b9a8SJean-Christophe PLAGNIOL-VILLARD case OHCI_USB_OPER: return "operational"; 2562731b9a8SJean-Christophe PLAGNIOL-VILLARD case OHCI_USB_SUSPEND: return "suspend"; 2572731b9a8SJean-Christophe PLAGNIOL-VILLARD } 2582731b9a8SJean-Christophe PLAGNIOL-VILLARD return "?"; 2592731b9a8SJean-Christophe PLAGNIOL-VILLARD } 2602731b9a8SJean-Christophe PLAGNIOL-VILLARD 2612731b9a8SJean-Christophe PLAGNIOL-VILLARD /* dump control and status registers */ 2622731b9a8SJean-Christophe PLAGNIOL-VILLARD static void ohci_dump_status(ohci_t *controller) 2632731b9a8SJean-Christophe PLAGNIOL-VILLARD { 2642731b9a8SJean-Christophe PLAGNIOL-VILLARD struct ohci_regs *regs = controller->regs; 2652731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 temp; 2662731b9a8SJean-Christophe PLAGNIOL-VILLARD 267a5496a18SBecky Bruce temp = ohci_readl(®s->revision) & 0xff; 2682731b9a8SJean-Christophe PLAGNIOL-VILLARD if (temp != 0x10) 2692731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("spec %d.%d", (temp >> 4), (temp & 0x0f)); 2702731b9a8SJean-Christophe PLAGNIOL-VILLARD 271a5496a18SBecky Bruce temp = ohci_readl(®s->control); 2722731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("control: 0x%08x%s%s%s HCFS=%s%s%s%s%s CBSR=%d", temp, 2732731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_CTRL_RWE) ? " RWE" : "", 2742731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_CTRL_RWC) ? " RWC" : "", 2752731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_CTRL_IR) ? " IR" : "", 2762731b9a8SJean-Christophe PLAGNIOL-VILLARD hcfs2string(temp & OHCI_CTRL_HCFS), 2772731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_CTRL_BLE) ? " BLE" : "", 2782731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_CTRL_CLE) ? " CLE" : "", 2792731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_CTRL_IE) ? " IE" : "", 2802731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_CTRL_PLE) ? " PLE" : "", 2812731b9a8SJean-Christophe PLAGNIOL-VILLARD temp & OHCI_CTRL_CBSR 2822731b9a8SJean-Christophe PLAGNIOL-VILLARD ); 2832731b9a8SJean-Christophe PLAGNIOL-VILLARD 284a5496a18SBecky Bruce temp = ohci_readl(®s->cmdstatus); 2852731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("cmdstatus: 0x%08x SOC=%d%s%s%s%s", temp, 2862731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_SOC) >> 16, 2872731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_OCR) ? " OCR" : "", 2882731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_BLF) ? " BLF" : "", 2892731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_CLF) ? " CLF" : "", 2902731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & OHCI_HCR) ? " HCR" : "" 2912731b9a8SJean-Christophe PLAGNIOL-VILLARD ); 2922731b9a8SJean-Christophe PLAGNIOL-VILLARD 293a5496a18SBecky Bruce ohci_dump_intr_mask("intrstatus", ohci_readl(®s->intrstatus)); 294a5496a18SBecky Bruce ohci_dump_intr_mask("intrenable", ohci_readl(®s->intrenable)); 2952731b9a8SJean-Christophe PLAGNIOL-VILLARD 296a5496a18SBecky Bruce maybe_print_eds("ed_periodcurrent", 297a5496a18SBecky Bruce ohci_readl(®s->ed_periodcurrent)); 2982731b9a8SJean-Christophe PLAGNIOL-VILLARD 299a5496a18SBecky Bruce maybe_print_eds("ed_controlhead", ohci_readl(®s->ed_controlhead)); 300a5496a18SBecky Bruce maybe_print_eds("ed_controlcurrent", 301a5496a18SBecky Bruce ohci_readl(®s->ed_controlcurrent)); 3022731b9a8SJean-Christophe PLAGNIOL-VILLARD 303a5496a18SBecky Bruce maybe_print_eds("ed_bulkhead", ohci_readl(®s->ed_bulkhead)); 304a5496a18SBecky Bruce maybe_print_eds("ed_bulkcurrent", ohci_readl(®s->ed_bulkcurrent)); 3052731b9a8SJean-Christophe PLAGNIOL-VILLARD 306a5496a18SBecky Bruce maybe_print_eds("donehead", ohci_readl(®s->donehead)); 3072731b9a8SJean-Christophe PLAGNIOL-VILLARD } 3082731b9a8SJean-Christophe PLAGNIOL-VILLARD 3092731b9a8SJean-Christophe PLAGNIOL-VILLARD static void ohci_dump_roothub(ohci_t *controller, int verbose) 3102731b9a8SJean-Christophe PLAGNIOL-VILLARD { 3112731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 temp, ndp, i; 3122731b9a8SJean-Christophe PLAGNIOL-VILLARD 3132731b9a8SJean-Christophe PLAGNIOL-VILLARD temp = roothub_a(controller); 3142731b9a8SJean-Christophe PLAGNIOL-VILLARD ndp = (temp & RH_A_NDP); 3152731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_AT91C_PQFP_UHPBUG 3162731b9a8SJean-Christophe PLAGNIOL-VILLARD ndp = (ndp == 2) ? 1:0; 3172731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 3182731b9a8SJean-Christophe PLAGNIOL-VILLARD if (verbose) { 3192731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("roothub.a: %08x POTPGT=%d%s%s%s%s%s NDP=%d", temp, 3202731b9a8SJean-Christophe PLAGNIOL-VILLARD ((temp & RH_A_POTPGT) >> 24) & 0xff, 3212731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_A_NOCP) ? " NOCP" : "", 3222731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_A_OCPM) ? " OCPM" : "", 3232731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_A_DT) ? " DT" : "", 3242731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_A_NPS) ? " NPS" : "", 3252731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_A_PSM) ? " PSM" : "", 3262731b9a8SJean-Christophe PLAGNIOL-VILLARD ndp 3272731b9a8SJean-Christophe PLAGNIOL-VILLARD ); 3282731b9a8SJean-Christophe PLAGNIOL-VILLARD temp = roothub_b(controller); 3292731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("roothub.b: %08x PPCM=%04x DR=%04x", 3302731b9a8SJean-Christophe PLAGNIOL-VILLARD temp, 3312731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_B_PPCM) >> 16, 3322731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_B_DR) 3332731b9a8SJean-Christophe PLAGNIOL-VILLARD ); 3342731b9a8SJean-Christophe PLAGNIOL-VILLARD temp = roothub_status(controller); 3352731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("roothub.status: %08x%s%s%s%s%s%s", 3362731b9a8SJean-Christophe PLAGNIOL-VILLARD temp, 3372731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_HS_CRWE) ? " CRWE" : "", 3382731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_HS_OCIC) ? " OCIC" : "", 3392731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_HS_LPSC) ? " LPSC" : "", 3402731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_HS_DRWE) ? " DRWE" : "", 3412731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_HS_OCI) ? " OCI" : "", 3422731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_HS_LPS) ? " LPS" : "" 3432731b9a8SJean-Christophe PLAGNIOL-VILLARD ); 3442731b9a8SJean-Christophe PLAGNIOL-VILLARD } 3452731b9a8SJean-Christophe PLAGNIOL-VILLARD 3462731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < ndp; i++) { 3472731b9a8SJean-Christophe PLAGNIOL-VILLARD temp = roothub_portstatus(controller, i); 3482731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("roothub.portstatus [%d] = 0x%08x%s%s%s%s%s%s%s%s%s%s%s%s", 3492731b9a8SJean-Christophe PLAGNIOL-VILLARD i, 3502731b9a8SJean-Christophe PLAGNIOL-VILLARD temp, 3512731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_PRSC) ? " PRSC" : "", 3522731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_OCIC) ? " OCIC" : "", 3532731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_PSSC) ? " PSSC" : "", 3542731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_PESC) ? " PESC" : "", 3552731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_CSC) ? " CSC" : "", 3562731b9a8SJean-Christophe PLAGNIOL-VILLARD 3572731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_LSDA) ? " LSDA" : "", 3582731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_PPS) ? " PPS" : "", 3592731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_PRS) ? " PRS" : "", 3602731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_POCI) ? " POCI" : "", 3612731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_PSS) ? " PSS" : "", 3622731b9a8SJean-Christophe PLAGNIOL-VILLARD 3632731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_PES) ? " PES" : "", 3642731b9a8SJean-Christophe PLAGNIOL-VILLARD (temp & RH_PS_CCS) ? " CCS" : "" 3652731b9a8SJean-Christophe PLAGNIOL-VILLARD ); 3662731b9a8SJean-Christophe PLAGNIOL-VILLARD } 3672731b9a8SJean-Christophe PLAGNIOL-VILLARD } 3682731b9a8SJean-Christophe PLAGNIOL-VILLARD 3692731b9a8SJean-Christophe PLAGNIOL-VILLARD static void ohci_dump(ohci_t *controller, int verbose) 3702731b9a8SJean-Christophe PLAGNIOL-VILLARD { 3712731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("OHCI controller usb-%s state", controller->slot_name); 3722731b9a8SJean-Christophe PLAGNIOL-VILLARD 3732731b9a8SJean-Christophe PLAGNIOL-VILLARD /* dumps some of the state we know about */ 3742731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci_dump_status(controller); 3752731b9a8SJean-Christophe PLAGNIOL-VILLARD if (verbose) 3762731b9a8SJean-Christophe PLAGNIOL-VILLARD ep_print_int_eds(controller, "hcca"); 3772731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("hcca frame #%04x", controller->hcca->frame_no); 3782731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci_dump_roothub(controller, 1); 3792731b9a8SJean-Christophe PLAGNIOL-VILLARD } 3802731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif /* DEBUG */ 3812731b9a8SJean-Christophe PLAGNIOL-VILLARD 3822731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------* 3832731b9a8SJean-Christophe PLAGNIOL-VILLARD * Interface functions (URB) 3842731b9a8SJean-Christophe PLAGNIOL-VILLARD *-------------------------------------------------------------------------*/ 3852731b9a8SJean-Christophe PLAGNIOL-VILLARD 3862731b9a8SJean-Christophe PLAGNIOL-VILLARD /* get a transfer request */ 3872731b9a8SJean-Christophe PLAGNIOL-VILLARD 38819d95d57SHans de Goede int sohci_submit_job(ohci_t *ohci, ohci_dev_t *ohci_dev, urb_priv_t *urb, 38919d95d57SHans de Goede struct devrequest *setup) 3902731b9a8SJean-Christophe PLAGNIOL-VILLARD { 3912731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_t *ed; 3922731b9a8SJean-Christophe PLAGNIOL-VILLARD urb_priv_t *purb_priv = urb; 3932731b9a8SJean-Christophe PLAGNIOL-VILLARD int i, size = 0; 3942731b9a8SJean-Christophe PLAGNIOL-VILLARD struct usb_device *dev = urb->dev; 3952731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long pipe = urb->pipe; 3962731b9a8SJean-Christophe PLAGNIOL-VILLARD void *buffer = urb->transfer_buffer; 3972731b9a8SJean-Christophe PLAGNIOL-VILLARD int transfer_len = urb->transfer_buffer_length; 3982731b9a8SJean-Christophe PLAGNIOL-VILLARD int interval = urb->interval; 3992731b9a8SJean-Christophe PLAGNIOL-VILLARD 4002731b9a8SJean-Christophe PLAGNIOL-VILLARD /* when controller's hung, permit only roothub cleanup attempts 4012731b9a8SJean-Christophe PLAGNIOL-VILLARD * such as powering down ports */ 4022731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ohci->disabled) { 4032731b9a8SJean-Christophe PLAGNIOL-VILLARD err("sohci_submit_job: EPIPE"); 4042731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 4052731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4062731b9a8SJean-Christophe PLAGNIOL-VILLARD 4072731b9a8SJean-Christophe PLAGNIOL-VILLARD /* we're about to begin a new transaction here so mark the 4082731b9a8SJean-Christophe PLAGNIOL-VILLARD * URB unfinished */ 4092731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->finished = 0; 4102731b9a8SJean-Christophe PLAGNIOL-VILLARD 4112731b9a8SJean-Christophe PLAGNIOL-VILLARD /* every endpoint has a ed, locate and fill it */ 41219d95d57SHans de Goede ed = ep_add_ed(ohci_dev, dev, pipe, interval, 1); 4132731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ed) { 4142731b9a8SJean-Christophe PLAGNIOL-VILLARD err("sohci_submit_job: ENOMEM"); 4152731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 4162731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4172731b9a8SJean-Christophe PLAGNIOL-VILLARD 4182731b9a8SJean-Christophe PLAGNIOL-VILLARD /* for the private part of the URB we need the number of TDs (size) */ 4192731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (usb_pipetype(pipe)) { 4202731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_BULK: /* one TD for every 4096 Byte */ 4212731b9a8SJean-Christophe PLAGNIOL-VILLARD size = (transfer_len - 1) / 4096 + 1; 4222731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 4232731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_CONTROL:/* 1 TD for setup, 1 for ACK and 1 for every 4096 B */ 4242731b9a8SJean-Christophe PLAGNIOL-VILLARD size = (transfer_len == 0)? 2: 4252731b9a8SJean-Christophe PLAGNIOL-VILLARD (transfer_len - 1) / 4096 + 3; 4262731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 4272731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_INTERRUPT: /* 1 TD */ 4282731b9a8SJean-Christophe PLAGNIOL-VILLARD size = 1; 4292731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 4302731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4312731b9a8SJean-Christophe PLAGNIOL-VILLARD 4322731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->purb = urb; 4332731b9a8SJean-Christophe PLAGNIOL-VILLARD 4342731b9a8SJean-Christophe PLAGNIOL-VILLARD if (size >= (N_URB_TD - 1)) { 4352731b9a8SJean-Christophe PLAGNIOL-VILLARD err("need %d TDs, only have %d", size, N_URB_TD); 4362731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 4372731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4382731b9a8SJean-Christophe PLAGNIOL-VILLARD purb_priv->pipe = pipe; 4392731b9a8SJean-Christophe PLAGNIOL-VILLARD 4402731b9a8SJean-Christophe PLAGNIOL-VILLARD /* fill the private part of the URB */ 4412731b9a8SJean-Christophe PLAGNIOL-VILLARD purb_priv->length = size; 4422731b9a8SJean-Christophe PLAGNIOL-VILLARD purb_priv->ed = ed; 4432731b9a8SJean-Christophe PLAGNIOL-VILLARD purb_priv->actual_length = 0; 4442731b9a8SJean-Christophe PLAGNIOL-VILLARD 4452731b9a8SJean-Christophe PLAGNIOL-VILLARD /* allocate the TDs */ 4462731b9a8SJean-Christophe PLAGNIOL-VILLARD /* note that td[0] was allocated in ep_add_ed */ 4472731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < size; i++) { 4483c5497d8SHans de Goede purb_priv->td[i] = td_alloc(ohci_dev, dev); 4492731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!purb_priv->td[i]) { 4502731b9a8SJean-Christophe PLAGNIOL-VILLARD purb_priv->length = i; 4512731b9a8SJean-Christophe PLAGNIOL-VILLARD urb_free_priv(purb_priv); 4522731b9a8SJean-Christophe PLAGNIOL-VILLARD err("sohci_submit_job: ENOMEM"); 4532731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 4542731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4552731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4562731b9a8SJean-Christophe PLAGNIOL-VILLARD 4572731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ed->state == ED_NEW || (ed->state & ED_DEL)) { 4582731b9a8SJean-Christophe PLAGNIOL-VILLARD urb_free_priv(purb_priv); 4592731b9a8SJean-Christophe PLAGNIOL-VILLARD err("sohci_submit_job: EINVAL"); 4602731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 4612731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4622731b9a8SJean-Christophe PLAGNIOL-VILLARD 4632731b9a8SJean-Christophe PLAGNIOL-VILLARD /* link the ed into a chain if is not already */ 4642731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ed->state != ED_OPER) 4652731b9a8SJean-Christophe PLAGNIOL-VILLARD ep_link(ohci, ed); 4662731b9a8SJean-Christophe PLAGNIOL-VILLARD 4672731b9a8SJean-Christophe PLAGNIOL-VILLARD /* fill the TDs and link it to the ed */ 468c5613df5SHans de Goede td_submit_job(ohci, dev, pipe, buffer, transfer_len, 4692731b9a8SJean-Christophe PLAGNIOL-VILLARD setup, purb_priv, interval); 4702731b9a8SJean-Christophe PLAGNIOL-VILLARD 4712731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 4722731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4732731b9a8SJean-Christophe PLAGNIOL-VILLARD 4742731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline int sohci_return_job(struct ohci *hc, urb_priv_t *urb) 4752731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4762731b9a8SJean-Christophe PLAGNIOL-VILLARD struct ohci_regs *regs = hc->regs; 4772731b9a8SJean-Christophe PLAGNIOL-VILLARD 4782731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (usb_pipetype(urb->pipe)) { 4792731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_INTERRUPT: 4802731b9a8SJean-Christophe PLAGNIOL-VILLARD /* implicitly requeued */ 4812731b9a8SJean-Christophe PLAGNIOL-VILLARD if (urb->dev->irq_handle && 4822731b9a8SJean-Christophe PLAGNIOL-VILLARD (urb->dev->irq_act_len = urb->actual_length)) { 483a5496a18SBecky Bruce ohci_writel(OHCI_INTR_WDH, ®s->intrenable); 484a5496a18SBecky Bruce ohci_readl(®s->intrenable); /* PCI posting flush */ 4852731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->dev->irq_handle(urb->dev); 486a5496a18SBecky Bruce ohci_writel(OHCI_INTR_WDH, ®s->intrdisable); 487a5496a18SBecky Bruce ohci_readl(®s->intrdisable); /* PCI posting flush */ 4882731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4892731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->actual_length = 0; 490c5613df5SHans de Goede td_submit_job( hc, 4912731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->dev, 4922731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->pipe, 4932731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->transfer_buffer, 4942731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->transfer_buffer_length, 4952731b9a8SJean-Christophe PLAGNIOL-VILLARD NULL, 4962731b9a8SJean-Christophe PLAGNIOL-VILLARD urb, 4972731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->interval); 4982731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 4992731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_CONTROL: 5002731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_BULK: 5012731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 5022731b9a8SJean-Christophe PLAGNIOL-VILLARD default: 5032731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 5042731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5052731b9a8SJean-Christophe PLAGNIOL-VILLARD return 1; 5062731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5072731b9a8SJean-Christophe PLAGNIOL-VILLARD 5082731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 5092731b9a8SJean-Christophe PLAGNIOL-VILLARD 5102731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 5112731b9a8SJean-Christophe PLAGNIOL-VILLARD /* tell us the current USB frame number */ 512c5613df5SHans de Goede static int sohci_get_current_frame_number(ohci_t *ohci) 5132731b9a8SJean-Christophe PLAGNIOL-VILLARD { 5142731b9a8SJean-Christophe PLAGNIOL-VILLARD return m16_swap(ohci->hcca->frame_no); 5152731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5162731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 5172731b9a8SJean-Christophe PLAGNIOL-VILLARD 5182731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------* 5192731b9a8SJean-Christophe PLAGNIOL-VILLARD * ED handling functions 5202731b9a8SJean-Christophe PLAGNIOL-VILLARD *-------------------------------------------------------------------------*/ 5212731b9a8SJean-Christophe PLAGNIOL-VILLARD 5222731b9a8SJean-Christophe PLAGNIOL-VILLARD /* search for the right branch to insert an interrupt ed into the int tree 5232731b9a8SJean-Christophe PLAGNIOL-VILLARD * do some load ballancing; 5242731b9a8SJean-Christophe PLAGNIOL-VILLARD * returns the branch and 5252731b9a8SJean-Christophe PLAGNIOL-VILLARD * sets the interval to interval = 2^integer (ld (interval)) */ 5262731b9a8SJean-Christophe PLAGNIOL-VILLARD 5272731b9a8SJean-Christophe PLAGNIOL-VILLARD static int ep_int_ballance(ohci_t *ohci, int interval, int load) 5282731b9a8SJean-Christophe PLAGNIOL-VILLARD { 5292731b9a8SJean-Christophe PLAGNIOL-VILLARD int i, branch = 0; 5302731b9a8SJean-Christophe PLAGNIOL-VILLARD 5312731b9a8SJean-Christophe PLAGNIOL-VILLARD /* search for the least loaded interrupt endpoint 5322731b9a8SJean-Christophe PLAGNIOL-VILLARD * branch of all 32 branches 5332731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 5342731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < 32; i++) 5352731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ohci->ohci_int_load [branch] > ohci->ohci_int_load [i]) 5362731b9a8SJean-Christophe PLAGNIOL-VILLARD branch = i; 5372731b9a8SJean-Christophe PLAGNIOL-VILLARD 5382731b9a8SJean-Christophe PLAGNIOL-VILLARD branch = branch % interval; 5392731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = branch; i < 32; i += interval) 5402731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->ohci_int_load [i] += load; 5412731b9a8SJean-Christophe PLAGNIOL-VILLARD 5422731b9a8SJean-Christophe PLAGNIOL-VILLARD return branch; 5432731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5442731b9a8SJean-Christophe PLAGNIOL-VILLARD 5452731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 5462731b9a8SJean-Christophe PLAGNIOL-VILLARD 5472731b9a8SJean-Christophe PLAGNIOL-VILLARD /* 2^int( ld (inter)) */ 5482731b9a8SJean-Christophe PLAGNIOL-VILLARD 5492731b9a8SJean-Christophe PLAGNIOL-VILLARD static int ep_2_n_interval(int inter) 5502731b9a8SJean-Christophe PLAGNIOL-VILLARD { 5512731b9a8SJean-Christophe PLAGNIOL-VILLARD int i; 5522731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; ((inter >> i) > 1) && (i < 5); i++); 5532731b9a8SJean-Christophe PLAGNIOL-VILLARD return 1 << i; 5542731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5552731b9a8SJean-Christophe PLAGNIOL-VILLARD 5562731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 5572731b9a8SJean-Christophe PLAGNIOL-VILLARD 5582731b9a8SJean-Christophe PLAGNIOL-VILLARD /* the int tree is a binary tree 5592731b9a8SJean-Christophe PLAGNIOL-VILLARD * in order to process it sequentially the indexes of the branches have to 5602731b9a8SJean-Christophe PLAGNIOL-VILLARD * be mapped the mapping reverses the bits of a word of num_bits length */ 5612731b9a8SJean-Christophe PLAGNIOL-VILLARD static int ep_rev(int num_bits, int word) 5622731b9a8SJean-Christophe PLAGNIOL-VILLARD { 5632731b9a8SJean-Christophe PLAGNIOL-VILLARD int i, wout = 0; 5642731b9a8SJean-Christophe PLAGNIOL-VILLARD 5652731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < num_bits; i++) 5662731b9a8SJean-Christophe PLAGNIOL-VILLARD wout |= (((word >> i) & 1) << (num_bits - i - 1)); 5672731b9a8SJean-Christophe PLAGNIOL-VILLARD return wout; 5682731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5692731b9a8SJean-Christophe PLAGNIOL-VILLARD 5702731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------* 5712731b9a8SJean-Christophe PLAGNIOL-VILLARD * ED handling functions 5722731b9a8SJean-Christophe PLAGNIOL-VILLARD *-------------------------------------------------------------------------*/ 5732731b9a8SJean-Christophe PLAGNIOL-VILLARD 5742731b9a8SJean-Christophe PLAGNIOL-VILLARD /* link an ed into one of the HC chains */ 5752731b9a8SJean-Christophe PLAGNIOL-VILLARD 5762731b9a8SJean-Christophe PLAGNIOL-VILLARD static int ep_link(ohci_t *ohci, ed_t *edi) 5772731b9a8SJean-Christophe PLAGNIOL-VILLARD { 5782731b9a8SJean-Christophe PLAGNIOL-VILLARD volatile ed_t *ed = edi; 5792731b9a8SJean-Christophe PLAGNIOL-VILLARD int int_branch; 5802731b9a8SJean-Christophe PLAGNIOL-VILLARD int i; 5812731b9a8SJean-Christophe PLAGNIOL-VILLARD int inter; 5822731b9a8SJean-Christophe PLAGNIOL-VILLARD int interval; 5832731b9a8SJean-Christophe PLAGNIOL-VILLARD int load; 5842731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 *ed_p; 5852731b9a8SJean-Christophe PLAGNIOL-VILLARD 5862731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->state = ED_OPER; 5872731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->int_interval = 0; 5882731b9a8SJean-Christophe PLAGNIOL-VILLARD 5892731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (ed->type) { 5902731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_CONTROL: 5912731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->hwNextED = 0; 5922731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ohci->ed_controltail == NULL) 593a5496a18SBecky Bruce ohci_writel(ed, &ohci->regs->ed_controlhead); 5942731b9a8SJean-Christophe PLAGNIOL-VILLARD else 5952731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->ed_controltail->hwNextED = 5962731b9a8SJean-Christophe PLAGNIOL-VILLARD m32_swap((unsigned long)ed); 5972731b9a8SJean-Christophe PLAGNIOL-VILLARD 5982731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->ed_prev = ohci->ed_controltail; 5992731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ohci->ed_controltail && !ohci->ed_rm_list[0] && 6002731b9a8SJean-Christophe PLAGNIOL-VILLARD !ohci->ed_rm_list[1] && !ohci->sleeping) { 6012731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->hc_control |= OHCI_CTRL_CLE; 602a5496a18SBecky Bruce ohci_writel(ohci->hc_control, &ohci->regs->control); 6032731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6042731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->ed_controltail = edi; 6052731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 6062731b9a8SJean-Christophe PLAGNIOL-VILLARD 6072731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_BULK: 6082731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->hwNextED = 0; 6092731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ohci->ed_bulktail == NULL) 610a5496a18SBecky Bruce ohci_writel(ed, &ohci->regs->ed_bulkhead); 6112731b9a8SJean-Christophe PLAGNIOL-VILLARD else 6122731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->ed_bulktail->hwNextED = 6132731b9a8SJean-Christophe PLAGNIOL-VILLARD m32_swap((unsigned long)ed); 6142731b9a8SJean-Christophe PLAGNIOL-VILLARD 6152731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->ed_prev = ohci->ed_bulktail; 6162731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ohci->ed_bulktail && !ohci->ed_rm_list[0] && 6172731b9a8SJean-Christophe PLAGNIOL-VILLARD !ohci->ed_rm_list[1] && !ohci->sleeping) { 6182731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->hc_control |= OHCI_CTRL_BLE; 619a5496a18SBecky Bruce ohci_writel(ohci->hc_control, &ohci->regs->control); 6202731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6212731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->ed_bulktail = edi; 6222731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 6232731b9a8SJean-Christophe PLAGNIOL-VILLARD 6242731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_INTERRUPT: 6252731b9a8SJean-Christophe PLAGNIOL-VILLARD load = ed->int_load; 6262731b9a8SJean-Christophe PLAGNIOL-VILLARD interval = ep_2_n_interval(ed->int_period); 6272731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->int_interval = interval; 6282731b9a8SJean-Christophe PLAGNIOL-VILLARD int_branch = ep_int_ballance(ohci, interval, load); 6292731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->int_branch = int_branch; 6302731b9a8SJean-Christophe PLAGNIOL-VILLARD 6312731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < ep_rev(6, interval); i += inter) { 6322731b9a8SJean-Christophe PLAGNIOL-VILLARD inter = 1; 6332731b9a8SJean-Christophe PLAGNIOL-VILLARD for (ed_p = &(ohci->hcca->int_table[\ 6342731b9a8SJean-Christophe PLAGNIOL-VILLARD ep_rev(5, i) + int_branch]); 6352731b9a8SJean-Christophe PLAGNIOL-VILLARD (*ed_p != 0) && 6362731b9a8SJean-Christophe PLAGNIOL-VILLARD (((ed_t *)ed_p)->int_interval >= interval); 6372731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_p = &(((ed_t *)ed_p)->hwNextED)) 6382731b9a8SJean-Christophe PLAGNIOL-VILLARD inter = ep_rev(6, 6392731b9a8SJean-Christophe PLAGNIOL-VILLARD ((ed_t *)ed_p)->int_interval); 6402731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->hwNextED = *ed_p; 6412731b9a8SJean-Christophe PLAGNIOL-VILLARD *ed_p = m32_swap((unsigned long)ed); 6422731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6432731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 6442731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6452731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 6462731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6472731b9a8SJean-Christophe PLAGNIOL-VILLARD 6482731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 6492731b9a8SJean-Christophe PLAGNIOL-VILLARD 6502731b9a8SJean-Christophe PLAGNIOL-VILLARD /* scan the periodic table to find and unlink this ED */ 6512731b9a8SJean-Christophe PLAGNIOL-VILLARD static void periodic_unlink(struct ohci *ohci, volatile struct ed *ed, 6522731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned index, unsigned period) 6532731b9a8SJean-Christophe PLAGNIOL-VILLARD { 6542731b9a8SJean-Christophe PLAGNIOL-VILLARD for (; index < NUM_INTS; index += period) { 6552731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 *ed_p = &ohci->hcca->int_table [index]; 6562731b9a8SJean-Christophe PLAGNIOL-VILLARD 6572731b9a8SJean-Christophe PLAGNIOL-VILLARD /* ED might have been unlinked through another path */ 6582731b9a8SJean-Christophe PLAGNIOL-VILLARD while (*ed_p != 0) { 6592731b9a8SJean-Christophe PLAGNIOL-VILLARD if (((struct ed *) 6602731b9a8SJean-Christophe PLAGNIOL-VILLARD m32_swap((unsigned long)ed_p)) == ed) { 6612731b9a8SJean-Christophe PLAGNIOL-VILLARD *ed_p = ed->hwNextED; 6622731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 6632731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6642731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_p = &(((struct ed *) 6652731b9a8SJean-Christophe PLAGNIOL-VILLARD m32_swap((unsigned long)ed_p))->hwNextED); 6662731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6672731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6682731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6692731b9a8SJean-Christophe PLAGNIOL-VILLARD 6702731b9a8SJean-Christophe PLAGNIOL-VILLARD /* unlink an ed from one of the HC chains. 6712731b9a8SJean-Christophe PLAGNIOL-VILLARD * just the link to the ed is unlinked. 6722731b9a8SJean-Christophe PLAGNIOL-VILLARD * the link from the ed still points to another operational ed or 0 6732731b9a8SJean-Christophe PLAGNIOL-VILLARD * so the HC can eventually finish the processing of the unlinked ed */ 6742731b9a8SJean-Christophe PLAGNIOL-VILLARD 6752731b9a8SJean-Christophe PLAGNIOL-VILLARD static int ep_unlink(ohci_t *ohci, ed_t *edi) 6762731b9a8SJean-Christophe PLAGNIOL-VILLARD { 6772731b9a8SJean-Christophe PLAGNIOL-VILLARD volatile ed_t *ed = edi; 6782731b9a8SJean-Christophe PLAGNIOL-VILLARD int i; 6792731b9a8SJean-Christophe PLAGNIOL-VILLARD 6802731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->hwINFO |= m32_swap(OHCI_ED_SKIP); 6812731b9a8SJean-Christophe PLAGNIOL-VILLARD 6822731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (ed->type) { 6832731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_CONTROL: 6842731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ed->ed_prev == NULL) { 6852731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ed->hwNextED) { 6862731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->hc_control &= ~OHCI_CTRL_CLE; 687a5496a18SBecky Bruce ohci_writel(ohci->hc_control, 688a5496a18SBecky Bruce &ohci->regs->control); 6892731b9a8SJean-Christophe PLAGNIOL-VILLARD } 690a5496a18SBecky Bruce ohci_writel(m32_swap(*((__u32 *)&ed->hwNextED)), 6912731b9a8SJean-Christophe PLAGNIOL-VILLARD &ohci->regs->ed_controlhead); 6922731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 6932731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->ed_prev->hwNextED = ed->hwNextED; 6942731b9a8SJean-Christophe PLAGNIOL-VILLARD } 6952731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ohci->ed_controltail == ed) { 6962731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->ed_controltail = ed->ed_prev; 6972731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 6982731b9a8SJean-Christophe PLAGNIOL-VILLARD ((ed_t *)m32_swap( 6992731b9a8SJean-Christophe PLAGNIOL-VILLARD *((__u32 *)&ed->hwNextED)))->ed_prev = ed->ed_prev; 7002731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7012731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 7022731b9a8SJean-Christophe PLAGNIOL-VILLARD 7032731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_BULK: 7042731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ed->ed_prev == NULL) { 7052731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ed->hwNextED) { 7062731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->hc_control &= ~OHCI_CTRL_BLE; 707a5496a18SBecky Bruce ohci_writel(ohci->hc_control, 708a5496a18SBecky Bruce &ohci->regs->control); 7092731b9a8SJean-Christophe PLAGNIOL-VILLARD } 710a5496a18SBecky Bruce ohci_writel(m32_swap(*((__u32 *)&ed->hwNextED)), 7112731b9a8SJean-Christophe PLAGNIOL-VILLARD &ohci->regs->ed_bulkhead); 7122731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 7132731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->ed_prev->hwNextED = ed->hwNextED; 7142731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7152731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ohci->ed_bulktail == ed) { 7162731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->ed_bulktail = ed->ed_prev; 7172731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 7182731b9a8SJean-Christophe PLAGNIOL-VILLARD ((ed_t *)m32_swap( 7192731b9a8SJean-Christophe PLAGNIOL-VILLARD *((__u32 *)&ed->hwNextED)))->ed_prev = ed->ed_prev; 7202731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7212731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 7222731b9a8SJean-Christophe PLAGNIOL-VILLARD 7232731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_INTERRUPT: 7242731b9a8SJean-Christophe PLAGNIOL-VILLARD periodic_unlink(ohci, ed, 0, 1); 7252731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = ed->int_branch; i < 32; i += ed->int_interval) 7262731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->ohci_int_load[i] -= ed->int_load; 7272731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 7282731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7292731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->state = ED_UNLINK; 7302731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 7312731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7322731b9a8SJean-Christophe PLAGNIOL-VILLARD 7332731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 7342731b9a8SJean-Christophe PLAGNIOL-VILLARD 7352731b9a8SJean-Christophe PLAGNIOL-VILLARD /* add/reinit an endpoint; this should be done once at the 7362731b9a8SJean-Christophe PLAGNIOL-VILLARD * usb_set_configuration command, but the USB stack is a little bit 7372731b9a8SJean-Christophe PLAGNIOL-VILLARD * stateless so we do it at every transaction if the state of the ed 7382731b9a8SJean-Christophe PLAGNIOL-VILLARD * is ED_NEW then a dummy td is added and the state is changed to 7392731b9a8SJean-Christophe PLAGNIOL-VILLARD * ED_UNLINK in all other cases the state is left unchanged the ed 7402731b9a8SJean-Christophe PLAGNIOL-VILLARD * info fields are setted anyway even though most of them should not 7412731b9a8SJean-Christophe PLAGNIOL-VILLARD * change 7422731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 74319d95d57SHans de Goede static ed_t *ep_add_ed(ohci_dev_t *ohci_dev, struct usb_device *usb_dev, 74419d95d57SHans de Goede unsigned long pipe, int interval, int load) 7452731b9a8SJean-Christophe PLAGNIOL-VILLARD { 7462731b9a8SJean-Christophe PLAGNIOL-VILLARD td_t *td; 7472731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_t *ed_ret; 7482731b9a8SJean-Christophe PLAGNIOL-VILLARD volatile ed_t *ed; 7492731b9a8SJean-Christophe PLAGNIOL-VILLARD 75019d95d57SHans de Goede ed = ed_ret = &ohci_dev->ed[(usb_pipeendpoint(pipe) << 1) | 7512731b9a8SJean-Christophe PLAGNIOL-VILLARD (usb_pipecontrol(pipe)? 0: usb_pipeout(pipe))]; 7522731b9a8SJean-Christophe PLAGNIOL-VILLARD 7532731b9a8SJean-Christophe PLAGNIOL-VILLARD if ((ed->state & ED_DEL) || (ed->state & ED_URB_DEL)) { 7542731b9a8SJean-Christophe PLAGNIOL-VILLARD err("ep_add_ed: pending delete"); 7552731b9a8SJean-Christophe PLAGNIOL-VILLARD /* pending delete request */ 7562731b9a8SJean-Christophe PLAGNIOL-VILLARD return NULL; 7572731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7582731b9a8SJean-Christophe PLAGNIOL-VILLARD 7592731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ed->state == ED_NEW) { 7602731b9a8SJean-Christophe PLAGNIOL-VILLARD /* dummy td; end of td list for ed */ 7613c5497d8SHans de Goede td = td_alloc(ohci_dev, usb_dev); 7622731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->hwTailP = m32_swap((unsigned long)td); 7632731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->hwHeadP = ed->hwTailP; 7642731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->state = ED_UNLINK; 7652731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->type = usb_pipetype(pipe); 76619d95d57SHans de Goede ohci_dev->ed_cnt++; 7672731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7682731b9a8SJean-Christophe PLAGNIOL-VILLARD 7692731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->hwINFO = m32_swap(usb_pipedevice(pipe) 7702731b9a8SJean-Christophe PLAGNIOL-VILLARD | usb_pipeendpoint(pipe) << 7 7712731b9a8SJean-Christophe PLAGNIOL-VILLARD | (usb_pipeisoc(pipe)? 0x8000: 0) 7722731b9a8SJean-Christophe PLAGNIOL-VILLARD | (usb_pipecontrol(pipe)? 0: \ 7732731b9a8SJean-Christophe PLAGNIOL-VILLARD (usb_pipeout(pipe)? 0x800: 0x1000)) 774c60795f4SIlya Yanok | (usb_dev->speed == USB_SPEED_LOW) << 13 7752731b9a8SJean-Christophe PLAGNIOL-VILLARD | usb_maxpacket(usb_dev, pipe) << 16); 7762731b9a8SJean-Christophe PLAGNIOL-VILLARD 7772731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ed->type == PIPE_INTERRUPT && ed->state == ED_UNLINK) { 7782731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->int_period = interval; 7792731b9a8SJean-Christophe PLAGNIOL-VILLARD ed->int_load = load; 7802731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7812731b9a8SJean-Christophe PLAGNIOL-VILLARD 7822731b9a8SJean-Christophe PLAGNIOL-VILLARD return ed_ret; 7832731b9a8SJean-Christophe PLAGNIOL-VILLARD } 7842731b9a8SJean-Christophe PLAGNIOL-VILLARD 7852731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------* 7862731b9a8SJean-Christophe PLAGNIOL-VILLARD * TD handling functions 7872731b9a8SJean-Christophe PLAGNIOL-VILLARD *-------------------------------------------------------------------------*/ 7882731b9a8SJean-Christophe PLAGNIOL-VILLARD 7892731b9a8SJean-Christophe PLAGNIOL-VILLARD /* enqueue next TD for this URB (OHCI spec 5.2.8.2) */ 7902731b9a8SJean-Christophe PLAGNIOL-VILLARD 7912731b9a8SJean-Christophe PLAGNIOL-VILLARD static void td_fill(ohci_t *ohci, unsigned int info, 7922731b9a8SJean-Christophe PLAGNIOL-VILLARD void *data, int len, 7932731b9a8SJean-Christophe PLAGNIOL-VILLARD struct usb_device *dev, int index, urb_priv_t *urb_priv) 7942731b9a8SJean-Christophe PLAGNIOL-VILLARD { 7952731b9a8SJean-Christophe PLAGNIOL-VILLARD volatile td_t *td, *td_pt; 7962731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef OHCI_FILL_TRACE 7972731b9a8SJean-Christophe PLAGNIOL-VILLARD int i; 7982731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 7992731b9a8SJean-Christophe PLAGNIOL-VILLARD 8002731b9a8SJean-Christophe PLAGNIOL-VILLARD if (index > urb_priv->length) { 8012731b9a8SJean-Christophe PLAGNIOL-VILLARD err("index > length"); 8022731b9a8SJean-Christophe PLAGNIOL-VILLARD return; 8032731b9a8SJean-Christophe PLAGNIOL-VILLARD } 8042731b9a8SJean-Christophe PLAGNIOL-VILLARD /* use this td as the next dummy */ 8052731b9a8SJean-Christophe PLAGNIOL-VILLARD td_pt = urb_priv->td [index]; 8062731b9a8SJean-Christophe PLAGNIOL-VILLARD td_pt->hwNextTD = 0; 8072731b9a8SJean-Christophe PLAGNIOL-VILLARD 8082731b9a8SJean-Christophe PLAGNIOL-VILLARD /* fill the old dummy TD */ 8092731b9a8SJean-Christophe PLAGNIOL-VILLARD td = urb_priv->td [index] = 8102731b9a8SJean-Christophe PLAGNIOL-VILLARD (td_t *)(m32_swap(urb_priv->ed->hwTailP) & ~0xf); 8112731b9a8SJean-Christophe PLAGNIOL-VILLARD 8122731b9a8SJean-Christophe PLAGNIOL-VILLARD td->ed = urb_priv->ed; 8132731b9a8SJean-Christophe PLAGNIOL-VILLARD td->next_dl_td = NULL; 8142731b9a8SJean-Christophe PLAGNIOL-VILLARD td->index = index; 8152731b9a8SJean-Christophe PLAGNIOL-VILLARD td->data = (__u32)data; 8162731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef OHCI_FILL_TRACE 8172731b9a8SJean-Christophe PLAGNIOL-VILLARD if (usb_pipebulk(urb_priv->pipe) && usb_pipeout(urb_priv->pipe)) { 8182731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < len; i++) 8192731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("td->data[%d] %#2x ", i, ((unsigned char *)td->data)[i]); 8202731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("\n"); 8212731b9a8SJean-Christophe PLAGNIOL-VILLARD } 8222731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 8232731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!len) 8242731b9a8SJean-Christophe PLAGNIOL-VILLARD data = 0; 8252731b9a8SJean-Christophe PLAGNIOL-VILLARD 8262731b9a8SJean-Christophe PLAGNIOL-VILLARD td->hwINFO = m32_swap(info); 8272731b9a8SJean-Christophe PLAGNIOL-VILLARD td->hwCBP = m32_swap((unsigned long)data); 8282731b9a8SJean-Christophe PLAGNIOL-VILLARD if (data) 8292731b9a8SJean-Christophe PLAGNIOL-VILLARD td->hwBE = m32_swap((unsigned long)(data + len - 1)); 8302731b9a8SJean-Christophe PLAGNIOL-VILLARD else 8312731b9a8SJean-Christophe PLAGNIOL-VILLARD td->hwBE = 0; 8322731b9a8SJean-Christophe PLAGNIOL-VILLARD 8332731b9a8SJean-Christophe PLAGNIOL-VILLARD td->hwNextTD = m32_swap((unsigned long)td_pt); 8342731b9a8SJean-Christophe PLAGNIOL-VILLARD 8352731b9a8SJean-Christophe PLAGNIOL-VILLARD /* append to queue */ 8362731b9a8SJean-Christophe PLAGNIOL-VILLARD td->ed->hwTailP = td->hwNextTD; 8372731b9a8SJean-Christophe PLAGNIOL-VILLARD } 8382731b9a8SJean-Christophe PLAGNIOL-VILLARD 8392731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 8402731b9a8SJean-Christophe PLAGNIOL-VILLARD 8412731b9a8SJean-Christophe PLAGNIOL-VILLARD /* prepare all TDs of a transfer */ 8422731b9a8SJean-Christophe PLAGNIOL-VILLARD 843c5613df5SHans de Goede static void td_submit_job(ohci_t *ohci, struct usb_device *dev, 844c5613df5SHans de Goede unsigned long pipe, void *buffer, int transfer_len, 8452731b9a8SJean-Christophe PLAGNIOL-VILLARD struct devrequest *setup, urb_priv_t *urb, 8462731b9a8SJean-Christophe PLAGNIOL-VILLARD int interval) 8472731b9a8SJean-Christophe PLAGNIOL-VILLARD { 8482731b9a8SJean-Christophe PLAGNIOL-VILLARD int data_len = transfer_len; 8492731b9a8SJean-Christophe PLAGNIOL-VILLARD void *data; 8502731b9a8SJean-Christophe PLAGNIOL-VILLARD int cnt = 0; 8512731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 info = 0; 8522731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned int toggle = 0; 8532731b9a8SJean-Christophe PLAGNIOL-VILLARD 8542731b9a8SJean-Christophe PLAGNIOL-VILLARD /* OHCI handles the DATA-toggles itself, we just use the USB-toggle 8552731b9a8SJean-Christophe PLAGNIOL-VILLARD * bits for reseting */ 8562731b9a8SJean-Christophe PLAGNIOL-VILLARD if (usb_gettoggle(dev, usb_pipeendpoint(pipe), usb_pipeout(pipe))) { 8572731b9a8SJean-Christophe PLAGNIOL-VILLARD toggle = TD_T_TOGGLE; 8582731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 8592731b9a8SJean-Christophe PLAGNIOL-VILLARD toggle = TD_T_DATA0; 8602731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_settoggle(dev, usb_pipeendpoint(pipe), 8612731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_pipeout(pipe), 1); 8622731b9a8SJean-Christophe PLAGNIOL-VILLARD } 8632731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->td_cnt = 0; 8642731b9a8SJean-Christophe PLAGNIOL-VILLARD if (data_len) 8652731b9a8SJean-Christophe PLAGNIOL-VILLARD data = buffer; 8662731b9a8SJean-Christophe PLAGNIOL-VILLARD else 8672731b9a8SJean-Christophe PLAGNIOL-VILLARD data = 0; 8682731b9a8SJean-Christophe PLAGNIOL-VILLARD 8692731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (usb_pipetype(pipe)) { 8702731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_BULK: 8712731b9a8SJean-Christophe PLAGNIOL-VILLARD info = usb_pipeout(pipe)? 8722731b9a8SJean-Christophe PLAGNIOL-VILLARD TD_CC | TD_DP_OUT : TD_CC | TD_DP_IN ; 8732731b9a8SJean-Christophe PLAGNIOL-VILLARD while (data_len > 4096) { 8742731b9a8SJean-Christophe PLAGNIOL-VILLARD td_fill(ohci, info | (cnt? TD_T_TOGGLE:toggle), 8752731b9a8SJean-Christophe PLAGNIOL-VILLARD data, 4096, dev, cnt, urb); 8762731b9a8SJean-Christophe PLAGNIOL-VILLARD data += 4096; data_len -= 4096; cnt++; 8772731b9a8SJean-Christophe PLAGNIOL-VILLARD } 8782731b9a8SJean-Christophe PLAGNIOL-VILLARD info = usb_pipeout(pipe)? 8792731b9a8SJean-Christophe PLAGNIOL-VILLARD TD_CC | TD_DP_OUT : TD_CC | TD_R | TD_DP_IN ; 8802731b9a8SJean-Christophe PLAGNIOL-VILLARD td_fill(ohci, info | (cnt? TD_T_TOGGLE:toggle), data, 8812731b9a8SJean-Christophe PLAGNIOL-VILLARD data_len, dev, cnt, urb); 8822731b9a8SJean-Christophe PLAGNIOL-VILLARD cnt++; 8832731b9a8SJean-Christophe PLAGNIOL-VILLARD 8842731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ohci->sleeping) { 8852731b9a8SJean-Christophe PLAGNIOL-VILLARD /* start bulk list */ 886a5496a18SBecky Bruce ohci_writel(OHCI_BLF, &ohci->regs->cmdstatus); 8872731b9a8SJean-Christophe PLAGNIOL-VILLARD } 8882731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 8892731b9a8SJean-Christophe PLAGNIOL-VILLARD 8902731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_CONTROL: 8912731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Setup phase */ 8922731b9a8SJean-Christophe PLAGNIOL-VILLARD info = TD_CC | TD_DP_SETUP | TD_T_DATA0; 8932731b9a8SJean-Christophe PLAGNIOL-VILLARD td_fill(ohci, info, setup, 8, dev, cnt++, urb); 8942731b9a8SJean-Christophe PLAGNIOL-VILLARD 8952731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Optional Data phase */ 8962731b9a8SJean-Christophe PLAGNIOL-VILLARD if (data_len > 0) { 8972731b9a8SJean-Christophe PLAGNIOL-VILLARD info = usb_pipeout(pipe)? 8982731b9a8SJean-Christophe PLAGNIOL-VILLARD TD_CC | TD_R | TD_DP_OUT | TD_T_DATA1 : 8992731b9a8SJean-Christophe PLAGNIOL-VILLARD TD_CC | TD_R | TD_DP_IN | TD_T_DATA1; 9002731b9a8SJean-Christophe PLAGNIOL-VILLARD /* NOTE: mishandles transfers >8K, some >4K */ 9012731b9a8SJean-Christophe PLAGNIOL-VILLARD td_fill(ohci, info, data, data_len, dev, cnt++, urb); 9022731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9032731b9a8SJean-Christophe PLAGNIOL-VILLARD 9042731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Status phase */ 9052731b9a8SJean-Christophe PLAGNIOL-VILLARD info = usb_pipeout(pipe)? 9062731b9a8SJean-Christophe PLAGNIOL-VILLARD TD_CC | TD_DP_IN | TD_T_DATA1: 9072731b9a8SJean-Christophe PLAGNIOL-VILLARD TD_CC | TD_DP_OUT | TD_T_DATA1; 9082731b9a8SJean-Christophe PLAGNIOL-VILLARD td_fill(ohci, info, data, 0, dev, cnt++, urb); 9092731b9a8SJean-Christophe PLAGNIOL-VILLARD 9102731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ohci->sleeping) { 9112731b9a8SJean-Christophe PLAGNIOL-VILLARD /* start Control list */ 912a5496a18SBecky Bruce ohci_writel(OHCI_CLF, &ohci->regs->cmdstatus); 9132731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9142731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 9152731b9a8SJean-Christophe PLAGNIOL-VILLARD 9162731b9a8SJean-Christophe PLAGNIOL-VILLARD case PIPE_INTERRUPT: 9172731b9a8SJean-Christophe PLAGNIOL-VILLARD info = usb_pipeout(urb->pipe)? 9182731b9a8SJean-Christophe PLAGNIOL-VILLARD TD_CC | TD_DP_OUT | toggle: 9192731b9a8SJean-Christophe PLAGNIOL-VILLARD TD_CC | TD_R | TD_DP_IN | toggle; 9202731b9a8SJean-Christophe PLAGNIOL-VILLARD td_fill(ohci, info, data, data_len, dev, cnt++, urb); 9212731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 9222731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9232731b9a8SJean-Christophe PLAGNIOL-VILLARD if (urb->length != cnt) 9242731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("TD LENGTH %d != CNT %d", urb->length, cnt); 9252731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9262731b9a8SJean-Christophe PLAGNIOL-VILLARD 9272731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------* 9282731b9a8SJean-Christophe PLAGNIOL-VILLARD * Done List handling functions 9292731b9a8SJean-Christophe PLAGNIOL-VILLARD *-------------------------------------------------------------------------*/ 9302731b9a8SJean-Christophe PLAGNIOL-VILLARD 9312731b9a8SJean-Christophe PLAGNIOL-VILLARD /* calculate the transfer length and update the urb */ 9322731b9a8SJean-Christophe PLAGNIOL-VILLARD 9332731b9a8SJean-Christophe PLAGNIOL-VILLARD static void dl_transfer_length(td_t *td) 9342731b9a8SJean-Christophe PLAGNIOL-VILLARD { 9356bc52ef3SWolfgang Denk __u32 tdBE, tdCBP; 9362731b9a8SJean-Christophe PLAGNIOL-VILLARD urb_priv_t *lurb_priv = td->ed->purb; 9372731b9a8SJean-Christophe PLAGNIOL-VILLARD 9382731b9a8SJean-Christophe PLAGNIOL-VILLARD tdBE = m32_swap(td->hwBE); 9392731b9a8SJean-Christophe PLAGNIOL-VILLARD tdCBP = m32_swap(td->hwCBP); 9402731b9a8SJean-Christophe PLAGNIOL-VILLARD 9412731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!(usb_pipecontrol(lurb_priv->pipe) && 9422731b9a8SJean-Christophe PLAGNIOL-VILLARD ((td->index == 0) || (td->index == lurb_priv->length - 1)))) { 9432731b9a8SJean-Christophe PLAGNIOL-VILLARD if (tdBE != 0) { 9442731b9a8SJean-Christophe PLAGNIOL-VILLARD if (td->hwCBP == 0) 9452731b9a8SJean-Christophe PLAGNIOL-VILLARD lurb_priv->actual_length += tdBE - td->data + 1; 9462731b9a8SJean-Christophe PLAGNIOL-VILLARD else 9472731b9a8SJean-Christophe PLAGNIOL-VILLARD lurb_priv->actual_length += tdCBP - td->data; 9482731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9492731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9502731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9512731b9a8SJean-Christophe PLAGNIOL-VILLARD 9522731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 9532731b9a8SJean-Christophe PLAGNIOL-VILLARD static void check_status(td_t *td_list) 9542731b9a8SJean-Christophe PLAGNIOL-VILLARD { 9552731b9a8SJean-Christophe PLAGNIOL-VILLARD urb_priv_t *lurb_priv = td_list->ed->purb; 9562731b9a8SJean-Christophe PLAGNIOL-VILLARD int urb_len = lurb_priv->length; 9572731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 *phwHeadP = &td_list->ed->hwHeadP; 9582731b9a8SJean-Christophe PLAGNIOL-VILLARD int cc; 9592731b9a8SJean-Christophe PLAGNIOL-VILLARD 9602731b9a8SJean-Christophe PLAGNIOL-VILLARD cc = TD_CC_GET(m32_swap(td_list->hwINFO)); 9612731b9a8SJean-Christophe PLAGNIOL-VILLARD if (cc) { 9622731b9a8SJean-Christophe PLAGNIOL-VILLARD err(" USB-error: %s (%x)", cc_to_string[cc], cc); 9632731b9a8SJean-Christophe PLAGNIOL-VILLARD 9642731b9a8SJean-Christophe PLAGNIOL-VILLARD if (*phwHeadP & m32_swap(0x1)) { 9652731b9a8SJean-Christophe PLAGNIOL-VILLARD if (lurb_priv && 9662731b9a8SJean-Christophe PLAGNIOL-VILLARD ((td_list->index + 1) < urb_len)) { 9672731b9a8SJean-Christophe PLAGNIOL-VILLARD *phwHeadP = 9682731b9a8SJean-Christophe PLAGNIOL-VILLARD (lurb_priv->td[urb_len - 1]->hwNextTD &\ 9692731b9a8SJean-Christophe PLAGNIOL-VILLARD m32_swap(0xfffffff0)) | 9702731b9a8SJean-Christophe PLAGNIOL-VILLARD (*phwHeadP & m32_swap(0x2)); 9712731b9a8SJean-Christophe PLAGNIOL-VILLARD 9722731b9a8SJean-Christophe PLAGNIOL-VILLARD lurb_priv->td_cnt += urb_len - 9732731b9a8SJean-Christophe PLAGNIOL-VILLARD td_list->index - 1; 9742731b9a8SJean-Christophe PLAGNIOL-VILLARD } else 9752731b9a8SJean-Christophe PLAGNIOL-VILLARD *phwHeadP &= m32_swap(0xfffffff2); 9762731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9772731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC5200 9782731b9a8SJean-Christophe PLAGNIOL-VILLARD td_list->hwNextTD = 0; 9792731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 9802731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9812731b9a8SJean-Christophe PLAGNIOL-VILLARD } 9822731b9a8SJean-Christophe PLAGNIOL-VILLARD 9832731b9a8SJean-Christophe PLAGNIOL-VILLARD /* replies to the request have to be on a FIFO basis so 9842731b9a8SJean-Christophe PLAGNIOL-VILLARD * we reverse the reversed done-list */ 9852731b9a8SJean-Christophe PLAGNIOL-VILLARD static td_t *dl_reverse_done_list(ohci_t *ohci) 9862731b9a8SJean-Christophe PLAGNIOL-VILLARD { 9872731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 td_list_hc; 9882731b9a8SJean-Christophe PLAGNIOL-VILLARD td_t *td_rev = NULL; 9892731b9a8SJean-Christophe PLAGNIOL-VILLARD td_t *td_list = NULL; 9902731b9a8SJean-Christophe PLAGNIOL-VILLARD 9912731b9a8SJean-Christophe PLAGNIOL-VILLARD td_list_hc = m32_swap(ohci->hcca->done_head) & 0xfffffff0; 9922731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->hcca->done_head = 0; 9932731b9a8SJean-Christophe PLAGNIOL-VILLARD 9942731b9a8SJean-Christophe PLAGNIOL-VILLARD while (td_list_hc) { 9952731b9a8SJean-Christophe PLAGNIOL-VILLARD td_list = (td_t *)td_list_hc; 9962731b9a8SJean-Christophe PLAGNIOL-VILLARD check_status(td_list); 9972731b9a8SJean-Christophe PLAGNIOL-VILLARD td_list->next_dl_td = td_rev; 9982731b9a8SJean-Christophe PLAGNIOL-VILLARD td_rev = td_list; 9992731b9a8SJean-Christophe PLAGNIOL-VILLARD td_list_hc = m32_swap(td_list->hwNextTD) & 0xfffffff0; 10002731b9a8SJean-Christophe PLAGNIOL-VILLARD } 10012731b9a8SJean-Christophe PLAGNIOL-VILLARD return td_list; 10022731b9a8SJean-Christophe PLAGNIOL-VILLARD } 10032731b9a8SJean-Christophe PLAGNIOL-VILLARD 10042731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 10052731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 10062731b9a8SJean-Christophe PLAGNIOL-VILLARD 10072731b9a8SJean-Christophe PLAGNIOL-VILLARD static void finish_urb(ohci_t *ohci, urb_priv_t *urb, int status) 10082731b9a8SJean-Christophe PLAGNIOL-VILLARD { 10092731b9a8SJean-Christophe PLAGNIOL-VILLARD if ((status & (ED_OPER | ED_UNLINK)) && (urb->state != URB_DEL)) 10102731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->finished = sohci_return_job(ohci, urb); 10112731b9a8SJean-Christophe PLAGNIOL-VILLARD else 10122731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("finish_urb: strange.., ED state %x, \n", status); 10132731b9a8SJean-Christophe PLAGNIOL-VILLARD } 10142731b9a8SJean-Christophe PLAGNIOL-VILLARD 10152731b9a8SJean-Christophe PLAGNIOL-VILLARD /* 10162731b9a8SJean-Christophe PLAGNIOL-VILLARD * Used to take back a TD from the host controller. This would normally be 10172731b9a8SJean-Christophe PLAGNIOL-VILLARD * called from within dl_done_list, however it may be called directly if the 10182731b9a8SJean-Christophe PLAGNIOL-VILLARD * HC no longer sees the TD and it has not appeared on the donelist (after 10192731b9a8SJean-Christophe PLAGNIOL-VILLARD * two frames). This bug has been observed on ZF Micro systems. 10202731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 10212731b9a8SJean-Christophe PLAGNIOL-VILLARD static int takeback_td(ohci_t *ohci, td_t *td_list) 10222731b9a8SJean-Christophe PLAGNIOL-VILLARD { 10232731b9a8SJean-Christophe PLAGNIOL-VILLARD ed_t *ed; 10242731b9a8SJean-Christophe PLAGNIOL-VILLARD int cc; 10252731b9a8SJean-Christophe PLAGNIOL-VILLARD int stat = 0; 10262731b9a8SJean-Christophe PLAGNIOL-VILLARD /* urb_t *urb; */ 10272731b9a8SJean-Christophe PLAGNIOL-VILLARD urb_priv_t *lurb_priv; 10282731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 tdINFO, edHeadP, edTailP; 10292731b9a8SJean-Christophe PLAGNIOL-VILLARD 10302731b9a8SJean-Christophe PLAGNIOL-VILLARD tdINFO = m32_swap(td_list->hwINFO); 10312731b9a8SJean-Christophe PLAGNIOL-VILLARD 10322731b9a8SJean-Christophe PLAGNIOL-VILLARD ed = td_list->ed; 10332731b9a8SJean-Christophe PLAGNIOL-VILLARD lurb_priv = ed->purb; 10342731b9a8SJean-Christophe PLAGNIOL-VILLARD 10352731b9a8SJean-Christophe PLAGNIOL-VILLARD dl_transfer_length(td_list); 10362731b9a8SJean-Christophe PLAGNIOL-VILLARD 10372731b9a8SJean-Christophe PLAGNIOL-VILLARD lurb_priv->td_cnt++; 10382731b9a8SJean-Christophe PLAGNIOL-VILLARD 10392731b9a8SJean-Christophe PLAGNIOL-VILLARD /* error code of transfer */ 10402731b9a8SJean-Christophe PLAGNIOL-VILLARD cc = TD_CC_GET(tdINFO); 10412731b9a8SJean-Christophe PLAGNIOL-VILLARD if (cc) { 10422731b9a8SJean-Christophe PLAGNIOL-VILLARD err("USB-error: %s (%x)", cc_to_string[cc], cc); 10432731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = cc_to_error[cc]; 10442731b9a8SJean-Christophe PLAGNIOL-VILLARD } 10452731b9a8SJean-Christophe PLAGNIOL-VILLARD 10462731b9a8SJean-Christophe PLAGNIOL-VILLARD /* see if this done list makes for all TD's of current URB, 10472731b9a8SJean-Christophe PLAGNIOL-VILLARD * and mark the URB finished if so */ 10482731b9a8SJean-Christophe PLAGNIOL-VILLARD if (lurb_priv->td_cnt == lurb_priv->length) 10492731b9a8SJean-Christophe PLAGNIOL-VILLARD finish_urb(ohci, lurb_priv, ed->state); 10502731b9a8SJean-Christophe PLAGNIOL-VILLARD 10512731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("dl_done_list: processing TD %x, len %x\n", 10522731b9a8SJean-Christophe PLAGNIOL-VILLARD lurb_priv->td_cnt, lurb_priv->length); 10532731b9a8SJean-Christophe PLAGNIOL-VILLARD 10542731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ed->state != ED_NEW && (!usb_pipeint(lurb_priv->pipe))) { 10552731b9a8SJean-Christophe PLAGNIOL-VILLARD edHeadP = m32_swap(ed->hwHeadP) & 0xfffffff0; 10562731b9a8SJean-Christophe PLAGNIOL-VILLARD edTailP = m32_swap(ed->hwTailP); 10572731b9a8SJean-Christophe PLAGNIOL-VILLARD 10582731b9a8SJean-Christophe PLAGNIOL-VILLARD /* unlink eds if they are not busy */ 10592731b9a8SJean-Christophe PLAGNIOL-VILLARD if ((edHeadP == edTailP) && (ed->state == ED_OPER)) 10602731b9a8SJean-Christophe PLAGNIOL-VILLARD ep_unlink(ohci, ed); 10612731b9a8SJean-Christophe PLAGNIOL-VILLARD } 10622731b9a8SJean-Christophe PLAGNIOL-VILLARD return stat; 10632731b9a8SJean-Christophe PLAGNIOL-VILLARD } 10642731b9a8SJean-Christophe PLAGNIOL-VILLARD 10652731b9a8SJean-Christophe PLAGNIOL-VILLARD static int dl_done_list(ohci_t *ohci) 10662731b9a8SJean-Christophe PLAGNIOL-VILLARD { 10672731b9a8SJean-Christophe PLAGNIOL-VILLARD int stat = 0; 10682731b9a8SJean-Christophe PLAGNIOL-VILLARD td_t *td_list = dl_reverse_done_list(ohci); 10692731b9a8SJean-Christophe PLAGNIOL-VILLARD 10702731b9a8SJean-Christophe PLAGNIOL-VILLARD while (td_list) { 10712731b9a8SJean-Christophe PLAGNIOL-VILLARD td_t *td_next = td_list->next_dl_td; 10722731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = takeback_td(ohci, td_list); 10732731b9a8SJean-Christophe PLAGNIOL-VILLARD td_list = td_next; 10742731b9a8SJean-Christophe PLAGNIOL-VILLARD } 10752731b9a8SJean-Christophe PLAGNIOL-VILLARD return stat; 10762731b9a8SJean-Christophe PLAGNIOL-VILLARD } 10772731b9a8SJean-Christophe PLAGNIOL-VILLARD 10782731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------* 10792731b9a8SJean-Christophe PLAGNIOL-VILLARD * Virtual Root Hub 10802731b9a8SJean-Christophe PLAGNIOL-VILLARD *-------------------------------------------------------------------------*/ 10812731b9a8SJean-Christophe PLAGNIOL-VILLARD 1082eb838e7dSStephen Warren #include <usbroothubdes.h> 10832731b9a8SJean-Christophe PLAGNIOL-VILLARD 10842731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Hub class-specific descriptor is constructed dynamically */ 10852731b9a8SJean-Christophe PLAGNIOL-VILLARD 10862731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 10872731b9a8SJean-Christophe PLAGNIOL-VILLARD 10882731b9a8SJean-Christophe PLAGNIOL-VILLARD #define OK(x) len = (x); break 10892731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 1090a5496a18SBecky Bruce #define WR_RH_STAT(x) {info("WR:status %#8x", (x)); ohci_writel((x), \ 1091c5613df5SHans de Goede &ohci->regs->roothub.status); } 10922731b9a8SJean-Christophe PLAGNIOL-VILLARD #define WR_RH_PORTSTAT(x) {info("WR:portstatus[%d] %#8x", wIndex-1, \ 1093c5613df5SHans de Goede (x)); ohci_writel((x), &ohci->regs->roothub.portstatus[wIndex-1]); } 10942731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 1095c5613df5SHans de Goede #define WR_RH_STAT(x) ohci_writel((x), &ohci->regs->roothub.status) 1096a5496a18SBecky Bruce #define WR_RH_PORTSTAT(x) ohci_writel((x), \ 1097c5613df5SHans de Goede &ohci->regs->roothub.portstatus[wIndex-1]) 10982731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 1099c5613df5SHans de Goede #define RD_RH_STAT roothub_status(ohci) 1100c5613df5SHans de Goede #define RD_RH_PORTSTAT roothub_portstatus(ohci, wIndex-1) 11012731b9a8SJean-Christophe PLAGNIOL-VILLARD 11022731b9a8SJean-Christophe PLAGNIOL-VILLARD /* request to virtual root hub */ 11032731b9a8SJean-Christophe PLAGNIOL-VILLARD 11042731b9a8SJean-Christophe PLAGNIOL-VILLARD int rh_check_port_status(ohci_t *controller) 11052731b9a8SJean-Christophe PLAGNIOL-VILLARD { 11062731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 temp, ndp, i; 11072731b9a8SJean-Christophe PLAGNIOL-VILLARD int res; 11082731b9a8SJean-Christophe PLAGNIOL-VILLARD 11092731b9a8SJean-Christophe PLAGNIOL-VILLARD res = -1; 11102731b9a8SJean-Christophe PLAGNIOL-VILLARD temp = roothub_a(controller); 11112731b9a8SJean-Christophe PLAGNIOL-VILLARD ndp = (temp & RH_A_NDP); 11122731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_AT91C_PQFP_UHPBUG 11132731b9a8SJean-Christophe PLAGNIOL-VILLARD ndp = (ndp == 2) ? 1:0; 11142731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 11152731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < ndp; i++) { 11162731b9a8SJean-Christophe PLAGNIOL-VILLARD temp = roothub_portstatus(controller, i); 11172731b9a8SJean-Christophe PLAGNIOL-VILLARD /* check for a device disconnect */ 11182731b9a8SJean-Christophe PLAGNIOL-VILLARD if (((temp & (RH_PS_PESC | RH_PS_CSC)) == 11192731b9a8SJean-Christophe PLAGNIOL-VILLARD (RH_PS_PESC | RH_PS_CSC)) && 11202731b9a8SJean-Christophe PLAGNIOL-VILLARD ((temp & RH_PS_CCS) == 0)) { 11212731b9a8SJean-Christophe PLAGNIOL-VILLARD res = i; 11222731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 11232731b9a8SJean-Christophe PLAGNIOL-VILLARD } 11242731b9a8SJean-Christophe PLAGNIOL-VILLARD } 11252731b9a8SJean-Christophe PLAGNIOL-VILLARD return res; 11262731b9a8SJean-Christophe PLAGNIOL-VILLARD } 11272731b9a8SJean-Christophe PLAGNIOL-VILLARD 1128c5613df5SHans de Goede static int ohci_submit_rh_msg(ohci_t *ohci, struct usb_device *dev, 1129c5613df5SHans de Goede unsigned long pipe, void *buffer, int transfer_len, 1130c5613df5SHans de Goede struct devrequest *cmd) 11312731b9a8SJean-Christophe PLAGNIOL-VILLARD { 11322731b9a8SJean-Christophe PLAGNIOL-VILLARD void *data = buffer; 11332731b9a8SJean-Christophe PLAGNIOL-VILLARD int leni = transfer_len; 11342731b9a8SJean-Christophe PLAGNIOL-VILLARD int len = 0; 11352731b9a8SJean-Christophe PLAGNIOL-VILLARD int stat = 0; 11362731b9a8SJean-Christophe PLAGNIOL-VILLARD __u16 bmRType_bReq; 11372731b9a8SJean-Christophe PLAGNIOL-VILLARD __u16 wValue; 11382731b9a8SJean-Christophe PLAGNIOL-VILLARD __u16 wIndex; 11392731b9a8SJean-Christophe PLAGNIOL-VILLARD __u16 wLength; 1140f1273f11STroy Kisky ALLOC_ALIGN_BUFFER(__u8, databuf, 16, sizeof(u32)); 11415f6aa03fSMarek Vasut 11422731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 1143c5613df5SHans de Goede pkt_print(ohci, NULL, dev, pipe, buffer, transfer_len, 11442731b9a8SJean-Christophe PLAGNIOL-VILLARD cmd, "SUB(rh)", usb_pipein(pipe)); 11452731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 11465b84dd67SMike Frysinger mdelay(1); 11472731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 11482731b9a8SJean-Christophe PLAGNIOL-VILLARD if (usb_pipeint(pipe)) { 11492731b9a8SJean-Christophe PLAGNIOL-VILLARD info("Root-Hub submit IRQ: NOT implemented"); 11502731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 11512731b9a8SJean-Christophe PLAGNIOL-VILLARD } 11522731b9a8SJean-Christophe PLAGNIOL-VILLARD 11532731b9a8SJean-Christophe PLAGNIOL-VILLARD bmRType_bReq = cmd->requesttype | (cmd->request << 8); 11542731b9a8SJean-Christophe PLAGNIOL-VILLARD wValue = le16_to_cpu(cmd->value); 11552731b9a8SJean-Christophe PLAGNIOL-VILLARD wIndex = le16_to_cpu(cmd->index); 11562731b9a8SJean-Christophe PLAGNIOL-VILLARD wLength = le16_to_cpu(cmd->length); 11572731b9a8SJean-Christophe PLAGNIOL-VILLARD 11582731b9a8SJean-Christophe PLAGNIOL-VILLARD info("Root-Hub: adr: %2x cmd(%1x): %08x %04x %04x %04x", 11592731b9a8SJean-Christophe PLAGNIOL-VILLARD dev->devnum, 8, bmRType_bReq, wValue, wIndex, wLength); 11602731b9a8SJean-Christophe PLAGNIOL-VILLARD 11612731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (bmRType_bReq) { 11622731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Request Destination: 11632731b9a8SJean-Christophe PLAGNIOL-VILLARD without flags: Device, 11642731b9a8SJean-Christophe PLAGNIOL-VILLARD RH_INTERFACE: interface, 11652731b9a8SJean-Christophe PLAGNIOL-VILLARD RH_ENDPOINT: endpoint, 11662731b9a8SJean-Christophe PLAGNIOL-VILLARD RH_CLASS means HUB here, 11672731b9a8SJean-Christophe PLAGNIOL-VILLARD RH_OTHER | RH_CLASS almost ever means HUB_PORT here 11682731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 11692731b9a8SJean-Christophe PLAGNIOL-VILLARD 11702731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_GET_STATUS: 1171f1273f11STroy Kisky *(u16 *)databuf = cpu_to_le16(1); 11722731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(2); 11732731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_GET_STATUS | RH_INTERFACE: 1174f1273f11STroy Kisky *(u16 *)databuf = cpu_to_le16(0); 11752731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(2); 11762731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_GET_STATUS | RH_ENDPOINT: 1177f1273f11STroy Kisky *(u16 *)databuf = cpu_to_le16(0); 11782731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(2); 11792731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_GET_STATUS | RH_CLASS: 1180f1273f11STroy Kisky *(u32 *)databuf = cpu_to_le32( 11812731b9a8SJean-Christophe PLAGNIOL-VILLARD RD_RH_STAT & ~(RH_HS_CRWE | RH_HS_DRWE)); 11822731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(4); 11832731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_GET_STATUS | RH_OTHER | RH_CLASS: 1184f1273f11STroy Kisky *(u32 *)databuf = cpu_to_le32(RD_RH_PORTSTAT); 11852731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(4); 11862731b9a8SJean-Christophe PLAGNIOL-VILLARD 11872731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_CLEAR_FEATURE | RH_ENDPOINT: 11882731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (wValue) { 11892731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_ENDPOINT_STALL): 11902731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(0); 11912731b9a8SJean-Christophe PLAGNIOL-VILLARD } 11922731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 11932731b9a8SJean-Christophe PLAGNIOL-VILLARD 11942731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_CLEAR_FEATURE | RH_CLASS: 11952731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (wValue) { 11962731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_C_HUB_LOCAL_POWER: 11972731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(0); 11982731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_C_HUB_OVER_CURRENT): 11992731b9a8SJean-Christophe PLAGNIOL-VILLARD WR_RH_STAT(RH_HS_OCIC); 12002731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(0); 12012731b9a8SJean-Christophe PLAGNIOL-VILLARD } 12022731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 12032731b9a8SJean-Christophe PLAGNIOL-VILLARD 12042731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_CLEAR_FEATURE | RH_OTHER | RH_CLASS: 12052731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (wValue) { 12062731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_PORT_ENABLE): WR_RH_PORTSTAT(RH_PS_CCS); OK(0); 12072731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_PORT_SUSPEND): WR_RH_PORTSTAT(RH_PS_POCI); OK(0); 12082731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_PORT_POWER): WR_RH_PORTSTAT(RH_PS_LSDA); OK(0); 12092731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_C_PORT_CONNECTION): WR_RH_PORTSTAT(RH_PS_CSC); OK(0); 12102731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_C_PORT_ENABLE): WR_RH_PORTSTAT(RH_PS_PESC); OK(0); 12112731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_C_PORT_SUSPEND): WR_RH_PORTSTAT(RH_PS_PSSC); OK(0); 12122731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_C_PORT_OVER_CURRENT):WR_RH_PORTSTAT(RH_PS_OCIC); OK(0); 12132731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_C_PORT_RESET): WR_RH_PORTSTAT(RH_PS_PRSC); OK(0); 12142731b9a8SJean-Christophe PLAGNIOL-VILLARD } 12152731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 12162731b9a8SJean-Christophe PLAGNIOL-VILLARD 12172731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_SET_FEATURE | RH_OTHER | RH_CLASS: 12182731b9a8SJean-Christophe PLAGNIOL-VILLARD switch (wValue) { 12192731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_PORT_SUSPEND): 12202731b9a8SJean-Christophe PLAGNIOL-VILLARD WR_RH_PORTSTAT(RH_PS_PSS); OK(0); 12212731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_PORT_RESET): /* BUG IN HUP CODE *********/ 12222731b9a8SJean-Christophe PLAGNIOL-VILLARD if (RD_RH_PORTSTAT & RH_PS_CCS) 12232731b9a8SJean-Christophe PLAGNIOL-VILLARD WR_RH_PORTSTAT(RH_PS_PRS); 12242731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(0); 12252731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_PORT_POWER): 12262731b9a8SJean-Christophe PLAGNIOL-VILLARD WR_RH_PORTSTAT(RH_PS_PPS); 12275b84dd67SMike Frysinger mdelay(100); 12282731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(0); 12292731b9a8SJean-Christophe PLAGNIOL-VILLARD case (RH_PORT_ENABLE): /* BUG IN HUP CODE *********/ 12302731b9a8SJean-Christophe PLAGNIOL-VILLARD if (RD_RH_PORTSTAT & RH_PS_CCS) 12312731b9a8SJean-Christophe PLAGNIOL-VILLARD WR_RH_PORTSTAT(RH_PS_PES); 12322731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(0); 12332731b9a8SJean-Christophe PLAGNIOL-VILLARD } 12342731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 12352731b9a8SJean-Christophe PLAGNIOL-VILLARD 12362731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_SET_ADDRESS: 1237c5613df5SHans de Goede ohci->rh.devnum = wValue; 12382731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(0); 12392731b9a8SJean-Christophe PLAGNIOL-VILLARD 12402731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_GET_DESCRIPTOR: 12412731b9a8SJean-Christophe PLAGNIOL-VILLARD switch ((wValue & 0xff00) >> 8) { 12422731b9a8SJean-Christophe PLAGNIOL-VILLARD case (0x01): /* device descriptor */ 12432731b9a8SJean-Christophe PLAGNIOL-VILLARD len = min_t(unsigned int, 12442731b9a8SJean-Christophe PLAGNIOL-VILLARD leni, 12452731b9a8SJean-Christophe PLAGNIOL-VILLARD min_t(unsigned int, 12462731b9a8SJean-Christophe PLAGNIOL-VILLARD sizeof(root_hub_dev_des), 12472731b9a8SJean-Christophe PLAGNIOL-VILLARD wLength)); 1248f1273f11STroy Kisky databuf = root_hub_dev_des; OK(len); 12492731b9a8SJean-Christophe PLAGNIOL-VILLARD case (0x02): /* configuration descriptor */ 12502731b9a8SJean-Christophe PLAGNIOL-VILLARD len = min_t(unsigned int, 12512731b9a8SJean-Christophe PLAGNIOL-VILLARD leni, 12522731b9a8SJean-Christophe PLAGNIOL-VILLARD min_t(unsigned int, 12532731b9a8SJean-Christophe PLAGNIOL-VILLARD sizeof(root_hub_config_des), 12542731b9a8SJean-Christophe PLAGNIOL-VILLARD wLength)); 1255f1273f11STroy Kisky databuf = root_hub_config_des; OK(len); 12562731b9a8SJean-Christophe PLAGNIOL-VILLARD case (0x03): /* string descriptors */ 12572731b9a8SJean-Christophe PLAGNIOL-VILLARD if (wValue == 0x0300) { 12582731b9a8SJean-Christophe PLAGNIOL-VILLARD len = min_t(unsigned int, 12592731b9a8SJean-Christophe PLAGNIOL-VILLARD leni, 12602731b9a8SJean-Christophe PLAGNIOL-VILLARD min_t(unsigned int, 12612731b9a8SJean-Christophe PLAGNIOL-VILLARD sizeof(root_hub_str_index0), 12622731b9a8SJean-Christophe PLAGNIOL-VILLARD wLength)); 1263f1273f11STroy Kisky databuf = root_hub_str_index0; 12642731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(len); 12652731b9a8SJean-Christophe PLAGNIOL-VILLARD } 12662731b9a8SJean-Christophe PLAGNIOL-VILLARD if (wValue == 0x0301) { 12672731b9a8SJean-Christophe PLAGNIOL-VILLARD len = min_t(unsigned int, 12682731b9a8SJean-Christophe PLAGNIOL-VILLARD leni, 12692731b9a8SJean-Christophe PLAGNIOL-VILLARD min_t(unsigned int, 12702731b9a8SJean-Christophe PLAGNIOL-VILLARD sizeof(root_hub_str_index1), 12712731b9a8SJean-Christophe PLAGNIOL-VILLARD wLength)); 1272f1273f11STroy Kisky databuf = root_hub_str_index1; 12732731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(len); 12742731b9a8SJean-Christophe PLAGNIOL-VILLARD } 12752731b9a8SJean-Christophe PLAGNIOL-VILLARD default: 12762731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = USB_ST_STALLED; 12772731b9a8SJean-Christophe PLAGNIOL-VILLARD } 12782731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 12792731b9a8SJean-Christophe PLAGNIOL-VILLARD 12802731b9a8SJean-Christophe PLAGNIOL-VILLARD case RH_GET_DESCRIPTOR | RH_CLASS: 12812731b9a8SJean-Christophe PLAGNIOL-VILLARD { 1282c5613df5SHans de Goede __u32 temp = roothub_a(ohci); 12832731b9a8SJean-Christophe PLAGNIOL-VILLARD 1284f1273f11STroy Kisky databuf[0] = 9; /* min length; */ 1285f1273f11STroy Kisky databuf[1] = 0x29; 1286f1273f11STroy Kisky databuf[2] = temp & RH_A_NDP; 12872731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_AT91C_PQFP_UHPBUG 1288f1273f11STroy Kisky databuf[2] = (databuf[2] == 2) ? 1 : 0; 12892731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 1290f1273f11STroy Kisky databuf[3] = 0; 12912731b9a8SJean-Christophe PLAGNIOL-VILLARD if (temp & RH_A_PSM) /* per-port power switching? */ 1292f1273f11STroy Kisky databuf[3] |= 0x1; 12932731b9a8SJean-Christophe PLAGNIOL-VILLARD if (temp & RH_A_NOCP) /* no overcurrent reporting? */ 1294f1273f11STroy Kisky databuf[3] |= 0x10; 12952731b9a8SJean-Christophe PLAGNIOL-VILLARD else if (temp & RH_A_OCPM)/* per-port overcurrent reporting? */ 1296f1273f11STroy Kisky databuf[3] |= 0x8; 12972731b9a8SJean-Christophe PLAGNIOL-VILLARD 1298f1273f11STroy Kisky databuf[4] = 0; 1299f1273f11STroy Kisky databuf[5] = (temp & RH_A_POTPGT) >> 24; 1300f1273f11STroy Kisky databuf[6] = 0; 1301c5613df5SHans de Goede temp = roothub_b(ohci); 1302f1273f11STroy Kisky databuf[7] = temp & RH_B_DR; 1303f1273f11STroy Kisky if (databuf[2] < 7) { 1304f1273f11STroy Kisky databuf[8] = 0xff; 13052731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 1306f1273f11STroy Kisky databuf[0] += 2; 1307f1273f11STroy Kisky databuf[8] = (temp & RH_B_DR) >> 8; 1308f1273f11STroy Kisky databuf[10] = databuf[9] = 0xff; 13092731b9a8SJean-Christophe PLAGNIOL-VILLARD } 13102731b9a8SJean-Christophe PLAGNIOL-VILLARD 13112731b9a8SJean-Christophe PLAGNIOL-VILLARD len = min_t(unsigned int, leni, 1312f1273f11STroy Kisky min_t(unsigned int, databuf[0], wLength)); 13132731b9a8SJean-Christophe PLAGNIOL-VILLARD OK(len); 13142731b9a8SJean-Christophe PLAGNIOL-VILLARD } 13152731b9a8SJean-Christophe PLAGNIOL-VILLARD 13165f6aa03fSMarek Vasut case RH_GET_CONFIGURATION: 1317f1273f11STroy Kisky databuf[0] = 0x01; 13185f6aa03fSMarek Vasut OK(1); 13192731b9a8SJean-Christophe PLAGNIOL-VILLARD 13205f6aa03fSMarek Vasut case RH_SET_CONFIGURATION: 13215f6aa03fSMarek Vasut WR_RH_STAT(0x10000); 13225f6aa03fSMarek Vasut OK(0); 13232731b9a8SJean-Christophe PLAGNIOL-VILLARD 13242731b9a8SJean-Christophe PLAGNIOL-VILLARD default: 13252731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("unsupported root hub command"); 13262731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = USB_ST_STALLED; 13272731b9a8SJean-Christophe PLAGNIOL-VILLARD } 13282731b9a8SJean-Christophe PLAGNIOL-VILLARD 13292731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 1330c5613df5SHans de Goede ohci_dump_roothub(ohci, 1); 13312731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 13325b84dd67SMike Frysinger mdelay(1); 13332731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 13342731b9a8SJean-Christophe PLAGNIOL-VILLARD 13352731b9a8SJean-Christophe PLAGNIOL-VILLARD len = min_t(int, len, leni); 1336f1273f11STroy Kisky if (data != databuf) 1337f1273f11STroy Kisky memcpy(data, databuf, len); 13382731b9a8SJean-Christophe PLAGNIOL-VILLARD dev->act_len = len; 13392731b9a8SJean-Christophe PLAGNIOL-VILLARD dev->status = stat; 13402731b9a8SJean-Christophe PLAGNIOL-VILLARD 13412731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 1342c5613df5SHans de Goede pkt_print(ohci, NULL, dev, pipe, buffer, 13432731b9a8SJean-Christophe PLAGNIOL-VILLARD transfer_len, cmd, "RET(rh)", 0/*usb_pipein(pipe)*/); 13442731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 13455b84dd67SMike Frysinger mdelay(1); 13462731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 13472731b9a8SJean-Christophe PLAGNIOL-VILLARD 13482731b9a8SJean-Christophe PLAGNIOL-VILLARD return stat; 13492731b9a8SJean-Christophe PLAGNIOL-VILLARD } 13502731b9a8SJean-Christophe PLAGNIOL-VILLARD 13512731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 13522731b9a8SJean-Christophe PLAGNIOL-VILLARD 13532731b9a8SJean-Christophe PLAGNIOL-VILLARD /* common code for handling submit messages - used for all but root hub */ 13542731b9a8SJean-Christophe PLAGNIOL-VILLARD /* accesses. */ 1355c5613df5SHans de Goede static int submit_common_msg(ohci_t *ohci, struct usb_device *dev, 1356c5613df5SHans de Goede unsigned long pipe, void *buffer, int transfer_len, 1357c5613df5SHans de Goede struct devrequest *setup, int interval) 13582731b9a8SJean-Christophe PLAGNIOL-VILLARD { 13592731b9a8SJean-Christophe PLAGNIOL-VILLARD int stat = 0; 13602731b9a8SJean-Christophe PLAGNIOL-VILLARD int maxsize = usb_maxpacket(dev, pipe); 13612731b9a8SJean-Christophe PLAGNIOL-VILLARD int timeout; 13622731b9a8SJean-Christophe PLAGNIOL-VILLARD urb_priv_t *urb; 13632731b9a8SJean-Christophe PLAGNIOL-VILLARD 13642731b9a8SJean-Christophe PLAGNIOL-VILLARD urb = malloc(sizeof(urb_priv_t)); 13652731b9a8SJean-Christophe PLAGNIOL-VILLARD memset(urb, 0, sizeof(urb_priv_t)); 13662731b9a8SJean-Christophe PLAGNIOL-VILLARD 13672731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->dev = dev; 13682731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->pipe = pipe; 13692731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->transfer_buffer = buffer; 13702731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->transfer_buffer_length = transfer_len; 13712731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->interval = interval; 13722731b9a8SJean-Christophe PLAGNIOL-VILLARD 13732731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 13742731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->actual_length = 0; 1375c5613df5SHans de Goede pkt_print(ohci, urb, dev, pipe, buffer, transfer_len, 13762731b9a8SJean-Christophe PLAGNIOL-VILLARD setup, "SUB", usb_pipein(pipe)); 13772731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 13785b84dd67SMike Frysinger mdelay(1); 13792731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 13802731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!maxsize) { 13812731b9a8SJean-Christophe PLAGNIOL-VILLARD err("submit_common_message: pipesize for pipe %lx is zero", 13822731b9a8SJean-Christophe PLAGNIOL-VILLARD pipe); 13832731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 13842731b9a8SJean-Christophe PLAGNIOL-VILLARD } 13852731b9a8SJean-Christophe PLAGNIOL-VILLARD 138619d95d57SHans de Goede if (sohci_submit_job(ohci, &ohci->ohci_dev, urb, setup) < 0) { 13872731b9a8SJean-Christophe PLAGNIOL-VILLARD err("sohci_submit_job failed"); 13882731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 13892731b9a8SJean-Christophe PLAGNIOL-VILLARD } 13902731b9a8SJean-Christophe PLAGNIOL-VILLARD 13912731b9a8SJean-Christophe PLAGNIOL-VILLARD #if 0 13925b84dd67SMike Frysinger mdelay(10); 1393c5613df5SHans de Goede /* ohci_dump_status(ohci); */ 13942731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 13952731b9a8SJean-Christophe PLAGNIOL-VILLARD 139696820a35SSimon Glass timeout = USB_TIMEOUT_MS(pipe); 13972731b9a8SJean-Christophe PLAGNIOL-VILLARD 13982731b9a8SJean-Christophe PLAGNIOL-VILLARD /* wait for it to complete */ 13992731b9a8SJean-Christophe PLAGNIOL-VILLARD for (;;) { 14002731b9a8SJean-Christophe PLAGNIOL-VILLARD /* check whether the controller is done */ 1401c5613df5SHans de Goede stat = hc_interrupt(ohci); 14022731b9a8SJean-Christophe PLAGNIOL-VILLARD if (stat < 0) { 14032731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = USB_ST_CRC_ERR; 14042731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 14052731b9a8SJean-Christophe PLAGNIOL-VILLARD } 14062731b9a8SJean-Christophe PLAGNIOL-VILLARD 14072731b9a8SJean-Christophe PLAGNIOL-VILLARD /* NOTE: since we are not interrupt driven in U-Boot and always 14082731b9a8SJean-Christophe PLAGNIOL-VILLARD * handle only one URB at a time, we cannot assume the 14092731b9a8SJean-Christophe PLAGNIOL-VILLARD * transaction finished on the first successful return from 14102731b9a8SJean-Christophe PLAGNIOL-VILLARD * hc_interrupt().. unless the flag for current URB is set, 14112731b9a8SJean-Christophe PLAGNIOL-VILLARD * meaning that all TD's to/from device got actually 14122731b9a8SJean-Christophe PLAGNIOL-VILLARD * transferred and processed. If the current URB is not 14132731b9a8SJean-Christophe PLAGNIOL-VILLARD * finished we need to re-iterate this loop so as 14142731b9a8SJean-Christophe PLAGNIOL-VILLARD * hc_interrupt() gets called again as there needs to be some 14152731b9a8SJean-Christophe PLAGNIOL-VILLARD * more TD's to process still */ 14162731b9a8SJean-Christophe PLAGNIOL-VILLARD if ((stat >= 0) && (stat != 0xff) && (urb->finished)) { 14172731b9a8SJean-Christophe PLAGNIOL-VILLARD /* 0xff is returned for an SF-interrupt */ 14182731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 14192731b9a8SJean-Christophe PLAGNIOL-VILLARD } 14202731b9a8SJean-Christophe PLAGNIOL-VILLARD 14212731b9a8SJean-Christophe PLAGNIOL-VILLARD if (--timeout) { 14225b84dd67SMike Frysinger mdelay(1); 14232731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!urb->finished) 14242731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("*"); 14252731b9a8SJean-Christophe PLAGNIOL-VILLARD 14262731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 14272731b9a8SJean-Christophe PLAGNIOL-VILLARD err("CTL:TIMEOUT "); 14282731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("submit_common_msg: TO status %x\n", stat); 14292731b9a8SJean-Christophe PLAGNIOL-VILLARD urb->finished = 1; 14302731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = USB_ST_CRC_ERR; 14312731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 14322731b9a8SJean-Christophe PLAGNIOL-VILLARD } 14332731b9a8SJean-Christophe PLAGNIOL-VILLARD } 14342731b9a8SJean-Christophe PLAGNIOL-VILLARD 14352731b9a8SJean-Christophe PLAGNIOL-VILLARD dev->status = stat; 1436522c9564SMateusz Kulikowski dev->act_len = urb->actual_length; 14372731b9a8SJean-Christophe PLAGNIOL-VILLARD 14382731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 1439c5613df5SHans de Goede pkt_print(ohci, urb, dev, pipe, buffer, transfer_len, 14402731b9a8SJean-Christophe PLAGNIOL-VILLARD setup, "RET(ctlr)", usb_pipein(pipe)); 14412731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 14425b84dd67SMike Frysinger mdelay(1); 14432731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 14442731b9a8SJean-Christophe PLAGNIOL-VILLARD 14452731b9a8SJean-Christophe PLAGNIOL-VILLARD /* free TDs in urb_priv */ 14462731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!usb_pipeint(pipe)) 14472731b9a8SJean-Christophe PLAGNIOL-VILLARD urb_free_priv(urb); 14482731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 14492731b9a8SJean-Christophe PLAGNIOL-VILLARD } 14502731b9a8SJean-Christophe PLAGNIOL-VILLARD 14512731b9a8SJean-Christophe PLAGNIOL-VILLARD /* submit routines called from usb.c */ 14522731b9a8SJean-Christophe PLAGNIOL-VILLARD int submit_bulk_msg(struct usb_device *dev, unsigned long pipe, void *buffer, 14532731b9a8SJean-Christophe PLAGNIOL-VILLARD int transfer_len) 14542731b9a8SJean-Christophe PLAGNIOL-VILLARD { 14552731b9a8SJean-Christophe PLAGNIOL-VILLARD info("submit_bulk_msg"); 1456c5613df5SHans de Goede return submit_common_msg(&gohci, dev, pipe, buffer, transfer_len, 1457c5613df5SHans de Goede NULL, 0); 14582731b9a8SJean-Christophe PLAGNIOL-VILLARD } 14592731b9a8SJean-Christophe PLAGNIOL-VILLARD 1460c5613df5SHans de Goede int submit_int_msg(struct usb_device *dev, unsigned long pipe, void *buffer, 1461c5613df5SHans de Goede int transfer_len, int interval) 1462c5613df5SHans de Goede { 1463c5613df5SHans de Goede info("submit_int_msg"); 1464c5613df5SHans de Goede return submit_common_msg(&gohci, dev, pipe, buffer, transfer_len, NULL, 1465c5613df5SHans de Goede interval); 1466c5613df5SHans de Goede } 1467c5613df5SHans de Goede 1468c5613df5SHans de Goede static int _ohci_submit_control_msg(ohci_t *ohci, struct usb_device *dev, 1469c5613df5SHans de Goede unsigned long pipe, void *buffer, int transfer_len, 1470c5613df5SHans de Goede struct devrequest *setup) 14712731b9a8SJean-Christophe PLAGNIOL-VILLARD { 14722731b9a8SJean-Christophe PLAGNIOL-VILLARD int maxsize = usb_maxpacket(dev, pipe); 14732731b9a8SJean-Christophe PLAGNIOL-VILLARD 14742731b9a8SJean-Christophe PLAGNIOL-VILLARD info("submit_control_msg"); 14752731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 1476c5613df5SHans de Goede pkt_print(ohci, NULL, dev, pipe, buffer, transfer_len, 14772731b9a8SJean-Christophe PLAGNIOL-VILLARD setup, "SUB", usb_pipein(pipe)); 14782731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 14795b84dd67SMike Frysinger mdelay(1); 14802731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 14812731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!maxsize) { 14822731b9a8SJean-Christophe PLAGNIOL-VILLARD err("submit_control_message: pipesize for pipe %lx is zero", 14832731b9a8SJean-Christophe PLAGNIOL-VILLARD pipe); 14842731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 14852731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1486c5613df5SHans de Goede if (((pipe >> 8) & 0x7f) == ohci->rh.devnum) { 1487c5613df5SHans de Goede ohci->rh.dev = dev; 14882731b9a8SJean-Christophe PLAGNIOL-VILLARD /* root hub - redirect */ 1489c5613df5SHans de Goede return ohci_submit_rh_msg(ohci, dev, pipe, buffer, 1490c5613df5SHans de Goede transfer_len, setup); 14912731b9a8SJean-Christophe PLAGNIOL-VILLARD } 14922731b9a8SJean-Christophe PLAGNIOL-VILLARD 1493c5613df5SHans de Goede return submit_common_msg(ohci, dev, pipe, buffer, transfer_len, 1494c5613df5SHans de Goede setup, 0); 14952731b9a8SJean-Christophe PLAGNIOL-VILLARD } 14962731b9a8SJean-Christophe PLAGNIOL-VILLARD 14972731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------* 14982731b9a8SJean-Christophe PLAGNIOL-VILLARD * HC functions 14992731b9a8SJean-Christophe PLAGNIOL-VILLARD *-------------------------------------------------------------------------*/ 15002731b9a8SJean-Christophe PLAGNIOL-VILLARD 15012731b9a8SJean-Christophe PLAGNIOL-VILLARD /* reset the HC and BUS */ 15022731b9a8SJean-Christophe PLAGNIOL-VILLARD 15032731b9a8SJean-Christophe PLAGNIOL-VILLARD static int hc_reset(ohci_t *ohci) 15042731b9a8SJean-Christophe PLAGNIOL-VILLARD { 15052731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_PCI_EHCI_DEVNO 15062731b9a8SJean-Christophe PLAGNIOL-VILLARD pci_dev_t pdev; 15072731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 15082731b9a8SJean-Christophe PLAGNIOL-VILLARD int timeout = 30; 15092731b9a8SJean-Christophe PLAGNIOL-VILLARD int smm_timeout = 50; /* 0,5 sec */ 15102731b9a8SJean-Christophe PLAGNIOL-VILLARD 15112731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("%s\n", __FUNCTION__); 15122731b9a8SJean-Christophe PLAGNIOL-VILLARD 15132731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_PCI_EHCI_DEVNO 15142731b9a8SJean-Christophe PLAGNIOL-VILLARD /* 15152731b9a8SJean-Christophe PLAGNIOL-VILLARD * Some multi-function controllers (e.g. ISP1562) allow root hub 15162731b9a8SJean-Christophe PLAGNIOL-VILLARD * resetting via EHCI registers only. 15172731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 15182731b9a8SJean-Christophe PLAGNIOL-VILLARD pdev = pci_find_devices(ehci_pci_ids, CONFIG_PCI_EHCI_DEVNO); 15192731b9a8SJean-Christophe PLAGNIOL-VILLARD if (pdev != -1) { 15202731b9a8SJean-Christophe PLAGNIOL-VILLARD u32 base; 15212731b9a8SJean-Christophe PLAGNIOL-VILLARD int timeout = 1000; 15222731b9a8SJean-Christophe PLAGNIOL-VILLARD 15232731b9a8SJean-Christophe PLAGNIOL-VILLARD pci_read_config_dword(pdev, PCI_BASE_ADDRESS_0, &base); 1524a5496a18SBecky Bruce base += EHCI_USBCMD_OFF; 1525a5496a18SBecky Bruce ohci_writel(ohci_readl(base) | EHCI_USBCMD_HCRESET, base); 15262731b9a8SJean-Christophe PLAGNIOL-VILLARD 1527a5496a18SBecky Bruce while (ohci_readl(base) & EHCI_USBCMD_HCRESET) { 15282731b9a8SJean-Christophe PLAGNIOL-VILLARD if (timeout-- <= 0) { 15292731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("USB RootHub reset timed out!"); 15302731b9a8SJean-Christophe PLAGNIOL-VILLARD break; 15312731b9a8SJean-Christophe PLAGNIOL-VILLARD } 15322731b9a8SJean-Christophe PLAGNIOL-VILLARD udelay(1); 15332731b9a8SJean-Christophe PLAGNIOL-VILLARD } 15342731b9a8SJean-Christophe PLAGNIOL-VILLARD } else 15352731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("No EHCI func at %d index!\n", CONFIG_PCI_EHCI_DEVNO); 15362731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 1537a5496a18SBecky Bruce if (ohci_readl(&ohci->regs->control) & OHCI_CTRL_IR) { 1538a5496a18SBecky Bruce /* SMM owns the HC, request ownership */ 1539a5496a18SBecky Bruce ohci_writel(OHCI_OCR, &ohci->regs->cmdstatus); 15402731b9a8SJean-Christophe PLAGNIOL-VILLARD info("USB HC TakeOver from SMM"); 1541a5496a18SBecky Bruce while (ohci_readl(&ohci->regs->control) & OHCI_CTRL_IR) { 15425b84dd67SMike Frysinger mdelay(10); 15432731b9a8SJean-Christophe PLAGNIOL-VILLARD if (--smm_timeout == 0) { 15442731b9a8SJean-Christophe PLAGNIOL-VILLARD err("USB HC TakeOver failed!"); 15452731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 15462731b9a8SJean-Christophe PLAGNIOL-VILLARD } 15472731b9a8SJean-Christophe PLAGNIOL-VILLARD } 15482731b9a8SJean-Christophe PLAGNIOL-VILLARD } 15492731b9a8SJean-Christophe PLAGNIOL-VILLARD 15502731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Disable HC interrupts */ 1551a5496a18SBecky Bruce ohci_writel(OHCI_INTR_MIE, &ohci->regs->intrdisable); 15522731b9a8SJean-Christophe PLAGNIOL-VILLARD 15532731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("USB HC reset_hc usb-%s: ctrl = 0x%X ;\n", 15542731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->slot_name, 1555a5496a18SBecky Bruce ohci_readl(&ohci->regs->control)); 15562731b9a8SJean-Christophe PLAGNIOL-VILLARD 15572731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Reset USB (needed by some controllers) */ 15582731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->hc_control = 0; 1559a5496a18SBecky Bruce ohci_writel(ohci->hc_control, &ohci->regs->control); 15602731b9a8SJean-Christophe PLAGNIOL-VILLARD 15612731b9a8SJean-Christophe PLAGNIOL-VILLARD /* HC Reset requires max 10 us delay */ 1562a5496a18SBecky Bruce ohci_writel(OHCI_HCR, &ohci->regs->cmdstatus); 1563a5496a18SBecky Bruce while ((ohci_readl(&ohci->regs->cmdstatus) & OHCI_HCR) != 0) { 15642731b9a8SJean-Christophe PLAGNIOL-VILLARD if (--timeout == 0) { 15652731b9a8SJean-Christophe PLAGNIOL-VILLARD err("USB HC reset timed out!"); 15662731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 15672731b9a8SJean-Christophe PLAGNIOL-VILLARD } 15682731b9a8SJean-Christophe PLAGNIOL-VILLARD udelay(1); 15692731b9a8SJean-Christophe PLAGNIOL-VILLARD } 15702731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 15712731b9a8SJean-Christophe PLAGNIOL-VILLARD } 15722731b9a8SJean-Christophe PLAGNIOL-VILLARD 15732731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 15742731b9a8SJean-Christophe PLAGNIOL-VILLARD 15752731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Start an OHCI controller, set the BUS operational 15762731b9a8SJean-Christophe PLAGNIOL-VILLARD * enable interrupts 15772731b9a8SJean-Christophe PLAGNIOL-VILLARD * connect the virtual root hub */ 15782731b9a8SJean-Christophe PLAGNIOL-VILLARD 15792731b9a8SJean-Christophe PLAGNIOL-VILLARD static int hc_start(ohci_t *ohci) 15802731b9a8SJean-Christophe PLAGNIOL-VILLARD { 15812731b9a8SJean-Christophe PLAGNIOL-VILLARD __u32 mask; 15822731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned int fminterval; 15832731b9a8SJean-Christophe PLAGNIOL-VILLARD 15842731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->disabled = 1; 15852731b9a8SJean-Christophe PLAGNIOL-VILLARD 15862731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Tell the controller where the control and bulk lists are 15872731b9a8SJean-Christophe PLAGNIOL-VILLARD * The lists are empty now. */ 15882731b9a8SJean-Christophe PLAGNIOL-VILLARD 1589a5496a18SBecky Bruce ohci_writel(0, &ohci->regs->ed_controlhead); 1590a5496a18SBecky Bruce ohci_writel(0, &ohci->regs->ed_bulkhead); 15912731b9a8SJean-Christophe PLAGNIOL-VILLARD 1592a5496a18SBecky Bruce ohci_writel((__u32)ohci->hcca, 1593a5496a18SBecky Bruce &ohci->regs->hcca); /* reset clears this */ 15942731b9a8SJean-Christophe PLAGNIOL-VILLARD 15952731b9a8SJean-Christophe PLAGNIOL-VILLARD fminterval = 0x2edf; 1596a5496a18SBecky Bruce ohci_writel((fminterval * 9) / 10, &ohci->regs->periodicstart); 15972731b9a8SJean-Christophe PLAGNIOL-VILLARD fminterval |= ((((fminterval - 210) * 6) / 7) << 16); 1598a5496a18SBecky Bruce ohci_writel(fminterval, &ohci->regs->fminterval); 1599a5496a18SBecky Bruce ohci_writel(0x628, &ohci->regs->lsthresh); 16002731b9a8SJean-Christophe PLAGNIOL-VILLARD 16012731b9a8SJean-Christophe PLAGNIOL-VILLARD /* start controller operations */ 16022731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->hc_control = OHCI_CONTROL_INIT | OHCI_USB_OPER; 16032731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->disabled = 0; 1604a5496a18SBecky Bruce ohci_writel(ohci->hc_control, &ohci->regs->control); 16052731b9a8SJean-Christophe PLAGNIOL-VILLARD 16062731b9a8SJean-Christophe PLAGNIOL-VILLARD /* disable all interrupts */ 16072731b9a8SJean-Christophe PLAGNIOL-VILLARD mask = (OHCI_INTR_SO | OHCI_INTR_WDH | OHCI_INTR_SF | OHCI_INTR_RD | 16082731b9a8SJean-Christophe PLAGNIOL-VILLARD OHCI_INTR_UE | OHCI_INTR_FNO | OHCI_INTR_RHSC | 16092731b9a8SJean-Christophe PLAGNIOL-VILLARD OHCI_INTR_OC | OHCI_INTR_MIE); 1610a5496a18SBecky Bruce ohci_writel(mask, &ohci->regs->intrdisable); 16112731b9a8SJean-Christophe PLAGNIOL-VILLARD /* clear all interrupts */ 16122731b9a8SJean-Christophe PLAGNIOL-VILLARD mask &= ~OHCI_INTR_MIE; 1613a5496a18SBecky Bruce ohci_writel(mask, &ohci->regs->intrstatus); 16142731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Choose the interrupts we care about now - but w/o MIE */ 16152731b9a8SJean-Christophe PLAGNIOL-VILLARD mask = OHCI_INTR_RHSC | OHCI_INTR_UE | OHCI_INTR_WDH | OHCI_INTR_SO; 1616a5496a18SBecky Bruce ohci_writel(mask, &ohci->regs->intrenable); 16172731b9a8SJean-Christophe PLAGNIOL-VILLARD 16182731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef OHCI_USE_NPS 16192731b9a8SJean-Christophe PLAGNIOL-VILLARD /* required for AMD-756 and some Mac platforms */ 1620a5496a18SBecky Bruce ohci_writel((roothub_a(ohci) | RH_A_NPS) & ~RH_A_PSM, 16212731b9a8SJean-Christophe PLAGNIOL-VILLARD &ohci->regs->roothub.a); 1622a5496a18SBecky Bruce ohci_writel(RH_HS_LPSC, &ohci->regs->roothub.status); 16232731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif /* OHCI_USE_NPS */ 16242731b9a8SJean-Christophe PLAGNIOL-VILLARD 16252731b9a8SJean-Christophe PLAGNIOL-VILLARD /* POTPGT delay is bits 24-31, in 2 ms units. */ 16262731b9a8SJean-Christophe PLAGNIOL-VILLARD mdelay((roothub_a(ohci) >> 23) & 0x1fe); 16272731b9a8SJean-Christophe PLAGNIOL-VILLARD 16282731b9a8SJean-Christophe PLAGNIOL-VILLARD /* connect the virtual root hub */ 16292731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->rh.devnum = 0; 16302731b9a8SJean-Christophe PLAGNIOL-VILLARD 16312731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 16322731b9a8SJean-Christophe PLAGNIOL-VILLARD } 16332731b9a8SJean-Christophe PLAGNIOL-VILLARD 16342731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 16352731b9a8SJean-Christophe PLAGNIOL-VILLARD 16362731b9a8SJean-Christophe PLAGNIOL-VILLARD /* an interrupt happens */ 16372731b9a8SJean-Christophe PLAGNIOL-VILLARD 1638c5613df5SHans de Goede static int hc_interrupt(ohci_t *ohci) 16392731b9a8SJean-Christophe PLAGNIOL-VILLARD { 16402731b9a8SJean-Christophe PLAGNIOL-VILLARD struct ohci_regs *regs = ohci->regs; 16412731b9a8SJean-Christophe PLAGNIOL-VILLARD int ints; 16422731b9a8SJean-Christophe PLAGNIOL-VILLARD int stat = -1; 16432731b9a8SJean-Christophe PLAGNIOL-VILLARD 16442731b9a8SJean-Christophe PLAGNIOL-VILLARD if ((ohci->hcca->done_head != 0) && 16452731b9a8SJean-Christophe PLAGNIOL-VILLARD !(m32_swap(ohci->hcca->done_head) & 0x01)) { 16462731b9a8SJean-Christophe PLAGNIOL-VILLARD ints = OHCI_INTR_WDH; 16472731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 1648a5496a18SBecky Bruce ints = ohci_readl(®s->intrstatus); 16492731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ints == ~(u32)0) { 16502731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->disabled++; 16512731b9a8SJean-Christophe PLAGNIOL-VILLARD err("%s device removed!", ohci->slot_name); 16522731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 16532731b9a8SJean-Christophe PLAGNIOL-VILLARD } else { 1654a5496a18SBecky Bruce ints &= ohci_readl(®s->intrenable); 16552731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ints == 0) { 16562731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("hc_interrupt: returning..\n"); 16572731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0xff; 16582731b9a8SJean-Christophe PLAGNIOL-VILLARD } 16592731b9a8SJean-Christophe PLAGNIOL-VILLARD } 16602731b9a8SJean-Christophe PLAGNIOL-VILLARD } 16612731b9a8SJean-Christophe PLAGNIOL-VILLARD 16622731b9a8SJean-Christophe PLAGNIOL-VILLARD /* dbg("Interrupt: %x frame: %x", ints, 16632731b9a8SJean-Christophe PLAGNIOL-VILLARD le16_to_cpu(ohci->hcca->frame_no)); */ 16642731b9a8SJean-Christophe PLAGNIOL-VILLARD 16652731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ints & OHCI_INTR_RHSC) 16662731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = 0xff; 16672731b9a8SJean-Christophe PLAGNIOL-VILLARD 16682731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ints & OHCI_INTR_UE) { 16692731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->disabled++; 16702731b9a8SJean-Christophe PLAGNIOL-VILLARD err("OHCI Unrecoverable Error, controller usb-%s disabled", 16712731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci->slot_name); 16722731b9a8SJean-Christophe PLAGNIOL-VILLARD /* e.g. due to PCI Master/Target Abort */ 16732731b9a8SJean-Christophe PLAGNIOL-VILLARD 16742731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 16752731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci_dump(ohci, 1); 16762731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 16775b84dd67SMike Frysinger mdelay(1); 16782731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 16792731b9a8SJean-Christophe PLAGNIOL-VILLARD /* FIXME: be optimistic, hope that bug won't repeat often. */ 16802731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Make some non-interrupt context restart the controller. */ 16812731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Count and limit the retries though; either hardware or */ 16822731b9a8SJean-Christophe PLAGNIOL-VILLARD /* software errors can go forever... */ 16832731b9a8SJean-Christophe PLAGNIOL-VILLARD hc_reset(ohci); 16842731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 16852731b9a8SJean-Christophe PLAGNIOL-VILLARD } 16862731b9a8SJean-Christophe PLAGNIOL-VILLARD 16872731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ints & OHCI_INTR_WDH) { 16885b84dd67SMike Frysinger mdelay(1); 1689a5496a18SBecky Bruce ohci_writel(OHCI_INTR_WDH, ®s->intrdisable); 1690a5496a18SBecky Bruce (void)ohci_readl(®s->intrdisable); /* flush */ 1691c5613df5SHans de Goede stat = dl_done_list(ohci); 1692a5496a18SBecky Bruce ohci_writel(OHCI_INTR_WDH, ®s->intrenable); 1693a5496a18SBecky Bruce (void)ohci_readl(®s->intrdisable); /* flush */ 16942731b9a8SJean-Christophe PLAGNIOL-VILLARD } 16952731b9a8SJean-Christophe PLAGNIOL-VILLARD 16962731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ints & OHCI_INTR_SO) { 16972731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("USB Schedule overrun\n"); 1698a5496a18SBecky Bruce ohci_writel(OHCI_INTR_SO, ®s->intrenable); 16992731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = -1; 17002731b9a8SJean-Christophe PLAGNIOL-VILLARD } 17012731b9a8SJean-Christophe PLAGNIOL-VILLARD 17022731b9a8SJean-Christophe PLAGNIOL-VILLARD /* FIXME: this assumes SOF (1/ms) interrupts don't get lost... */ 17032731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ints & OHCI_INTR_SF) { 17042731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned int frame = m16_swap(ohci->hcca->frame_no) & 1; 17055b84dd67SMike Frysinger mdelay(1); 1706a5496a18SBecky Bruce ohci_writel(OHCI_INTR_SF, ®s->intrdisable); 17072731b9a8SJean-Christophe PLAGNIOL-VILLARD if (ohci->ed_rm_list[frame] != NULL) 1708a5496a18SBecky Bruce ohci_writel(OHCI_INTR_SF, ®s->intrenable); 17092731b9a8SJean-Christophe PLAGNIOL-VILLARD stat = 0xff; 17102731b9a8SJean-Christophe PLAGNIOL-VILLARD } 17112731b9a8SJean-Christophe PLAGNIOL-VILLARD 1712a5496a18SBecky Bruce ohci_writel(ints, ®s->intrstatus); 17132731b9a8SJean-Christophe PLAGNIOL-VILLARD return stat; 17142731b9a8SJean-Christophe PLAGNIOL-VILLARD } 17152731b9a8SJean-Christophe PLAGNIOL-VILLARD 17162731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 17172731b9a8SJean-Christophe PLAGNIOL-VILLARD 17182731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 17192731b9a8SJean-Christophe PLAGNIOL-VILLARD 17202731b9a8SJean-Christophe PLAGNIOL-VILLARD /* De-allocate all resources.. */ 17212731b9a8SJean-Christophe PLAGNIOL-VILLARD 17222731b9a8SJean-Christophe PLAGNIOL-VILLARD static void hc_release_ohci(ohci_t *ohci) 17232731b9a8SJean-Christophe PLAGNIOL-VILLARD { 17242731b9a8SJean-Christophe PLAGNIOL-VILLARD dbg("USB HC release ohci usb-%s", ohci->slot_name); 17252731b9a8SJean-Christophe PLAGNIOL-VILLARD 17262731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ohci->disabled) 17272731b9a8SJean-Christophe PLAGNIOL-VILLARD hc_reset(ohci); 17282731b9a8SJean-Christophe PLAGNIOL-VILLARD } 17292731b9a8SJean-Christophe PLAGNIOL-VILLARD 17302731b9a8SJean-Christophe PLAGNIOL-VILLARD /*-------------------------------------------------------------------------*/ 17312731b9a8SJean-Christophe PLAGNIOL-VILLARD 17322731b9a8SJean-Christophe PLAGNIOL-VILLARD /* 17332731b9a8SJean-Christophe PLAGNIOL-VILLARD * low level initalisation routine, called from usb.c 17342731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 17352731b9a8SJean-Christophe PLAGNIOL-VILLARD static char ohci_inited = 0; 17362731b9a8SJean-Christophe PLAGNIOL-VILLARD 173706d513ecSTroy Kisky int usb_lowlevel_init(int index, enum usb_init_type init, void **controller) 17382731b9a8SJean-Christophe PLAGNIOL-VILLARD { 17392731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_PCI_OHCI 17402731b9a8SJean-Christophe PLAGNIOL-VILLARD pci_dev_t pdev; 17412731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 17422731b9a8SJean-Christophe PLAGNIOL-VILLARD 17432731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_USB_OHCI_CPU_INIT 17442731b9a8SJean-Christophe PLAGNIOL-VILLARD /* cpu dependant init */ 17452731b9a8SJean-Christophe PLAGNIOL-VILLARD if (usb_cpu_init()) 17462731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 17472731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 17482731b9a8SJean-Christophe PLAGNIOL-VILLARD 17492731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_USB_OHCI_BOARD_INIT 17502731b9a8SJean-Christophe PLAGNIOL-VILLARD /* board dependant init */ 175116297cfbSMateusz Zalega if (board_usb_init(index, USB_INIT_HOST)) 17522731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 17532731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 17542731b9a8SJean-Christophe PLAGNIOL-VILLARD memset(&gohci, 0, sizeof(ohci_t)); 17552731b9a8SJean-Christophe PLAGNIOL-VILLARD 17562731b9a8SJean-Christophe PLAGNIOL-VILLARD /* align the storage */ 17572731b9a8SJean-Christophe PLAGNIOL-VILLARD if ((__u32)&ghcca[0] & 0xff) { 17582731b9a8SJean-Christophe PLAGNIOL-VILLARD err("HCCA not aligned!!"); 17592731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 17602731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1761*26548bb2SHans de Goede gohci.hcca = &ghcca[0]; 1762*26548bb2SHans de Goede info("aligned ghcca %p", gohci.hcca); 1763*26548bb2SHans de Goede memset(gohci.hcca, 0, sizeof(struct ohci_hcca)); 17642731b9a8SJean-Christophe PLAGNIOL-VILLARD 17652731b9a8SJean-Christophe PLAGNIOL-VILLARD gohci.disabled = 1; 17662731b9a8SJean-Christophe PLAGNIOL-VILLARD gohci.sleeping = 0; 17672731b9a8SJean-Christophe PLAGNIOL-VILLARD gohci.irq = -1; 17682731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_PCI_OHCI 17692731b9a8SJean-Christophe PLAGNIOL-VILLARD pdev = pci_find_devices(ohci_pci_ids, CONFIG_PCI_OHCI_DEVNO); 17702731b9a8SJean-Christophe PLAGNIOL-VILLARD 17712731b9a8SJean-Christophe PLAGNIOL-VILLARD if (pdev != -1) { 17722731b9a8SJean-Christophe PLAGNIOL-VILLARD u16 vid, did; 17732731b9a8SJean-Christophe PLAGNIOL-VILLARD u32 base; 17742731b9a8SJean-Christophe PLAGNIOL-VILLARD pci_read_config_word(pdev, PCI_VENDOR_ID, &vid); 17752731b9a8SJean-Christophe PLAGNIOL-VILLARD pci_read_config_word(pdev, PCI_DEVICE_ID, &did); 17762731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("OHCI pci controller (%04x, %04x) found @(%d:%d:%d)\n", 17772731b9a8SJean-Christophe PLAGNIOL-VILLARD vid, did, (pdev >> 16) & 0xff, 17782731b9a8SJean-Christophe PLAGNIOL-VILLARD (pdev >> 11) & 0x1f, (pdev >> 8) & 0x7); 17792731b9a8SJean-Christophe PLAGNIOL-VILLARD pci_read_config_dword(pdev, PCI_BASE_ADDRESS_0, &base); 17802731b9a8SJean-Christophe PLAGNIOL-VILLARD printf("OHCI regs address 0x%08x\n", base); 17812731b9a8SJean-Christophe PLAGNIOL-VILLARD gohci.regs = (struct ohci_regs *)base; 17822731b9a8SJean-Christophe PLAGNIOL-VILLARD } else 17832731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 17842731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 17852731b9a8SJean-Christophe PLAGNIOL-VILLARD gohci.regs = (struct ohci_regs *)CONFIG_SYS_USB_OHCI_REGS_BASE; 17862731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 17872731b9a8SJean-Christophe PLAGNIOL-VILLARD 17882731b9a8SJean-Christophe PLAGNIOL-VILLARD gohci.flags = 0; 17892731b9a8SJean-Christophe PLAGNIOL-VILLARD gohci.slot_name = CONFIG_SYS_USB_OHCI_SLOT_NAME; 17902731b9a8SJean-Christophe PLAGNIOL-VILLARD 17912731b9a8SJean-Christophe PLAGNIOL-VILLARD if (hc_reset (&gohci) < 0) { 17922731b9a8SJean-Christophe PLAGNIOL-VILLARD hc_release_ohci (&gohci); 17932731b9a8SJean-Christophe PLAGNIOL-VILLARD err ("can't reset usb-%s", gohci.slot_name); 17942731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_USB_OHCI_BOARD_INIT 17952731b9a8SJean-Christophe PLAGNIOL-VILLARD /* board dependant cleanup */ 179616297cfbSMateusz Zalega board_usb_cleanup(index, USB_INIT_HOST); 17972731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 17982731b9a8SJean-Christophe PLAGNIOL-VILLARD 17992731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_USB_OHCI_CPU_INIT 18002731b9a8SJean-Christophe PLAGNIOL-VILLARD /* cpu dependant cleanup */ 18012731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_cpu_init_fail(); 18022731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 18032731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 18042731b9a8SJean-Christophe PLAGNIOL-VILLARD } 18052731b9a8SJean-Christophe PLAGNIOL-VILLARD 18062731b9a8SJean-Christophe PLAGNIOL-VILLARD if (hc_start(&gohci) < 0) { 18072731b9a8SJean-Christophe PLAGNIOL-VILLARD err("can't start usb-%s", gohci.slot_name); 18082731b9a8SJean-Christophe PLAGNIOL-VILLARD hc_release_ohci(&gohci); 18092731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Initialization failed */ 18102731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_USB_OHCI_BOARD_INIT 18112731b9a8SJean-Christophe PLAGNIOL-VILLARD /* board dependant cleanup */ 18122731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_board_stop(); 18132731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 18142731b9a8SJean-Christophe PLAGNIOL-VILLARD 18152731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_USB_OHCI_CPU_INIT 18162731b9a8SJean-Christophe PLAGNIOL-VILLARD /* cpu dependant cleanup */ 18172731b9a8SJean-Christophe PLAGNIOL-VILLARD usb_cpu_stop(); 18182731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 18192731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 18202731b9a8SJean-Christophe PLAGNIOL-VILLARD } 18212731b9a8SJean-Christophe PLAGNIOL-VILLARD 18222731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG 18232731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci_dump(&gohci, 1); 18242731b9a8SJean-Christophe PLAGNIOL-VILLARD #else 18255b84dd67SMike Frysinger mdelay(1); 18262731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 18272731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci_inited = 1; 18282731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 18292731b9a8SJean-Christophe PLAGNIOL-VILLARD } 18302731b9a8SJean-Christophe PLAGNIOL-VILLARD 1831c7e3b2b5SLucas Stach int usb_lowlevel_stop(int index) 18322731b9a8SJean-Christophe PLAGNIOL-VILLARD { 18332731b9a8SJean-Christophe PLAGNIOL-VILLARD /* this gets called really early - before the controller has */ 18342731b9a8SJean-Christophe PLAGNIOL-VILLARD /* even been initialized! */ 18352731b9a8SJean-Christophe PLAGNIOL-VILLARD if (!ohci_inited) 18362731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 18372731b9a8SJean-Christophe PLAGNIOL-VILLARD /* TODO release any interrupts, etc. */ 18382731b9a8SJean-Christophe PLAGNIOL-VILLARD /* call hc_release_ohci() here ? */ 18392731b9a8SJean-Christophe PLAGNIOL-VILLARD hc_reset(&gohci); 18402731b9a8SJean-Christophe PLAGNIOL-VILLARD 18412731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_USB_OHCI_BOARD_INIT 18422731b9a8SJean-Christophe PLAGNIOL-VILLARD /* board dependant cleanup */ 18432731b9a8SJean-Christophe PLAGNIOL-VILLARD if (usb_board_stop()) 18442731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 18452731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 18462731b9a8SJean-Christophe PLAGNIOL-VILLARD 18472731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_USB_OHCI_CPU_INIT 18482731b9a8SJean-Christophe PLAGNIOL-VILLARD /* cpu dependant cleanup */ 18492731b9a8SJean-Christophe PLAGNIOL-VILLARD if (usb_cpu_stop()) 18502731b9a8SJean-Christophe PLAGNIOL-VILLARD return -1; 18512731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif 18522731b9a8SJean-Christophe PLAGNIOL-VILLARD /* This driver is no longer initialised. It needs a new low-level 18532731b9a8SJean-Christophe PLAGNIOL-VILLARD * init (board/cpu) before it can be used again. */ 18542731b9a8SJean-Christophe PLAGNIOL-VILLARD ohci_inited = 0; 18552731b9a8SJean-Christophe PLAGNIOL-VILLARD return 0; 18562731b9a8SJean-Christophe PLAGNIOL-VILLARD } 1857c5613df5SHans de Goede 1858c5613df5SHans de Goede int submit_control_msg(struct usb_device *dev, unsigned long pipe, 1859c5613df5SHans de Goede void *buffer, int transfer_len, struct devrequest *setup) 1860c5613df5SHans de Goede { 1861c5613df5SHans de Goede return _ohci_submit_control_msg(&gohci, dev, pipe, buffer, 1862c5613df5SHans de Goede transfer_len, setup); 1863c5613df5SHans de Goede } 1864