109258a9dSJon Lin // SPDX-License-Identifier: GPL-2.0-only 2c1cd6cb6SAndy Yan /* 309258a9dSJon Lin * Rockchip Serial Flash Controller Driver 4c1cd6cb6SAndy Yan * 509258a9dSJon Lin * Copyright (c) 2017-2021, Rockchip Inc. 609258a9dSJon Lin * Author: Shawn Lin <shawn.lin@rock-chips.com> 709258a9dSJon Lin * Chris Morgan <macromorgan@hotmail.com> 809258a9dSJon Lin * Jon Lin <Jon.lin@rock-chips.com> 9c1cd6cb6SAndy Yan */ 10c1cd6cb6SAndy Yan 1109258a9dSJon Lin #include <asm/io.h> 1237911cf6SAndy Yan #include <bouncebuf.h> 13c1cd6cb6SAndy Yan #include <clk.h> 14c1cd6cb6SAndy Yan #include <dm.h> 1509258a9dSJon Lin #include <linux/bitops.h> 1609258a9dSJon Lin #include <linux/delay.h> 1709258a9dSJon Lin #include <linux/iopoll.h> 18c1cd6cb6SAndy Yan #include <spi.h> 1909258a9dSJon Lin #include <spi-mem.h> 20c1cd6cb6SAndy Yan 2109258a9dSJon Lin /* System control */ 2209258a9dSJon Lin #define SFC_CTRL 0x0 2309258a9dSJon Lin #define SFC_CTRL_PHASE_SEL_NEGETIVE BIT(1) 2409258a9dSJon Lin #define SFC_CTRL_CMD_BITS_SHIFT 8 2509258a9dSJon Lin #define SFC_CTRL_ADDR_BITS_SHIFT 10 2609258a9dSJon Lin #define SFC_CTRL_DATA_BITS_SHIFT 12 27c1cd6cb6SAndy Yan 2809258a9dSJon Lin /* Interrupt mask */ 2909258a9dSJon Lin #define SFC_IMR 0x4 3009258a9dSJon Lin #define SFC_IMR_RX_FULL BIT(0) 3109258a9dSJon Lin #define SFC_IMR_RX_UFLOW BIT(1) 3209258a9dSJon Lin #define SFC_IMR_TX_OFLOW BIT(2) 3309258a9dSJon Lin #define SFC_IMR_TX_EMPTY BIT(3) 3409258a9dSJon Lin #define SFC_IMR_TRAN_FINISH BIT(4) 3509258a9dSJon Lin #define SFC_IMR_BUS_ERR BIT(5) 3609258a9dSJon Lin #define SFC_IMR_NSPI_ERR BIT(6) 3709258a9dSJon Lin #define SFC_IMR_DMA BIT(7) 3839b850deSJon Lin 3909258a9dSJon Lin /* Interrupt clear */ 4009258a9dSJon Lin #define SFC_ICLR 0x8 4109258a9dSJon Lin #define SFC_ICLR_RX_FULL BIT(0) 4209258a9dSJon Lin #define SFC_ICLR_RX_UFLOW BIT(1) 4309258a9dSJon Lin #define SFC_ICLR_TX_OFLOW BIT(2) 4409258a9dSJon Lin #define SFC_ICLR_TX_EMPTY BIT(3) 4509258a9dSJon Lin #define SFC_ICLR_TRAN_FINISH BIT(4) 4609258a9dSJon Lin #define SFC_ICLR_BUS_ERR BIT(5) 4709258a9dSJon Lin #define SFC_ICLR_NSPI_ERR BIT(6) 4809258a9dSJon Lin #define SFC_ICLR_DMA BIT(7) 4939b850deSJon Lin 5009258a9dSJon Lin /* FIFO threshold level */ 5109258a9dSJon Lin #define SFC_FTLR 0xc 5209258a9dSJon Lin #define SFC_FTLR_TX_SHIFT 0 5309258a9dSJon Lin #define SFC_FTLR_TX_MASK 0x1f 5409258a9dSJon Lin #define SFC_FTLR_RX_SHIFT 8 5509258a9dSJon Lin #define SFC_FTLR_RX_MASK 0x1f 56c6d59f03SAndy Yan 5709258a9dSJon Lin /* Reset FSM and FIFO */ 5809258a9dSJon Lin #define SFC_RCVR 0x10 5909258a9dSJon Lin #define SFC_RCVR_RESET BIT(0) 60c6d59f03SAndy Yan 6109258a9dSJon Lin /* Enhanced mode */ 6209258a9dSJon Lin #define SFC_AX 0x14 63c6d59f03SAndy Yan 6409258a9dSJon Lin /* Address Bit number */ 6509258a9dSJon Lin #define SFC_ABIT 0x18 66c6d59f03SAndy Yan 6709258a9dSJon Lin /* Interrupt status */ 6809258a9dSJon Lin #define SFC_ISR 0x1c 6909258a9dSJon Lin #define SFC_ISR_RX_FULL_SHIFT BIT(0) 7009258a9dSJon Lin #define SFC_ISR_RX_UFLOW_SHIFT BIT(1) 7109258a9dSJon Lin #define SFC_ISR_TX_OFLOW_SHIFT BIT(2) 7209258a9dSJon Lin #define SFC_ISR_TX_EMPTY_SHIFT BIT(3) 7309258a9dSJon Lin #define SFC_ISR_TX_FINISH_SHIFT BIT(4) 7409258a9dSJon Lin #define SFC_ISR_BUS_ERR_SHIFT BIT(5) 7509258a9dSJon Lin #define SFC_ISR_NSPI_ERR_SHIFT BIT(6) 7609258a9dSJon Lin #define SFC_ISR_DMA_SHIFT BIT(7) 77c6d59f03SAndy Yan 7809258a9dSJon Lin /* FIFO status */ 7909258a9dSJon Lin #define SFC_FSR 0x20 8009258a9dSJon Lin #define SFC_FSR_TX_IS_FULL BIT(0) 8109258a9dSJon Lin #define SFC_FSR_TX_IS_EMPTY BIT(1) 8209258a9dSJon Lin #define SFC_FSR_RX_IS_EMPTY BIT(2) 8309258a9dSJon Lin #define SFC_FSR_RX_IS_FULL BIT(3) 8409258a9dSJon Lin #define SFC_FSR_TXLV_MASK GENMASK(12, 8) 8509258a9dSJon Lin #define SFC_FSR_TXLV_SHIFT 8 8609258a9dSJon Lin #define SFC_FSR_RXLV_MASK GENMASK(20, 16) 8709258a9dSJon Lin #define SFC_FSR_RXLV_SHIFT 16 88c6d59f03SAndy Yan 8909258a9dSJon Lin /* FSM status */ 9009258a9dSJon Lin #define SFC_SR 0x24 9109258a9dSJon Lin #define SFC_SR_IS_IDLE 0x0 9209258a9dSJon Lin #define SFC_SR_IS_BUSY 0x1 93c6d59f03SAndy Yan 9409258a9dSJon Lin /* Raw interrupt status */ 9509258a9dSJon Lin #define SFC_RISR 0x28 9609258a9dSJon Lin #define SFC_RISR_RX_FULL BIT(0) 9709258a9dSJon Lin #define SFC_RISR_RX_UNDERFLOW BIT(1) 9809258a9dSJon Lin #define SFC_RISR_TX_OVERFLOW BIT(2) 9909258a9dSJon Lin #define SFC_RISR_TX_EMPTY BIT(3) 10009258a9dSJon Lin #define SFC_RISR_TRAN_FINISH BIT(4) 10109258a9dSJon Lin #define SFC_RISR_BUS_ERR BIT(5) 10209258a9dSJon Lin #define SFC_RISR_NSPI_ERR BIT(6) 10309258a9dSJon Lin #define SFC_RISR_DMA BIT(7) 104c6d59f03SAndy Yan 10509258a9dSJon Lin /* Version */ 10609258a9dSJon Lin #define SFC_VER 0x2C 107fa413375SJon Lin #define SFC_VER_3 0x3 108fa413375SJon Lin #define SFC_VER_4 0x4 10932ed8ff2SJon Lin #define SFC_VER_5 0x5 110a907fe78SJon Lin #define SFC_VER_6 0x6 111927ffb25SJon Lin #define SFC_VER_8 0x8 112fa413375SJon Lin 11309258a9dSJon Lin /* Delay line controller resiter */ 11409258a9dSJon Lin #define SFC_DLL_CTRL0 0x3C 11509258a9dSJon Lin #define SFC_DLL_CTRL0_SCLK_SMP_DLL BIT(15) 11609258a9dSJon Lin #define SFC_DLL_CTRL0_DLL_MAX_VER4 0xFFU 11709258a9dSJon Lin #define SFC_DLL_CTRL0_DLL_MAX_VER5 0x1FFU 1183959311fSJon Lin 11909258a9dSJon Lin /* Master trigger */ 12009258a9dSJon Lin #define SFC_DMA_TRIGGER 0x80 121452649e0SJon Lin #define SFC_DMA_TRIGGER_START 1 122c1cd6cb6SAndy Yan 12309258a9dSJon Lin /* Src or Dst addr for master */ 12409258a9dSJon Lin #define SFC_DMA_ADDR 0x84 12509258a9dSJon Lin 12609258a9dSJon Lin /* Length control register extension 32GB */ 12709258a9dSJon Lin #define SFC_LEN_CTRL 0x88 12809258a9dSJon Lin #define SFC_LEN_CTRL_TRB_SEL 1 12909258a9dSJon Lin #define SFC_LEN_EXT 0x8C 13009258a9dSJon Lin 13109258a9dSJon Lin /* Command */ 13209258a9dSJon Lin #define SFC_CMD 0x100 13309258a9dSJon Lin #define SFC_CMD_IDX_SHIFT 0 13409258a9dSJon Lin #define SFC_CMD_DUMMY_SHIFT 8 13509258a9dSJon Lin #define SFC_CMD_DIR_SHIFT 12 13609258a9dSJon Lin #define SFC_CMD_DIR_RD 0 13709258a9dSJon Lin #define SFC_CMD_DIR_WR 1 13809258a9dSJon Lin #define SFC_CMD_ADDR_SHIFT 14 13909258a9dSJon Lin #define SFC_CMD_ADDR_0BITS 0 14009258a9dSJon Lin #define SFC_CMD_ADDR_24BITS 1 14109258a9dSJon Lin #define SFC_CMD_ADDR_32BITS 2 14209258a9dSJon Lin #define SFC_CMD_ADDR_XBITS 3 14309258a9dSJon Lin #define SFC_CMD_TRAN_BYTES_SHIFT 16 14409258a9dSJon Lin #define SFC_CMD_CS_SHIFT 30 14509258a9dSJon Lin 14609258a9dSJon Lin /* Address */ 14709258a9dSJon Lin #define SFC_ADDR 0x104 14809258a9dSJon Lin 14909258a9dSJon Lin /* Data */ 15009258a9dSJon Lin #define SFC_DATA 0x108 15109258a9dSJon Lin 1521f772471SJon Lin #define SFC_CS1_REG_OFFSET 0x200 1531f772471SJon Lin 1541f772471SJon Lin #define SFC_MAX_CHIPSELECT_NUM 2 15509258a9dSJon Lin 15609258a9dSJon Lin /* The SFC can transfer max 16KB - 1 at one time 15709258a9dSJon Lin * we set it to 15.5KB here for alignment. 15809258a9dSJon Lin */ 15909258a9dSJon Lin #define SFC_MAX_IOSIZE_VER3 (512 * 31) 16009258a9dSJon Lin 16109258a9dSJon Lin #define SFC_MAX_IOSIZE_VER4 (0xFFFFFFFFU) 16209258a9dSJon Lin 16309258a9dSJon Lin /* DMA is only enabled for large data transmission */ 16409258a9dSJon Lin #define SFC_DMA_TRANS_THRETHOLD (0x40) 16509258a9dSJon Lin 16609258a9dSJon Lin /* Maximum clock values from datasheet suggest keeping clock value under 167452649e0SJon Lin * 150MHz. No minimum or average value is suggested. 16809258a9dSJon Lin */ 169452649e0SJon Lin #define SFC_MAX_SPEED (150 * 1000 * 1000) 17089eef20dSJon Lin #define SFC_DLL_THRESHOLD_RATE (50 * 1000 * 1000) 17189eef20dSJon Lin 17289eef20dSJon Lin #define SFC_DLL_TRANING_STEP 10 /* Training step */ 17389eef20dSJon Lin #define SFC_DLL_TRANING_VALID_WINDOW 80 /* Training Valid DLL winbow */ 174c1cd6cb6SAndy Yan 175c1cd6cb6SAndy Yan struct rockchip_sfc { 176452649e0SJon Lin struct udevice *dev; 17709258a9dSJon Lin void __iomem *regbase; 17809258a9dSJon Lin struct clk hclk; 179c1cd6cb6SAndy Yan struct clk clk; 18009258a9dSJon Lin u32 max_freq; 1811f772471SJon Lin u32 cur_speed; 1821f772471SJon Lin u32 cur_real_speed; 1831f772471SJon Lin u32 speed[SFC_MAX_CHIPSELECT_NUM]; 18409258a9dSJon Lin bool use_dma; 185fa413375SJon Lin u32 max_iosize; 18609258a9dSJon Lin u16 version; 18720202e05SJon Lin 18820202e05SJon Lin u32 last_async_size; 18920202e05SJon Lin u32 async; 1901f772471SJon Lin u32 dll_cells[SFC_MAX_CHIPSELECT_NUM]; 19189eef20dSJon Lin u32 max_dll_cells; 192c1cd6cb6SAndy Yan }; 193c1cd6cb6SAndy Yan 19409258a9dSJon Lin static int rockchip_sfc_reset(struct rockchip_sfc *sfc) 19509258a9dSJon Lin { 19609258a9dSJon Lin int err; 19709258a9dSJon Lin u32 status; 19809258a9dSJon Lin 19909258a9dSJon Lin writel(SFC_RCVR_RESET, sfc->regbase + SFC_RCVR); 20009258a9dSJon Lin 20109258a9dSJon Lin err = readl_poll_timeout(sfc->regbase + SFC_RCVR, status, 20209258a9dSJon Lin !(status & SFC_RCVR_RESET), 20309258a9dSJon Lin 1000000); 20409258a9dSJon Lin if (err) 20509258a9dSJon Lin printf("SFC reset never finished\n"); 20609258a9dSJon Lin 20709258a9dSJon Lin /* Still need to clear the masked interrupt from RISR */ 20809258a9dSJon Lin writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR); 20909258a9dSJon Lin 21009258a9dSJon Lin return err; 21109258a9dSJon Lin } 21209258a9dSJon Lin 21309258a9dSJon Lin static u16 rockchip_sfc_get_version(struct rockchip_sfc *sfc) 21409258a9dSJon Lin { 21509258a9dSJon Lin return (u16)(readl(sfc->regbase + SFC_VER) & 0xffff); 21609258a9dSJon Lin } 21709258a9dSJon Lin 21809258a9dSJon Lin static u32 rockchip_sfc_get_max_iosize(struct rockchip_sfc *sfc) 21909258a9dSJon Lin { 22009258a9dSJon Lin if (rockchip_sfc_get_version(sfc) >= SFC_VER_4) 22109258a9dSJon Lin return SFC_MAX_IOSIZE_VER4; 22209258a9dSJon Lin 22309258a9dSJon Lin return SFC_MAX_IOSIZE_VER3; 22409258a9dSJon Lin } 22509258a9dSJon Lin 22689eef20dSJon Lin static u32 rockchip_sfc_get_max_dll_cells(struct rockchip_sfc *sfc) 22789eef20dSJon Lin { 22889eef20dSJon Lin switch (rockchip_sfc_get_version(sfc)) { 229927ffb25SJon Lin case SFC_VER_8: 230a907fe78SJon Lin case SFC_VER_6: 23189eef20dSJon Lin case SFC_VER_5: 23289eef20dSJon Lin return SFC_DLL_CTRL0_DLL_MAX_VER5; 23389eef20dSJon Lin case SFC_VER_4: 23489eef20dSJon Lin return SFC_DLL_CTRL0_DLL_MAX_VER4; 23589eef20dSJon Lin default: 23689eef20dSJon Lin return 0; 23789eef20dSJon Lin } 23889eef20dSJon Lin } 23989eef20dSJon Lin 2401f772471SJon Lin static __maybe_unused void rockchip_sfc_set_delay_lines(struct rockchip_sfc *sfc, u16 cells, u8 cs) 24189eef20dSJon Lin { 24289eef20dSJon Lin u16 cell_max = (u16)rockchip_sfc_get_max_dll_cells(sfc); 24389eef20dSJon Lin u32 val = 0; 24489eef20dSJon Lin 24589eef20dSJon Lin if (cells > cell_max) 24689eef20dSJon Lin cells = cell_max; 24789eef20dSJon Lin 24889eef20dSJon Lin if (cells) 24989eef20dSJon Lin val = SFC_DLL_CTRL0_SCLK_SMP_DLL | cells; 25089eef20dSJon Lin 2511f772471SJon Lin writel(val, sfc->regbase + cs * SFC_CS1_REG_OFFSET + SFC_DLL_CTRL0); 25289eef20dSJon Lin } 25389eef20dSJon Lin 25409258a9dSJon Lin static int rockchip_sfc_init(struct rockchip_sfc *sfc) 25509258a9dSJon Lin { 25609258a9dSJon Lin writel(0, sfc->regbase + SFC_CTRL); 25709258a9dSJon Lin if (rockchip_sfc_get_version(sfc) >= SFC_VER_4) 25809258a9dSJon Lin writel(SFC_LEN_CTRL_TRB_SEL, sfc->regbase + SFC_LEN_CTRL); 25909258a9dSJon Lin 26009258a9dSJon Lin return 0; 26109258a9dSJon Lin } 26209258a9dSJon Lin 263c1cd6cb6SAndy Yan static int rockchip_sfc_ofdata_to_platdata(struct udevice *bus) 264c1cd6cb6SAndy Yan { 26509258a9dSJon Lin struct rockchip_sfc *sfc = dev_get_platdata(bus); 2665b4dcfe0SJason Zhu 26709258a9dSJon Lin sfc->regbase = dev_read_addr_ptr(bus); 26809258a9dSJon Lin if (ofnode_read_bool(dev_ofnode(bus), "sfc-no-dma")) 26909258a9dSJon Lin sfc->use_dma = false; 27009258a9dSJon Lin else 27109258a9dSJon Lin sfc->use_dma = true; 2725b4dcfe0SJason Zhu #if CONFIG_IS_ENABLED(CLK) 273c1cd6cb6SAndy Yan int ret; 274c1cd6cb6SAndy Yan 275c1cd6cb6SAndy Yan ret = clk_get_by_index(bus, 0, &sfc->clk); 276c1cd6cb6SAndy Yan if (ret < 0) { 27714b86dc9SJon Lin printf("Could not get clock for %s: %d\n", bus->name, ret); 278c1cd6cb6SAndy Yan return ret; 279c1cd6cb6SAndy Yan } 28009258a9dSJon Lin 28109258a9dSJon Lin ret = clk_get_by_index(bus, 1, &sfc->hclk); 28209258a9dSJon Lin if (ret < 0) { 28309258a9dSJon Lin printf("Could not get ahb clock for %s: %d\n", bus->name, ret); 28409258a9dSJon Lin return ret; 28509258a9dSJon Lin } 2865b4dcfe0SJason Zhu #endif 287c1cd6cb6SAndy Yan 288c1cd6cb6SAndy Yan return 0; 289c1cd6cb6SAndy Yan } 290c1cd6cb6SAndy Yan 291c1cd6cb6SAndy Yan static int rockchip_sfc_probe(struct udevice *bus) 292c1cd6cb6SAndy Yan { 29309258a9dSJon Lin struct rockchip_sfc *sfc = dev_get_platdata(bus); 29409258a9dSJon Lin int ret; 295c1cd6cb6SAndy Yan 29609258a9dSJon Lin #if CONFIG_IS_ENABLED(CLK) 29709258a9dSJon Lin ret = clk_enable(&sfc->hclk); 29809258a9dSJon Lin if (ret) 299452649e0SJon Lin dev_dbg(sfc->dev, "sfc Enable ahb clock fail %s: %d\n", bus->name, ret); 30009258a9dSJon Lin 30109258a9dSJon Lin ret = clk_enable(&sfc->clk); 30209258a9dSJon Lin if (ret) 303452649e0SJon Lin dev_dbg(sfc->dev, "sfc Enable clock fail for %s: %d\n", bus->name, ret); 30409258a9dSJon Lin #endif 30509258a9dSJon Lin 30609258a9dSJon Lin ret = rockchip_sfc_init(sfc); 30709258a9dSJon Lin if (ret) 30809258a9dSJon Lin goto err_init; 30909258a9dSJon Lin 31009258a9dSJon Lin sfc->max_iosize = rockchip_sfc_get_max_iosize(sfc); 31109258a9dSJon Lin sfc->version = rockchip_sfc_get_version(sfc); 312452649e0SJon Lin sfc->max_freq = SFC_MAX_SPEED; 313452649e0SJon Lin sfc->dev = bus; 314fa413375SJon Lin 315c1cd6cb6SAndy Yan return 0; 316c1cd6cb6SAndy Yan 31709258a9dSJon Lin err_init: 31809258a9dSJon Lin #if CONFIG_IS_ENABLED(CLK) 31909258a9dSJon Lin clk_disable(&sfc->clk); 32009258a9dSJon Lin clk_disable(&sfc->hclk); 32109258a9dSJon Lin #endif 322c1cd6cb6SAndy Yan 323c1cd6cb6SAndy Yan return ret; 324c1cd6cb6SAndy Yan } 325c1cd6cb6SAndy Yan 3264e4d6eb6SJon Lin static int rockchip_sfc_wait_txfifo_ready(struct rockchip_sfc *sfc, u32 timeout_us) 3277ddc1c35SJon Lin { 3284e4d6eb6SJon Lin int ret = 0; 3294e4d6eb6SJon Lin u32 status; 3307ddc1c35SJon Lin 3314e4d6eb6SJon Lin ret = readl_poll_timeout(sfc->regbase + SFC_FSR, status, 3324e4d6eb6SJon Lin status & SFC_FSR_TXLV_MASK, 3334e4d6eb6SJon Lin timeout_us); 3344e4d6eb6SJon Lin if (ret) { 3354e4d6eb6SJon Lin dev_dbg(sfc->dev, "sfc wait tx fifo timeout\n"); 3367ddc1c35SJon Lin 3377ddc1c35SJon Lin return -ETIMEDOUT; 33809258a9dSJon Lin } 3394e4d6eb6SJon Lin 3404e4d6eb6SJon Lin return (status & SFC_FSR_TXLV_MASK) >> SFC_FSR_TXLV_SHIFT; 34109258a9dSJon Lin } 3427ddc1c35SJon Lin 3434e4d6eb6SJon Lin static int rockchip_sfc_wait_rxfifo_ready(struct rockchip_sfc *sfc, u32 timeout_us) 3444e4d6eb6SJon Lin { 3454e4d6eb6SJon Lin int ret = 0; 3464e4d6eb6SJon Lin u32 status; 3474e4d6eb6SJon Lin 3484e4d6eb6SJon Lin ret = readl_poll_timeout(sfc->regbase + SFC_FSR, status, 3494e4d6eb6SJon Lin status & SFC_FSR_RXLV_MASK, 3504e4d6eb6SJon Lin timeout_us); 3514e4d6eb6SJon Lin if (ret) { 3524e4d6eb6SJon Lin dev_dbg(sfc->dev, "sfc wait rx fifo timeout\n"); 3534e4d6eb6SJon Lin 3544e4d6eb6SJon Lin return -ETIMEDOUT; 3554e4d6eb6SJon Lin } 3564e4d6eb6SJon Lin 3574e4d6eb6SJon Lin return (status & SFC_FSR_RXLV_MASK) >> SFC_FSR_RXLV_SHIFT; 35809258a9dSJon Lin } 35909258a9dSJon Lin 36009258a9dSJon Lin static void rockchip_sfc_adjust_op_work(struct spi_mem_op *op) 36109258a9dSJon Lin { 36209258a9dSJon Lin if (unlikely(op->dummy.nbytes && !op->addr.nbytes)) { 36309258a9dSJon Lin /* 36409258a9dSJon Lin * SFC not support output DUMMY cycles right after CMD cycles, so 36509258a9dSJon Lin * treat it as ADDR cycles. 36609258a9dSJon Lin */ 36709258a9dSJon Lin op->addr.nbytes = op->dummy.nbytes; 36809258a9dSJon Lin op->addr.buswidth = op->dummy.buswidth; 36909258a9dSJon Lin op->addr.val = 0xFFFFFFFFF; 37009258a9dSJon Lin 37109258a9dSJon Lin op->dummy.nbytes = 0; 37209258a9dSJon Lin } 37309258a9dSJon Lin } 37409258a9dSJon Lin 37509258a9dSJon Lin static int rockchip_sfc_wait_for_dma_finished(struct rockchip_sfc *sfc, int timeout) 37609258a9dSJon Lin { 37709258a9dSJon Lin unsigned long tbase; 37809258a9dSJon Lin 37909258a9dSJon Lin /* Wait for the DMA interrupt status */ 38009258a9dSJon Lin tbase = get_timer(0); 38109258a9dSJon Lin while (!(readl(sfc->regbase + SFC_RISR) & SFC_RISR_DMA)) { 38209258a9dSJon Lin if (get_timer(tbase) > timeout) { 38309258a9dSJon Lin printf("dma timeout\n"); 384915fcf0cSAndy Yan rockchip_sfc_reset(sfc); 38509258a9dSJon Lin 386915fcf0cSAndy Yan return -ETIMEDOUT; 387915fcf0cSAndy Yan } 38809258a9dSJon Lin 38909258a9dSJon Lin udelay(1); 390915fcf0cSAndy Yan } 391915fcf0cSAndy Yan 39209258a9dSJon Lin writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR); 39309258a9dSJon Lin 394915fcf0cSAndy Yan return 0; 395915fcf0cSAndy Yan } 396915fcf0cSAndy Yan 39709258a9dSJon Lin static int rockchip_sfc_xfer_setup(struct rockchip_sfc *sfc, 39809258a9dSJon Lin struct spi_slave *mem, 39909258a9dSJon Lin const struct spi_mem_op *op, 40009258a9dSJon Lin u32 len) 401c1cd6cb6SAndy Yan { 4021f772471SJon Lin struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev); 40309258a9dSJon Lin u32 ctrl = 0, cmd = 0; 404c1cd6cb6SAndy Yan 40509258a9dSJon Lin /* set CMD */ 40609258a9dSJon Lin cmd = op->cmd.opcode; 40709258a9dSJon Lin ctrl |= ((op->cmd.buswidth >> 1) << SFC_CTRL_CMD_BITS_SHIFT); 40809258a9dSJon Lin 40909258a9dSJon Lin /* set ADDR */ 41009258a9dSJon Lin if (op->addr.nbytes) { 41109258a9dSJon Lin if (op->addr.nbytes == 4) { 41209258a9dSJon Lin cmd |= SFC_CMD_ADDR_32BITS << SFC_CMD_ADDR_SHIFT; 41309258a9dSJon Lin } else if (op->addr.nbytes == 3) { 41409258a9dSJon Lin cmd |= SFC_CMD_ADDR_24BITS << SFC_CMD_ADDR_SHIFT; 415c1cd6cb6SAndy Yan } else { 41609258a9dSJon Lin cmd |= SFC_CMD_ADDR_XBITS << SFC_CMD_ADDR_SHIFT; 4171f772471SJon Lin writel(op->addr.nbytes * 8 - 1, sfc->regbase + plat->cs * SFC_CS1_REG_OFFSET + SFC_ABIT); 41809258a9dSJon Lin } 41909258a9dSJon Lin 42009258a9dSJon Lin ctrl |= ((op->addr.buswidth >> 1) << SFC_CTRL_ADDR_BITS_SHIFT); 42109258a9dSJon Lin } 42209258a9dSJon Lin 42309258a9dSJon Lin /* set DUMMY */ 42409258a9dSJon Lin if (op->dummy.nbytes) { 42509258a9dSJon Lin if (op->dummy.buswidth == 4) 42609258a9dSJon Lin cmd |= op->dummy.nbytes * 2 << SFC_CMD_DUMMY_SHIFT; 42709258a9dSJon Lin else if (op->dummy.buswidth == 2) 42809258a9dSJon Lin cmd |= op->dummy.nbytes * 4 << SFC_CMD_DUMMY_SHIFT; 429c1cd6cb6SAndy Yan else 43009258a9dSJon Lin cmd |= op->dummy.nbytes * 8 << SFC_CMD_DUMMY_SHIFT; 431c1cd6cb6SAndy Yan } 432c1cd6cb6SAndy Yan 43309258a9dSJon Lin /* set DATA */ 43409258a9dSJon Lin if (sfc->version >= SFC_VER_4) /* Clear it if no data to transfer */ 43509258a9dSJon Lin writel(len, sfc->regbase + SFC_LEN_EXT); 43609258a9dSJon Lin else 43709258a9dSJon Lin cmd |= len << SFC_CMD_TRAN_BYTES_SHIFT; 43809258a9dSJon Lin if (len) { 43909258a9dSJon Lin if (op->data.dir == SPI_MEM_DATA_OUT) 44009258a9dSJon Lin cmd |= SFC_CMD_DIR_WR << SFC_CMD_DIR_SHIFT; 44109258a9dSJon Lin 44209258a9dSJon Lin ctrl |= ((op->data.buswidth >> 1) << SFC_CTRL_DATA_BITS_SHIFT); 44309258a9dSJon Lin } 44409258a9dSJon Lin if (!len && op->addr.nbytes) 44509258a9dSJon Lin cmd |= SFC_CMD_DIR_WR << SFC_CMD_DIR_SHIFT; 44609258a9dSJon Lin 44709258a9dSJon Lin /* set the Controller */ 44809258a9dSJon Lin ctrl |= SFC_CTRL_PHASE_SEL_NEGETIVE; 44909258a9dSJon Lin cmd |= plat->cs << SFC_CMD_CS_SHIFT; 45009258a9dSJon Lin 451452649e0SJon Lin dev_dbg(sfc->dev, "sfc addr.nbytes=%x(x%d) dummy.nbytes=%x(x%d)\n", 45209258a9dSJon Lin op->addr.nbytes, op->addr.buswidth, 45309258a9dSJon Lin op->dummy.nbytes, op->dummy.buswidth); 454452649e0SJon Lin dev_dbg(sfc->dev, "sfc ctrl=%x cmd=%x addr=%llx len=%x\n", 45509258a9dSJon Lin ctrl, cmd, op->addr.val, len); 45609258a9dSJon Lin 4571f772471SJon Lin writel(ctrl, sfc->regbase + plat->cs * SFC_CS1_REG_OFFSET + SFC_CTRL); 45809258a9dSJon Lin writel(cmd, sfc->regbase + SFC_CMD); 45909258a9dSJon Lin if (op->addr.nbytes) 46009258a9dSJon Lin writel(op->addr.val, sfc->regbase + SFC_ADDR); 46109258a9dSJon Lin 46209258a9dSJon Lin return 0; 463c1cd6cb6SAndy Yan } 464c1cd6cb6SAndy Yan 46509258a9dSJon Lin static int rockchip_sfc_write_fifo(struct rockchip_sfc *sfc, const u8 *buf, int len) 466c1cd6cb6SAndy Yan { 46709258a9dSJon Lin u8 bytes = len & 0x3; 46809258a9dSJon Lin u32 dwords; 46909258a9dSJon Lin int tx_level; 47009258a9dSJon Lin u32 write_words; 47109258a9dSJon Lin u32 tmp = 0; 472c1cd6cb6SAndy Yan 47309258a9dSJon Lin dwords = len >> 2; 47409258a9dSJon Lin while (dwords) { 4754e4d6eb6SJon Lin tx_level = rockchip_sfc_wait_txfifo_ready(sfc, 1000); 47609258a9dSJon Lin if (tx_level < 0) 47709258a9dSJon Lin return tx_level; 47809258a9dSJon Lin write_words = min_t(u32, tx_level, dwords); 47909258a9dSJon Lin writesl(sfc->regbase + SFC_DATA, buf, write_words); 48009258a9dSJon Lin buf += write_words << 2; 48109258a9dSJon Lin dwords -= write_words; 482fa413375SJon Lin } 483c1cd6cb6SAndy Yan 48409258a9dSJon Lin /* write the rest non word aligned bytes */ 48509258a9dSJon Lin if (bytes) { 4864e4d6eb6SJon Lin tx_level = rockchip_sfc_wait_txfifo_ready(sfc, 1000); 48709258a9dSJon Lin if (tx_level < 0) 48809258a9dSJon Lin return tx_level; 48909258a9dSJon Lin memcpy(&tmp, buf, bytes); 49009258a9dSJon Lin writel(tmp, sfc->regbase + SFC_DATA); 49139b850deSJon Lin } 492c1cd6cb6SAndy Yan 49309258a9dSJon Lin return len; 49409258a9dSJon Lin } 49509258a9dSJon Lin 49609258a9dSJon Lin static int rockchip_sfc_read_fifo(struct rockchip_sfc *sfc, u8 *buf, int len) 497c1cd6cb6SAndy Yan { 49809258a9dSJon Lin u8 bytes = len & 0x3; 49909258a9dSJon Lin u32 dwords; 50009258a9dSJon Lin u8 read_words; 50109258a9dSJon Lin int rx_level; 50209258a9dSJon Lin int tmp; 50309258a9dSJon Lin 50409258a9dSJon Lin /* word aligned access only */ 50509258a9dSJon Lin dwords = len >> 2; 50609258a9dSJon Lin while (dwords) { 5074e4d6eb6SJon Lin rx_level = rockchip_sfc_wait_rxfifo_ready(sfc, 1000); 50809258a9dSJon Lin if (rx_level < 0) 50909258a9dSJon Lin return rx_level; 51009258a9dSJon Lin read_words = min_t(u32, rx_level, dwords); 51109258a9dSJon Lin readsl(sfc->regbase + SFC_DATA, buf, read_words); 51209258a9dSJon Lin buf += read_words << 2; 51309258a9dSJon Lin dwords -= read_words; 51409258a9dSJon Lin } 51509258a9dSJon Lin 51609258a9dSJon Lin /* read the rest non word aligned bytes */ 51709258a9dSJon Lin if (bytes) { 5184e4d6eb6SJon Lin rx_level = rockchip_sfc_wait_rxfifo_ready(sfc, 1000); 51909258a9dSJon Lin if (rx_level < 0) 52009258a9dSJon Lin return rx_level; 52109258a9dSJon Lin tmp = readl(sfc->regbase + SFC_DATA); 52209258a9dSJon Lin memcpy(buf, &tmp, bytes); 52309258a9dSJon Lin } 52409258a9dSJon Lin 52509258a9dSJon Lin return len; 52609258a9dSJon Lin } 52709258a9dSJon Lin 52809258a9dSJon Lin static int rockchip_sfc_fifo_transfer_dma(struct rockchip_sfc *sfc, dma_addr_t dma_buf, size_t len) 52909258a9dSJon Lin { 53009258a9dSJon Lin writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR); 53109258a9dSJon Lin writel((u32)dma_buf, sfc->regbase + SFC_DMA_ADDR); 532452649e0SJon Lin writel(SFC_DMA_TRIGGER_START, sfc->regbase + SFC_DMA_TRIGGER); 53309258a9dSJon Lin 53409258a9dSJon Lin return len; 53509258a9dSJon Lin } 53609258a9dSJon Lin 53709258a9dSJon Lin static int rockchip_sfc_xfer_data_poll(struct rockchip_sfc *sfc, 53809258a9dSJon Lin const struct spi_mem_op *op, u32 len) 53909258a9dSJon Lin { 540452649e0SJon Lin dev_dbg(sfc->dev, "sfc xfer_poll len=%x\n", len); 54109258a9dSJon Lin 54209258a9dSJon Lin if (op->data.dir == SPI_MEM_DATA_OUT) 54309258a9dSJon Lin return rockchip_sfc_write_fifo(sfc, op->data.buf.out, len); 54409258a9dSJon Lin else 54509258a9dSJon Lin return rockchip_sfc_read_fifo(sfc, op->data.buf.in, len); 54609258a9dSJon Lin } 54709258a9dSJon Lin 54809258a9dSJon Lin static int rockchip_sfc_xfer_data_dma(struct rockchip_sfc *sfc, 54909258a9dSJon Lin const struct spi_mem_op *op, u32 len) 55009258a9dSJon Lin { 55137911cf6SAndy Yan struct bounce_buffer bb; 55237911cf6SAndy Yan unsigned int bb_flags; 55309258a9dSJon Lin void *dma_buf; 55409258a9dSJon Lin int ret; 555c1cd6cb6SAndy Yan 556452649e0SJon Lin dev_dbg(sfc->dev, "sfc xfer_dma len=%x\n", len); 55709258a9dSJon Lin 55809258a9dSJon Lin if (op->data.dir == SPI_MEM_DATA_OUT) { 55909258a9dSJon Lin dma_buf = (void *)op->data.buf.out; 56037911cf6SAndy Yan bb_flags = GEN_BB_READ; 56109258a9dSJon Lin } else { 56209258a9dSJon Lin dma_buf = (void *)op->data.buf.in; 56337911cf6SAndy Yan bb_flags = GEN_BB_WRITE; 56409258a9dSJon Lin } 56537911cf6SAndy Yan 56609258a9dSJon Lin ret = bounce_buffer_start(&bb, dma_buf, len, bb_flags); 56737911cf6SAndy Yan if (ret) 56837911cf6SAndy Yan return ret; 56930f161d1SAndy Yan 57009258a9dSJon Lin ret = rockchip_sfc_fifo_transfer_dma(sfc, (dma_addr_t)bb.bounce_buffer, len); 57109258a9dSJon Lin rockchip_sfc_wait_for_dma_finished(sfc, len * 10); 57237911cf6SAndy Yan bounce_buffer_stop(&bb); 57337911cf6SAndy Yan 574c1cd6cb6SAndy Yan return ret; 575c1cd6cb6SAndy Yan } 576c1cd6cb6SAndy Yan 57720202e05SJon Lin static int rockchip_sfc_xfer_data_dma_async(struct rockchip_sfc *sfc, 57820202e05SJon Lin const struct spi_mem_op *op, u32 len) 57920202e05SJon Lin { 58020202e05SJon Lin void *dma_buf; 58120202e05SJon Lin 582c3b14095SJon Lin if (op->data.dir == SPI_MEM_DATA_OUT) { 58320202e05SJon Lin dma_buf = (void *)op->data.buf.out; 58420202e05SJon Lin flush_dcache_range((unsigned long)dma_buf, 58520202e05SJon Lin (unsigned long)dma_buf + len); 586c3b14095SJon Lin } else { 587c3b14095SJon Lin dma_buf = (void *)op->data.buf.in; 588c3b14095SJon Lin } 589c3b14095SJon Lin 590c3b14095SJon Lin dev_dbg(sfc->dev, "xfer_dma_async len=%x %p\n", len, dma_buf); 59120202e05SJon Lin 59220202e05SJon Lin rockchip_sfc_fifo_transfer_dma(sfc, (dma_addr_t)dma_buf, len); 59320202e05SJon Lin sfc->last_async_size = len; 59420202e05SJon Lin 59520202e05SJon Lin return 0; 59620202e05SJon Lin } 59720202e05SJon Lin 59809258a9dSJon Lin static int rockchip_sfc_xfer_done(struct rockchip_sfc *sfc, u32 timeout_us) 5997ddc1c35SJon Lin { 600c1cd6cb6SAndy Yan int ret = 0; 6014e4d6eb6SJon Lin u32 status; 602c1cd6cb6SAndy Yan 6034e4d6eb6SJon Lin ret = readl_poll_timeout(sfc->regbase + SFC_SR, status, 6044e4d6eb6SJon Lin !(status & SFC_SR_IS_BUSY), 6054e4d6eb6SJon Lin timeout_us); 6064e4d6eb6SJon Lin if (ret) { 6074e4d6eb6SJon Lin dev_err(sfc->dev, "wait sfc idle timeout\n"); 60809258a9dSJon Lin rockchip_sfc_reset(sfc); 60930f161d1SAndy Yan 6104e4d6eb6SJon Lin ret = -EIO; 611c1cd6cb6SAndy Yan } 612c1cd6cb6SAndy Yan 613c1cd6cb6SAndy Yan return ret; 614c1cd6cb6SAndy Yan } 615c1cd6cb6SAndy Yan 6161f772471SJon Lin #if CONFIG_IS_ENABLED(CLK) 6171f772471SJon Lin static int rockchip_sfc_exec_op_bypass(struct rockchip_sfc *sfc, 6181f772471SJon Lin struct spi_slave *mem, 6191f772471SJon Lin const struct spi_mem_op *op) 6201f772471SJon Lin { 6211f772471SJon Lin u32 len = min_t(u32, op->data.nbytes, sfc->max_iosize); 6221f772471SJon Lin u32 ret; 6231f772471SJon Lin 6241f772471SJon Lin rockchip_sfc_adjust_op_work((struct spi_mem_op *)op); 6251f772471SJon Lin rockchip_sfc_xfer_setup(sfc, mem, op, len); 6261f772471SJon Lin ret = rockchip_sfc_xfer_data_poll(sfc, op, len); 6271f772471SJon Lin if (ret != len) { 6281f772471SJon Lin dev_err(sfc->dev, "xfer data failed ret %d\n", ret); 6291f772471SJon Lin 6301f772471SJon Lin return -EIO; 6311f772471SJon Lin } 6321f772471SJon Lin 6331f772471SJon Lin return rockchip_sfc_xfer_done(sfc, 100000); 6341f772471SJon Lin } 6351f772471SJon Lin 6361f772471SJon Lin static void rockchip_sfc_delay_lines_tuning(struct rockchip_sfc *sfc, struct spi_slave *mem) 6371f772471SJon Lin { 6381f772471SJon Lin struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev); 6391f772471SJon Lin struct spi_mem_op op = SPI_MEM_OP(SPI_MEM_OP_CMD(0x9F, 1), 6401f772471SJon Lin SPI_MEM_OP_NO_ADDR, 6411f772471SJon Lin SPI_MEM_OP_NO_DUMMY, 6421f772471SJon Lin SPI_MEM_OP_DATA_IN(3, NULL, 1)); 6431f772471SJon Lin u8 id[3], id_temp[3]; 6441f772471SJon Lin u16 cell_max = (u16)rockchip_sfc_get_max_dll_cells(sfc); 6451f772471SJon Lin u16 right, left = 0; 6461f772471SJon Lin u16 step = SFC_DLL_TRANING_STEP; 6471f772471SJon Lin bool dll_valid = false; 6481f772471SJon Lin u8 cs = plat->cs; 6491f772471SJon Lin 6501f772471SJon Lin clk_set_rate(&sfc->clk, SFC_DLL_THRESHOLD_RATE); 6511f772471SJon Lin op.data.buf.in = &id; 6521f772471SJon Lin rockchip_sfc_exec_op_bypass(sfc, mem, &op); 6531f772471SJon Lin if ((0xFF == id[0] && 0xFF == id[1]) || 6541f772471SJon Lin (0x00 == id[0] && 0x00 == id[1])) { 6551f772471SJon Lin dev_dbg(sfc->dev, "no dev, dll by pass\n"); 6561f772471SJon Lin clk_set_rate(&sfc->clk, sfc->speed[cs]); 6571f772471SJon Lin sfc->speed[cs] = SFC_DLL_THRESHOLD_RATE; 6581f772471SJon Lin 6591f772471SJon Lin return; 6601f772471SJon Lin } 6611f772471SJon Lin 6621f772471SJon Lin clk_set_rate(&sfc->clk, sfc->speed[cs]); 6631f772471SJon Lin op.data.buf.in = &id_temp; 6641f772471SJon Lin for (right = 0; right <= cell_max; right += step) { 6651f772471SJon Lin int ret; 6661f772471SJon Lin 6671f772471SJon Lin rockchip_sfc_set_delay_lines(sfc, right, cs); 6681f772471SJon Lin rockchip_sfc_exec_op_bypass(sfc, mem, &op); 6691f772471SJon Lin dev_dbg(sfc->dev, "dll read flash id:%x %x %x\n", 6701f772471SJon Lin id_temp[0], id_temp[1], id_temp[2]); 6711f772471SJon Lin 6721f772471SJon Lin ret = memcmp(&id, &id_temp, 3); 6731f772471SJon Lin if (dll_valid && ret) { 6741f772471SJon Lin right -= step; 6751f772471SJon Lin 6761f772471SJon Lin break; 6771f772471SJon Lin } 6781f772471SJon Lin if (!dll_valid && !ret) 6791f772471SJon Lin left = right; 6801f772471SJon Lin 6811f772471SJon Lin if (!ret) 6821f772471SJon Lin dll_valid = true; 6831f772471SJon Lin 6841f772471SJon Lin /* Add cell_max to loop */ 6851f772471SJon Lin if (right == cell_max) 6861f772471SJon Lin break; 6871f772471SJon Lin if (right + step > cell_max) 6881f772471SJon Lin right = cell_max - step; 6891f772471SJon Lin } 6901f772471SJon Lin 6911f772471SJon Lin if (dll_valid && (right - left) >= SFC_DLL_TRANING_VALID_WINDOW) { 6921f772471SJon Lin if (left == 0 && right < cell_max) 6931f772471SJon Lin sfc->dll_cells[cs] = left + (right - left) * 2 / 5; 6941f772471SJon Lin else 6951f772471SJon Lin sfc->dll_cells[cs] = left + (right - left) / 2; 6961f772471SJon Lin } else { 6971f772471SJon Lin sfc->dll_cells[cs] = 0; 6981f772471SJon Lin } 6991f772471SJon Lin 7001f772471SJon Lin if (sfc->dll_cells[cs]) { 7011f772471SJon Lin dev_dbg(sfc->dev, "%d %d %d dll training success in %dMHz max_cells=%u sfc_ver=%d\n", 7021f772471SJon Lin left, right, sfc->dll_cells[cs], sfc->speed[cs], 7031f772471SJon Lin rockchip_sfc_get_max_dll_cells(sfc), rockchip_sfc_get_version(sfc)); 7041f772471SJon Lin rockchip_sfc_set_delay_lines(sfc, (u16)sfc->dll_cells[cs], cs); 7051f772471SJon Lin } else { 7061f772471SJon Lin dev_err(sfc->dev, "%d %d dll training failed in %dMHz, reduce the speed\n", 7071f772471SJon Lin left, right, sfc->speed[cs]); 7081f772471SJon Lin rockchip_sfc_set_delay_lines(sfc, 0, cs); 7091f772471SJon Lin clk_set_rate(&sfc->clk, SFC_DLL_THRESHOLD_RATE); 7101f772471SJon Lin sfc->cur_speed = SFC_DLL_THRESHOLD_RATE; 7111f772471SJon Lin sfc->cur_real_speed = clk_get_rate(&sfc->clk); 7121f772471SJon Lin sfc->speed[cs] = SFC_DLL_THRESHOLD_RATE; 7131f772471SJon Lin } 7141f772471SJon Lin } 7151f772471SJon Lin 7161f772471SJon Lin #endif 7171f772471SJon Lin 71809258a9dSJon Lin static int rockchip_sfc_exec_op(struct spi_slave *mem, 71909258a9dSJon Lin const struct spi_mem_op *op) 720c1cd6cb6SAndy Yan { 72109258a9dSJon Lin struct rockchip_sfc *sfc = dev_get_platdata(mem->dev->parent); 7221f772471SJon Lin struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev); 72309258a9dSJon Lin u32 len = min_t(u32, op->data.nbytes, sfc->max_iosize); 72430f161d1SAndy Yan int ret; 725c1cd6cb6SAndy Yan 7261f772471SJon Lin if (rockchip_sfc_get_version(sfc) >= SFC_VER_4 && 7271f772471SJon Lin sfc->cur_speed != sfc->speed[plat->cs]) { 7281f772471SJon Lin sfc->speed[plat->cs] = sfc->cur_speed; 729*f491cc5fSJon Lin #if CONFIG_IS_ENABLED(CLK) 7301f772471SJon Lin if (sfc->cur_real_speed > SFC_DLL_THRESHOLD_RATE) 7311f772471SJon Lin rockchip_sfc_delay_lines_tuning(sfc, mem); 7321f772471SJon Lin else 733*f491cc5fSJon Lin #endif 7341f772471SJon Lin rockchip_sfc_set_delay_lines(sfc, 0, plat->cs); 7351f772471SJon Lin } 7361f772471SJon Lin 73720202e05SJon Lin /* Wait for last async transfer finished */ 73820202e05SJon Lin if (sfc->last_async_size) { 73920202e05SJon Lin rockchip_sfc_wait_for_dma_finished(sfc, sfc->last_async_size); 74020202e05SJon Lin sfc->last_async_size = 0; 74120202e05SJon Lin } 74209258a9dSJon Lin rockchip_sfc_adjust_op_work((struct spi_mem_op *)op); 74309258a9dSJon Lin rockchip_sfc_xfer_setup(sfc, mem, op, len); 74409258a9dSJon Lin if (len) { 74520202e05SJon Lin if (likely(sfc->use_dma) && len >= SFC_DMA_TRANS_THRETHOLD) { 74620202e05SJon Lin if (mem->mode & SPI_DMA_PREPARE) 74720202e05SJon Lin return rockchip_sfc_xfer_data_dma_async(sfc, op, len); 74809258a9dSJon Lin ret = rockchip_sfc_xfer_data_dma(sfc, op, len); 74920202e05SJon Lin } else { 75009258a9dSJon Lin ret = rockchip_sfc_xfer_data_poll(sfc, op, len); 75120202e05SJon Lin } 75209258a9dSJon Lin 75309258a9dSJon Lin if (ret != len) { 754452649e0SJon Lin dev_err(sfc->dev, "xfer data failed ret %d dir %d\n", ret, op->data.dir); 75509258a9dSJon Lin 75609258a9dSJon Lin return -EIO; 75709258a9dSJon Lin } 75809258a9dSJon Lin } 75909258a9dSJon Lin 76009258a9dSJon Lin return rockchip_sfc_xfer_done(sfc, 100000); 76109258a9dSJon Lin } 76209258a9dSJon Lin 76309258a9dSJon Lin static int rockchip_sfc_adjust_op_size(struct spi_slave *mem, struct spi_mem_op *op) 764c1cd6cb6SAndy Yan { 76509258a9dSJon Lin struct rockchip_sfc *sfc = dev_get_platdata(mem->dev->parent); 766c1cd6cb6SAndy Yan 76709258a9dSJon Lin op->data.nbytes = min(op->data.nbytes, sfc->max_iosize); 768452649e0SJon Lin 76909258a9dSJon Lin return 0; 770c1cd6cb6SAndy Yan } 771c1cd6cb6SAndy Yan 772c1cd6cb6SAndy Yan static int rockchip_sfc_set_speed(struct udevice *bus, uint speed) 773c1cd6cb6SAndy Yan { 774452649e0SJon Lin struct rockchip_sfc *sfc = dev_get_platdata(bus); 775452649e0SJon Lin 776452649e0SJon Lin if (speed > sfc->max_freq) 777452649e0SJon Lin speed = sfc->max_freq; 778452649e0SJon Lin 7791f772471SJon Lin if (speed == sfc->cur_speed) 780452649e0SJon Lin return 0; 781452649e0SJon Lin 782452649e0SJon Lin #if CONFIG_IS_ENABLED(CLK) 783452649e0SJon Lin int ret = clk_set_rate(&sfc->clk, speed); 784452649e0SJon Lin 785452649e0SJon Lin if (ret < 0) { 786452649e0SJon Lin dev_err(sfc->dev, "set_freq=%dHz fail, check if it's the cru support level\n", 787452649e0SJon Lin speed); 788452649e0SJon Lin return ret; 789452649e0SJon Lin } 7901f772471SJon Lin sfc->cur_speed = speed; 7911f772471SJon Lin sfc->cur_real_speed = clk_get_rate(&sfc->clk); 79289eef20dSJon Lin 7931f772471SJon Lin dev_dbg(sfc->dev, "set_freq=%dHz real_freq=%dHz\n", 7941f772471SJon Lin sfc->cur_speed, sfc->cur_real_speed); 795452649e0SJon Lin #else 796452649e0SJon Lin dev_dbg(sfc->dev, "sfc failed, CLK not support\n"); 797452649e0SJon Lin #endif 798c1cd6cb6SAndy Yan return 0; 799c1cd6cb6SAndy Yan } 800c1cd6cb6SAndy Yan 801c1cd6cb6SAndy Yan static int rockchip_sfc_set_mode(struct udevice *bus, uint mode) 802c1cd6cb6SAndy Yan { 803c1cd6cb6SAndy Yan return 0; 804c1cd6cb6SAndy Yan } 805c1cd6cb6SAndy Yan 80609258a9dSJon Lin static const struct spi_controller_mem_ops rockchip_sfc_mem_ops = { 80709258a9dSJon Lin .adjust_op_size = rockchip_sfc_adjust_op_size, 80809258a9dSJon Lin .exec_op = rockchip_sfc_exec_op, 80909258a9dSJon Lin }; 81009258a9dSJon Lin 811c1cd6cb6SAndy Yan static const struct dm_spi_ops rockchip_sfc_ops = { 81209258a9dSJon Lin .mem_ops = &rockchip_sfc_mem_ops, 813c1cd6cb6SAndy Yan .set_speed = rockchip_sfc_set_speed, 814c1cd6cb6SAndy Yan .set_mode = rockchip_sfc_set_mode, 815c1cd6cb6SAndy Yan }; 816c1cd6cb6SAndy Yan 817c1cd6cb6SAndy Yan static const struct udevice_id rockchip_sfc_ids[] = { 818c1cd6cb6SAndy Yan { .compatible = "rockchip,sfc"}, 81909258a9dSJon Lin {}, 820c1cd6cb6SAndy Yan }; 821c1cd6cb6SAndy Yan 822c1cd6cb6SAndy Yan U_BOOT_DRIVER(rockchip_sfc_driver) = { 823c1cd6cb6SAndy Yan .name = "rockchip_sfc", 824c1cd6cb6SAndy Yan .id = UCLASS_SPI, 825c1cd6cb6SAndy Yan .of_match = rockchip_sfc_ids, 826c1cd6cb6SAndy Yan .ops = &rockchip_sfc_ops, 827c1cd6cb6SAndy Yan .ofdata_to_platdata = rockchip_sfc_ofdata_to_platdata, 82809258a9dSJon Lin .platdata_auto_alloc_size = sizeof(struct rockchip_sfc), 829c1cd6cb6SAndy Yan .probe = rockchip_sfc_probe, 830c1cd6cb6SAndy Yan }; 831