xref: /rk3399_rockchip-uboot/drivers/spi/rockchip_sfc.c (revision bdbb5f4bf9ea6d86d2a415d1e2faca90028303c0)
109258a9dSJon Lin // SPDX-License-Identifier: GPL-2.0-only
2c1cd6cb6SAndy Yan /*
309258a9dSJon Lin  * Rockchip Serial Flash Controller Driver
4c1cd6cb6SAndy Yan  *
509258a9dSJon Lin  * Copyright (c) 2017-2021, Rockchip Inc.
609258a9dSJon Lin  * Author: Shawn Lin <shawn.lin@rock-chips.com>
709258a9dSJon Lin  *	   Chris Morgan <macromorgan@hotmail.com>
809258a9dSJon Lin  *	   Jon Lin <Jon.lin@rock-chips.com>
9c1cd6cb6SAndy Yan  */
10c1cd6cb6SAndy Yan 
1109258a9dSJon Lin #include <asm/io.h>
1237911cf6SAndy Yan #include <bouncebuf.h>
13c1cd6cb6SAndy Yan #include <clk.h>
14c1cd6cb6SAndy Yan #include <dm.h>
1509258a9dSJon Lin #include <linux/bitops.h>
1609258a9dSJon Lin #include <linux/delay.h>
1709258a9dSJon Lin #include <linux/iopoll.h>
18c1cd6cb6SAndy Yan #include <spi.h>
1909258a9dSJon Lin #include <spi-mem.h>
20a432adc1SJon Lin #include <asm/gpio.h>
21c1cd6cb6SAndy Yan 
2209258a9dSJon Lin /* System control */
2309258a9dSJon Lin #define SFC_CTRL			0x0
2409258a9dSJon Lin #define  SFC_CTRL_PHASE_SEL_NEGETIVE	BIT(1)
2509258a9dSJon Lin #define  SFC_CTRL_CMD_BITS_SHIFT	8
2609258a9dSJon Lin #define  SFC_CTRL_ADDR_BITS_SHIFT	10
2709258a9dSJon Lin #define  SFC_CTRL_DATA_BITS_SHIFT	12
28c1cd6cb6SAndy Yan 
2909258a9dSJon Lin /* Interrupt mask */
3009258a9dSJon Lin #define SFC_IMR				0x4
3109258a9dSJon Lin #define  SFC_IMR_RX_FULL		BIT(0)
3209258a9dSJon Lin #define  SFC_IMR_RX_UFLOW		BIT(1)
3309258a9dSJon Lin #define  SFC_IMR_TX_OFLOW		BIT(2)
3409258a9dSJon Lin #define  SFC_IMR_TX_EMPTY		BIT(3)
3509258a9dSJon Lin #define  SFC_IMR_TRAN_FINISH		BIT(4)
3609258a9dSJon Lin #define  SFC_IMR_BUS_ERR		BIT(5)
3709258a9dSJon Lin #define  SFC_IMR_NSPI_ERR		BIT(6)
3809258a9dSJon Lin #define  SFC_IMR_DMA			BIT(7)
3939b850deSJon Lin 
4009258a9dSJon Lin /* Interrupt clear */
4109258a9dSJon Lin #define SFC_ICLR			0x8
4209258a9dSJon Lin #define  SFC_ICLR_RX_FULL		BIT(0)
4309258a9dSJon Lin #define  SFC_ICLR_RX_UFLOW		BIT(1)
4409258a9dSJon Lin #define  SFC_ICLR_TX_OFLOW		BIT(2)
4509258a9dSJon Lin #define  SFC_ICLR_TX_EMPTY		BIT(3)
4609258a9dSJon Lin #define  SFC_ICLR_TRAN_FINISH		BIT(4)
4709258a9dSJon Lin #define  SFC_ICLR_BUS_ERR		BIT(5)
4809258a9dSJon Lin #define  SFC_ICLR_NSPI_ERR		BIT(6)
4909258a9dSJon Lin #define  SFC_ICLR_DMA			BIT(7)
5039b850deSJon Lin 
5109258a9dSJon Lin /* FIFO threshold level */
5209258a9dSJon Lin #define SFC_FTLR			0xc
5309258a9dSJon Lin #define  SFC_FTLR_TX_SHIFT		0
5409258a9dSJon Lin #define  SFC_FTLR_TX_MASK		0x1f
5509258a9dSJon Lin #define  SFC_FTLR_RX_SHIFT		8
5609258a9dSJon Lin #define  SFC_FTLR_RX_MASK		0x1f
57c6d59f03SAndy Yan 
5809258a9dSJon Lin /* Reset FSM and FIFO */
5909258a9dSJon Lin #define SFC_RCVR			0x10
6009258a9dSJon Lin #define  SFC_RCVR_RESET			BIT(0)
61c6d59f03SAndy Yan 
6209258a9dSJon Lin /* Enhanced mode */
6309258a9dSJon Lin #define SFC_AX				0x14
64c6d59f03SAndy Yan 
6509258a9dSJon Lin /* Address Bit number */
6609258a9dSJon Lin #define SFC_ABIT			0x18
67c6d59f03SAndy Yan 
6809258a9dSJon Lin /* Interrupt status */
6909258a9dSJon Lin #define SFC_ISR				0x1c
7009258a9dSJon Lin #define  SFC_ISR_RX_FULL_SHIFT		BIT(0)
7109258a9dSJon Lin #define  SFC_ISR_RX_UFLOW_SHIFT		BIT(1)
7209258a9dSJon Lin #define  SFC_ISR_TX_OFLOW_SHIFT		BIT(2)
7309258a9dSJon Lin #define  SFC_ISR_TX_EMPTY_SHIFT		BIT(3)
7409258a9dSJon Lin #define  SFC_ISR_TX_FINISH_SHIFT	BIT(4)
7509258a9dSJon Lin #define  SFC_ISR_BUS_ERR_SHIFT		BIT(5)
7609258a9dSJon Lin #define  SFC_ISR_NSPI_ERR_SHIFT		BIT(6)
7709258a9dSJon Lin #define  SFC_ISR_DMA_SHIFT		BIT(7)
78c6d59f03SAndy Yan 
7909258a9dSJon Lin /* FIFO status */
8009258a9dSJon Lin #define SFC_FSR				0x20
8109258a9dSJon Lin #define  SFC_FSR_TX_IS_FULL		BIT(0)
8209258a9dSJon Lin #define  SFC_FSR_TX_IS_EMPTY		BIT(1)
8309258a9dSJon Lin #define  SFC_FSR_RX_IS_EMPTY		BIT(2)
8409258a9dSJon Lin #define  SFC_FSR_RX_IS_FULL		BIT(3)
85aa26cfe9SJon Lin #define  SFC_FSR_TXLV_MASK		GENMASK(13, 8)
8609258a9dSJon Lin #define  SFC_FSR_TXLV_SHIFT		8
8709258a9dSJon Lin #define  SFC_FSR_RXLV_MASK		GENMASK(20, 16)
8809258a9dSJon Lin #define  SFC_FSR_RXLV_SHIFT		16
89c6d59f03SAndy Yan 
9009258a9dSJon Lin /* FSM status */
9109258a9dSJon Lin #define SFC_SR				0x24
9209258a9dSJon Lin #define  SFC_SR_IS_IDLE			0x0
9309258a9dSJon Lin #define  SFC_SR_IS_BUSY			0x1
94c6d59f03SAndy Yan 
9509258a9dSJon Lin /* Raw interrupt status */
9609258a9dSJon Lin #define SFC_RISR			0x28
9709258a9dSJon Lin #define  SFC_RISR_RX_FULL		BIT(0)
9809258a9dSJon Lin #define  SFC_RISR_RX_UNDERFLOW		BIT(1)
9909258a9dSJon Lin #define  SFC_RISR_TX_OVERFLOW		BIT(2)
10009258a9dSJon Lin #define  SFC_RISR_TX_EMPTY		BIT(3)
10109258a9dSJon Lin #define  SFC_RISR_TRAN_FINISH		BIT(4)
10209258a9dSJon Lin #define  SFC_RISR_BUS_ERR		BIT(5)
10309258a9dSJon Lin #define  SFC_RISR_NSPI_ERR		BIT(6)
10409258a9dSJon Lin #define  SFC_RISR_DMA			BIT(7)
105c6d59f03SAndy Yan 
10609258a9dSJon Lin /* Version */
10709258a9dSJon Lin #define SFC_VER				0x2C
108fa413375SJon Lin #define  SFC_VER_3			0x3
109fa413375SJon Lin #define  SFC_VER_4			0x4
11032ed8ff2SJon Lin #define  SFC_VER_5			0x5
111a907fe78SJon Lin #define  SFC_VER_6			0x6
112927ffb25SJon Lin #define  SFC_VER_8			0x8
113fa413375SJon Lin 
11409258a9dSJon Lin /* Delay line controller resiter */
11509258a9dSJon Lin #define SFC_DLL_CTRL0			0x3C
11609258a9dSJon Lin #define SFC_DLL_CTRL0_SCLK_SMP_DLL	BIT(15)
11709258a9dSJon Lin #define SFC_DLL_CTRL0_DLL_MAX_VER4	0xFFU
11809258a9dSJon Lin #define SFC_DLL_CTRL0_DLL_MAX_VER5	0x1FFU
1193959311fSJon Lin 
12009258a9dSJon Lin /* Master trigger */
12109258a9dSJon Lin #define SFC_DMA_TRIGGER			0x80
122452649e0SJon Lin #define SFC_DMA_TRIGGER_START		1
123c1cd6cb6SAndy Yan 
12409258a9dSJon Lin /* Src or Dst addr for master */
12509258a9dSJon Lin #define SFC_DMA_ADDR			0x84
12609258a9dSJon Lin 
12709258a9dSJon Lin /* Length control register extension 32GB */
12809258a9dSJon Lin #define SFC_LEN_CTRL			0x88
12909258a9dSJon Lin #define SFC_LEN_CTRL_TRB_SEL		1
13009258a9dSJon Lin #define SFC_LEN_EXT			0x8C
13109258a9dSJon Lin 
13209258a9dSJon Lin /* Command */
13309258a9dSJon Lin #define SFC_CMD				0x100
13409258a9dSJon Lin #define  SFC_CMD_IDX_SHIFT		0
13509258a9dSJon Lin #define  SFC_CMD_DUMMY_SHIFT		8
13609258a9dSJon Lin #define  SFC_CMD_DIR_SHIFT		12
13709258a9dSJon Lin #define  SFC_CMD_DIR_RD			0
13809258a9dSJon Lin #define  SFC_CMD_DIR_WR			1
13909258a9dSJon Lin #define  SFC_CMD_ADDR_SHIFT		14
14009258a9dSJon Lin #define  SFC_CMD_ADDR_0BITS		0
14109258a9dSJon Lin #define  SFC_CMD_ADDR_24BITS		1
14209258a9dSJon Lin #define  SFC_CMD_ADDR_32BITS		2
14309258a9dSJon Lin #define  SFC_CMD_ADDR_XBITS		3
14409258a9dSJon Lin #define  SFC_CMD_TRAN_BYTES_SHIFT	16
14509258a9dSJon Lin #define  SFC_CMD_CS_SHIFT		30
14609258a9dSJon Lin 
14709258a9dSJon Lin /* Address */
14809258a9dSJon Lin #define SFC_ADDR			0x104
14909258a9dSJon Lin 
15009258a9dSJon Lin /* Data */
15109258a9dSJon Lin #define SFC_DATA			0x108
15209258a9dSJon Lin 
1531f772471SJon Lin #define SFC_CS1_REG_OFFSET		0x200
1541f772471SJon Lin 
1551f772471SJon Lin #define SFC_MAX_CHIPSELECT_NUM		2
15609258a9dSJon Lin 
15709258a9dSJon Lin /* The SFC can transfer max 16KB - 1 at one time
15809258a9dSJon Lin  * we set it to 15.5KB here for alignment.
15909258a9dSJon Lin  */
16009258a9dSJon Lin #define SFC_MAX_IOSIZE_VER3		(512 * 31)
16109258a9dSJon Lin 
16209258a9dSJon Lin #define SFC_MAX_IOSIZE_VER4		(0xFFFFFFFFU)
16309258a9dSJon Lin 
16409258a9dSJon Lin /* DMA is only enabled for large data transmission */
16509258a9dSJon Lin #define SFC_DMA_TRANS_THRETHOLD		(0x40)
16609258a9dSJon Lin 
16709258a9dSJon Lin /* Maximum clock values from datasheet suggest keeping clock value under
168452649e0SJon Lin  * 150MHz. No minimum or average value is suggested.
16909258a9dSJon Lin  */
170452649e0SJon Lin #define SFC_MAX_SPEED		(150 * 1000 * 1000)
17189eef20dSJon Lin #define SFC_DLL_THRESHOLD_RATE	(50 * 1000 * 1000)
17289eef20dSJon Lin 
17389eef20dSJon Lin #define SFC_DLL_TRANING_STEP		10		/* Training step */
17489eef20dSJon Lin #define SFC_DLL_TRANING_VALID_WINDOW	80		/* Training Valid DLL winbow */
175c1cd6cb6SAndy Yan 
176c1cd6cb6SAndy Yan struct rockchip_sfc {
177452649e0SJon Lin 	struct udevice *dev;
17809258a9dSJon Lin 	void __iomem *regbase;
17909258a9dSJon Lin 	struct clk hclk;
180c1cd6cb6SAndy Yan 	struct clk clk;
18109258a9dSJon Lin 	u32 max_freq;
1821f772471SJon Lin 	u32 cur_speed;
1831f772471SJon Lin 	u32 cur_real_speed;
1841f772471SJon Lin 	u32 speed[SFC_MAX_CHIPSELECT_NUM];
18509258a9dSJon Lin 	bool use_dma;
186fa413375SJon Lin 	u32 max_iosize;
18709258a9dSJon Lin 	u16 version;
18820202e05SJon Lin 
18920202e05SJon Lin 	u32 last_async_size;
19020202e05SJon Lin 	u32 async;
1911f772471SJon Lin 	u32 dll_cells[SFC_MAX_CHIPSELECT_NUM];
19289eef20dSJon Lin 	u32 max_dll_cells;
193a432adc1SJon Lin 
194a432adc1SJon Lin #if defined(CONFIG_DM_GPIO) && !defined(CONFIG_SPL_BUILD)
195a432adc1SJon Lin 	struct gpio_desc cs_gpios[SFC_MAX_CHIPSELECT_NUM];
196a432adc1SJon Lin #endif
197c1cd6cb6SAndy Yan };
198c1cd6cb6SAndy Yan 
19909258a9dSJon Lin static int rockchip_sfc_reset(struct rockchip_sfc *sfc)
20009258a9dSJon Lin {
20109258a9dSJon Lin 	int err;
20209258a9dSJon Lin 	u32 status;
20309258a9dSJon Lin 
20409258a9dSJon Lin 	writel(SFC_RCVR_RESET, sfc->regbase + SFC_RCVR);
20509258a9dSJon Lin 
20609258a9dSJon Lin 	err = readl_poll_timeout(sfc->regbase + SFC_RCVR, status,
20709258a9dSJon Lin 				 !(status & SFC_RCVR_RESET),
20809258a9dSJon Lin 				 1000000);
20909258a9dSJon Lin 	if (err)
210aa26cfe9SJon Lin 		dev_err(sfc->dev, "SFC reset never finished\n");
21109258a9dSJon Lin 
21209258a9dSJon Lin 	/* Still need to clear the masked interrupt from RISR */
21309258a9dSJon Lin 	writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR);
21409258a9dSJon Lin 
215aa26cfe9SJon Lin 	dev_dbg(sfc->dev, "reset\n");
216aa26cfe9SJon Lin 
21709258a9dSJon Lin 	return err;
21809258a9dSJon Lin }
21909258a9dSJon Lin 
22009258a9dSJon Lin static u16 rockchip_sfc_get_version(struct rockchip_sfc *sfc)
22109258a9dSJon Lin {
22209258a9dSJon Lin 	return  (u16)(readl(sfc->regbase + SFC_VER) & 0xffff);
22309258a9dSJon Lin }
22409258a9dSJon Lin 
22509258a9dSJon Lin static u32 rockchip_sfc_get_max_iosize(struct rockchip_sfc *sfc)
22609258a9dSJon Lin {
227aa26cfe9SJon Lin 	if (sfc->version >= SFC_VER_4)
22809258a9dSJon Lin 		return SFC_MAX_IOSIZE_VER4;
22909258a9dSJon Lin 
23009258a9dSJon Lin 	return SFC_MAX_IOSIZE_VER3;
23109258a9dSJon Lin }
23209258a9dSJon Lin 
23389eef20dSJon Lin static u32 rockchip_sfc_get_max_dll_cells(struct rockchip_sfc *sfc)
23489eef20dSJon Lin {
235aa26cfe9SJon Lin 	if (sfc->version > SFC_VER_4)
23689eef20dSJon Lin 		return SFC_DLL_CTRL0_DLL_MAX_VER5;
237aa26cfe9SJon Lin 	else if (sfc->version == SFC_VER_4)
23889eef20dSJon Lin 		return SFC_DLL_CTRL0_DLL_MAX_VER4;
239aa26cfe9SJon Lin 	else
24089eef20dSJon Lin 		return 0;
24189eef20dSJon Lin }
24289eef20dSJon Lin 
2431f772471SJon Lin static __maybe_unused void rockchip_sfc_set_delay_lines(struct rockchip_sfc *sfc, u16 cells, u8 cs)
24489eef20dSJon Lin {
24589eef20dSJon Lin 	u16 cell_max = (u16)rockchip_sfc_get_max_dll_cells(sfc);
24689eef20dSJon Lin 	u32 val = 0;
24789eef20dSJon Lin 
24889eef20dSJon Lin 	if (cells > cell_max)
24989eef20dSJon Lin 		cells = cell_max;
25089eef20dSJon Lin 
25189eef20dSJon Lin 	if (cells)
25289eef20dSJon Lin 		val = SFC_DLL_CTRL0_SCLK_SMP_DLL | cells;
25389eef20dSJon Lin 
2541f772471SJon Lin 	writel(val, sfc->regbase + cs * SFC_CS1_REG_OFFSET + SFC_DLL_CTRL0);
25589eef20dSJon Lin }
25689eef20dSJon Lin 
257*bdbb5f4bSJon Lin #if CONFIG_IS_ENABLED(CLK)
258*bdbb5f4bSJon Lin static int rockchip_sfc_clk_set_rate(struct rockchip_sfc *sfc, unsigned long  speed)
259*bdbb5f4bSJon Lin {
260*bdbb5f4bSJon Lin 	if (sfc->version >= SFC_VER_8)
261*bdbb5f4bSJon Lin 		return clk_set_rate(&sfc->clk, speed * 2);
262*bdbb5f4bSJon Lin 	else
263*bdbb5f4bSJon Lin 		return clk_set_rate(&sfc->clk, speed);
264*bdbb5f4bSJon Lin }
265*bdbb5f4bSJon Lin 
266*bdbb5f4bSJon Lin static unsigned long rockchip_sfc_clk_get_rate(struct rockchip_sfc *sfc)
267*bdbb5f4bSJon Lin {
268*bdbb5f4bSJon Lin 	if (sfc->version >= SFC_VER_8)
269*bdbb5f4bSJon Lin 		return clk_get_rate(&sfc->clk) / 2;
270*bdbb5f4bSJon Lin 	else
271*bdbb5f4bSJon Lin 		return clk_get_rate(&sfc->clk);
272*bdbb5f4bSJon Lin }
273*bdbb5f4bSJon Lin #endif
274*bdbb5f4bSJon Lin 
27509258a9dSJon Lin static int rockchip_sfc_init(struct rockchip_sfc *sfc)
27609258a9dSJon Lin {
27709258a9dSJon Lin 	writel(0, sfc->regbase + SFC_CTRL);
27809258a9dSJon Lin 	if (rockchip_sfc_get_version(sfc) >= SFC_VER_4)
27909258a9dSJon Lin 		writel(SFC_LEN_CTRL_TRB_SEL, sfc->regbase + SFC_LEN_CTRL);
28009258a9dSJon Lin 
28109258a9dSJon Lin 	return 0;
28209258a9dSJon Lin }
28309258a9dSJon Lin 
284a432adc1SJon Lin static int rockchip_cs_setup(struct udevice *bus)
285a432adc1SJon Lin {
286a432adc1SJon Lin #if defined(CONFIG_DM_GPIO) && !defined(CONFIG_SPL_BUILD)
287a432adc1SJon Lin 	struct rockchip_sfc *sfc = dev_get_platdata(bus);
288a432adc1SJon Lin 	int ret;
289a432adc1SJon Lin 	int i;
290a432adc1SJon Lin 
291a432adc1SJon Lin 	ret = gpio_request_list_by_name(bus, "sfc-cs-gpios", sfc->cs_gpios,
292a432adc1SJon Lin 					ARRAY_SIZE(sfc->cs_gpios), 0);
293a432adc1SJon Lin 	if (ret < 0) {
294a432adc1SJon Lin 		pr_err("Can't get %s gpios! Error: %d\n", bus->name, ret);
295a432adc1SJon Lin 		return ret;
296a432adc1SJon Lin 	}
297a432adc1SJon Lin 
298a432adc1SJon Lin 	for (i = 0; i < ARRAY_SIZE(sfc->cs_gpios); i++) {
299a432adc1SJon Lin 		if (!dm_gpio_is_valid(&sfc->cs_gpios[i]))
300a432adc1SJon Lin 			continue;
301a432adc1SJon Lin 
302a432adc1SJon Lin 		ret = dm_gpio_set_dir_flags(&sfc->cs_gpios[i],
303a432adc1SJon Lin 					    GPIOD_IS_OUT | GPIOD_ACTIVE_LOW);
304a432adc1SJon Lin 		if (ret) {
305a432adc1SJon Lin 			dev_err(bus, "Setting cs %d error, ret=%d\n", i, ret);
306a432adc1SJon Lin 			return ret;
307a432adc1SJon Lin 		}
308a432adc1SJon Lin 	}
309a432adc1SJon Lin #endif
310a432adc1SJon Lin 	return 0;
311a432adc1SJon Lin }
312a432adc1SJon Lin 
313c1cd6cb6SAndy Yan static int rockchip_sfc_ofdata_to_platdata(struct udevice *bus)
314c1cd6cb6SAndy Yan {
31509258a9dSJon Lin 	struct rockchip_sfc *sfc = dev_get_platdata(bus);
3165b4dcfe0SJason Zhu 
31709258a9dSJon Lin 	sfc->regbase = dev_read_addr_ptr(bus);
31809258a9dSJon Lin 	if (ofnode_read_bool(dev_ofnode(bus), "sfc-no-dma"))
31909258a9dSJon Lin 		sfc->use_dma = false;
32009258a9dSJon Lin 	else
32109258a9dSJon Lin 		sfc->use_dma = true;
3225b4dcfe0SJason Zhu #if CONFIG_IS_ENABLED(CLK)
323c1cd6cb6SAndy Yan 	int ret;
324c1cd6cb6SAndy Yan 
325c1cd6cb6SAndy Yan 	ret = clk_get_by_index(bus, 0, &sfc->clk);
326c1cd6cb6SAndy Yan 	if (ret < 0) {
32714b86dc9SJon Lin 		printf("Could not get clock for %s: %d\n", bus->name, ret);
328c1cd6cb6SAndy Yan 		return ret;
329c1cd6cb6SAndy Yan 	}
33009258a9dSJon Lin 
33109258a9dSJon Lin 	ret = clk_get_by_index(bus, 1, &sfc->hclk);
33209258a9dSJon Lin 	if (ret < 0) {
33309258a9dSJon Lin 		printf("Could not get ahb clock for %s: %d\n", bus->name, ret);
33409258a9dSJon Lin 		return ret;
33509258a9dSJon Lin 	}
3365b4dcfe0SJason Zhu #endif
337c1cd6cb6SAndy Yan 
338a432adc1SJon Lin 	rockchip_cs_setup(bus);
339a432adc1SJon Lin 
340c1cd6cb6SAndy Yan 	return 0;
341c1cd6cb6SAndy Yan }
342c1cd6cb6SAndy Yan 
343c1cd6cb6SAndy Yan static int rockchip_sfc_probe(struct udevice *bus)
344c1cd6cb6SAndy Yan {
34509258a9dSJon Lin 	struct rockchip_sfc *sfc = dev_get_platdata(bus);
34609258a9dSJon Lin 	int ret;
347c1cd6cb6SAndy Yan 
34809258a9dSJon Lin #if CONFIG_IS_ENABLED(CLK)
34909258a9dSJon Lin 	ret = clk_enable(&sfc->hclk);
35009258a9dSJon Lin 	if (ret)
351452649e0SJon Lin 		dev_dbg(sfc->dev, "sfc Enable ahb clock fail %s: %d\n", bus->name, ret);
35209258a9dSJon Lin 
35309258a9dSJon Lin 	ret = clk_enable(&sfc->clk);
35409258a9dSJon Lin 	if (ret)
355452649e0SJon Lin 		dev_dbg(sfc->dev, "sfc Enable clock fail for %s: %d\n", bus->name, ret);
35609258a9dSJon Lin #endif
357dff9b601SJon Lin 	/* Initial the version at the first */
358dff9b601SJon Lin 	sfc->version = rockchip_sfc_get_version(sfc);
35909258a9dSJon Lin 
36009258a9dSJon Lin 	ret = rockchip_sfc_init(sfc);
36109258a9dSJon Lin 	if (ret)
36209258a9dSJon Lin 		goto err_init;
36309258a9dSJon Lin 
36409258a9dSJon Lin 	sfc->max_iosize = rockchip_sfc_get_max_iosize(sfc);
365452649e0SJon Lin 	sfc->max_freq = SFC_MAX_SPEED;
366452649e0SJon Lin 	sfc->dev = bus;
367fa413375SJon Lin 
368c1cd6cb6SAndy Yan 	return 0;
369c1cd6cb6SAndy Yan 
37009258a9dSJon Lin err_init:
37109258a9dSJon Lin #if CONFIG_IS_ENABLED(CLK)
37209258a9dSJon Lin 	clk_disable(&sfc->clk);
37309258a9dSJon Lin 	clk_disable(&sfc->hclk);
37409258a9dSJon Lin #endif
375c1cd6cb6SAndy Yan 
376c1cd6cb6SAndy Yan 	return ret;
377c1cd6cb6SAndy Yan }
378c1cd6cb6SAndy Yan 
3794e4d6eb6SJon Lin static int rockchip_sfc_wait_txfifo_ready(struct rockchip_sfc *sfc, u32 timeout_us)
3807ddc1c35SJon Lin {
3814e4d6eb6SJon Lin 	int ret = 0;
3824e4d6eb6SJon Lin 	u32 status;
3837ddc1c35SJon Lin 
3844e4d6eb6SJon Lin 	ret = readl_poll_timeout(sfc->regbase + SFC_FSR, status,
3854e4d6eb6SJon Lin 				 status & SFC_FSR_TXLV_MASK,
3864e4d6eb6SJon Lin 				 timeout_us);
3874e4d6eb6SJon Lin 	if (ret) {
3884e4d6eb6SJon Lin 		dev_dbg(sfc->dev, "sfc wait tx fifo timeout\n");
3897ddc1c35SJon Lin 
3907ddc1c35SJon Lin 		return -ETIMEDOUT;
39109258a9dSJon Lin 	}
3924e4d6eb6SJon Lin 
3934e4d6eb6SJon Lin 	return (status & SFC_FSR_TXLV_MASK) >> SFC_FSR_TXLV_SHIFT;
39409258a9dSJon Lin }
3957ddc1c35SJon Lin 
3964e4d6eb6SJon Lin static int rockchip_sfc_wait_rxfifo_ready(struct rockchip_sfc *sfc, u32 timeout_us)
3974e4d6eb6SJon Lin {
3984e4d6eb6SJon Lin 	int ret = 0;
3994e4d6eb6SJon Lin 	u32 status;
4004e4d6eb6SJon Lin 
4014e4d6eb6SJon Lin 	ret = readl_poll_timeout(sfc->regbase + SFC_FSR, status,
4024e4d6eb6SJon Lin 				 status & SFC_FSR_RXLV_MASK,
4034e4d6eb6SJon Lin 				 timeout_us);
4044e4d6eb6SJon Lin 	if (ret) {
4054e4d6eb6SJon Lin 		dev_dbg(sfc->dev, "sfc wait rx fifo timeout\n");
4064e4d6eb6SJon Lin 
4074e4d6eb6SJon Lin 		return -ETIMEDOUT;
4084e4d6eb6SJon Lin 	}
4094e4d6eb6SJon Lin 
4104e4d6eb6SJon Lin 	return (status & SFC_FSR_RXLV_MASK) >> SFC_FSR_RXLV_SHIFT;
41109258a9dSJon Lin }
41209258a9dSJon Lin 
41309258a9dSJon Lin static void rockchip_sfc_adjust_op_work(struct spi_mem_op *op)
41409258a9dSJon Lin {
41509258a9dSJon Lin 	if (unlikely(op->dummy.nbytes && !op->addr.nbytes)) {
41609258a9dSJon Lin 		/*
41709258a9dSJon Lin 		 * SFC not support output DUMMY cycles right after CMD cycles, so
41809258a9dSJon Lin 		 * treat it as ADDR cycles.
41909258a9dSJon Lin 		 */
42009258a9dSJon Lin 		op->addr.nbytes = op->dummy.nbytes;
42109258a9dSJon Lin 		op->addr.buswidth = op->dummy.buswidth;
42209258a9dSJon Lin 		op->addr.val = 0xFFFFFFFFF;
42309258a9dSJon Lin 
42409258a9dSJon Lin 		op->dummy.nbytes = 0;
42509258a9dSJon Lin 	}
42609258a9dSJon Lin }
42709258a9dSJon Lin 
42809258a9dSJon Lin static int rockchip_sfc_wait_for_dma_finished(struct rockchip_sfc *sfc, int timeout)
42909258a9dSJon Lin {
43009258a9dSJon Lin 	unsigned long tbase;
43109258a9dSJon Lin 
43209258a9dSJon Lin 	/* Wait for the DMA interrupt status */
43309258a9dSJon Lin 	tbase = get_timer(0);
43409258a9dSJon Lin 	while (!(readl(sfc->regbase + SFC_RISR) & SFC_RISR_DMA)) {
43509258a9dSJon Lin 		if (get_timer(tbase) > timeout) {
43609258a9dSJon Lin 			printf("dma timeout\n");
437915fcf0cSAndy Yan 			rockchip_sfc_reset(sfc);
43809258a9dSJon Lin 
439915fcf0cSAndy Yan 			return -ETIMEDOUT;
440915fcf0cSAndy Yan 		}
44109258a9dSJon Lin 
44209258a9dSJon Lin 		udelay(1);
443915fcf0cSAndy Yan 	}
444915fcf0cSAndy Yan 
44509258a9dSJon Lin 	writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR);
44609258a9dSJon Lin 
447915fcf0cSAndy Yan 	return 0;
448915fcf0cSAndy Yan }
449915fcf0cSAndy Yan 
45009258a9dSJon Lin static int rockchip_sfc_xfer_setup(struct rockchip_sfc *sfc,
45109258a9dSJon Lin 				   struct spi_slave *mem,
45209258a9dSJon Lin 				   const struct spi_mem_op *op,
45309258a9dSJon Lin 				   u32 len)
454c1cd6cb6SAndy Yan {
4551f772471SJon Lin 	struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev);
45609258a9dSJon Lin 	u32 ctrl = 0, cmd = 0;
457c1cd6cb6SAndy Yan 
45809258a9dSJon Lin 	/* set CMD */
45909258a9dSJon Lin 	cmd = op->cmd.opcode;
46009258a9dSJon Lin 	ctrl |= ((op->cmd.buswidth >> 1) << SFC_CTRL_CMD_BITS_SHIFT);
46109258a9dSJon Lin 
46209258a9dSJon Lin 	/* set ADDR */
46309258a9dSJon Lin 	if (op->addr.nbytes) {
46409258a9dSJon Lin 		if (op->addr.nbytes == 4) {
46509258a9dSJon Lin 			cmd |= SFC_CMD_ADDR_32BITS << SFC_CMD_ADDR_SHIFT;
46609258a9dSJon Lin 		} else if (op->addr.nbytes == 3) {
46709258a9dSJon Lin 			cmd |= SFC_CMD_ADDR_24BITS << SFC_CMD_ADDR_SHIFT;
468c1cd6cb6SAndy Yan 		} else {
46909258a9dSJon Lin 			cmd |= SFC_CMD_ADDR_XBITS << SFC_CMD_ADDR_SHIFT;
4701f772471SJon Lin 			writel(op->addr.nbytes * 8 - 1, sfc->regbase + plat->cs * SFC_CS1_REG_OFFSET + SFC_ABIT);
47109258a9dSJon Lin 		}
47209258a9dSJon Lin 
47309258a9dSJon Lin 		ctrl |= ((op->addr.buswidth >> 1) << SFC_CTRL_ADDR_BITS_SHIFT);
47409258a9dSJon Lin 	}
47509258a9dSJon Lin 
47609258a9dSJon Lin 	/* set DUMMY */
47709258a9dSJon Lin 	if (op->dummy.nbytes) {
47809258a9dSJon Lin 		if (op->dummy.buswidth == 4)
47909258a9dSJon Lin 			cmd |= op->dummy.nbytes * 2 << SFC_CMD_DUMMY_SHIFT;
48009258a9dSJon Lin 		else if (op->dummy.buswidth == 2)
48109258a9dSJon Lin 			cmd |= op->dummy.nbytes * 4 << SFC_CMD_DUMMY_SHIFT;
482c1cd6cb6SAndy Yan 		else
48309258a9dSJon Lin 			cmd |= op->dummy.nbytes * 8 << SFC_CMD_DUMMY_SHIFT;
484c1cd6cb6SAndy Yan 	}
485c1cd6cb6SAndy Yan 
48609258a9dSJon Lin 	/* set DATA */
48709258a9dSJon Lin 	if (sfc->version >= SFC_VER_4) /* Clear it if no data to transfer */
48809258a9dSJon Lin 		writel(len, sfc->regbase + SFC_LEN_EXT);
48909258a9dSJon Lin 	else
49009258a9dSJon Lin 		cmd |= len << SFC_CMD_TRAN_BYTES_SHIFT;
49109258a9dSJon Lin 	if (len) {
49209258a9dSJon Lin 		if (op->data.dir == SPI_MEM_DATA_OUT)
49309258a9dSJon Lin 			cmd |= SFC_CMD_DIR_WR << SFC_CMD_DIR_SHIFT;
49409258a9dSJon Lin 
49509258a9dSJon Lin 		ctrl |= ((op->data.buswidth >> 1) << SFC_CTRL_DATA_BITS_SHIFT);
49609258a9dSJon Lin 	}
49709258a9dSJon Lin 	if (!len && op->addr.nbytes)
49809258a9dSJon Lin 		cmd |= SFC_CMD_DIR_WR << SFC_CMD_DIR_SHIFT;
49909258a9dSJon Lin 
50009258a9dSJon Lin 	/* set the Controller */
50109258a9dSJon Lin 	ctrl |= SFC_CTRL_PHASE_SEL_NEGETIVE;
50209258a9dSJon Lin 	cmd |= plat->cs << SFC_CMD_CS_SHIFT;
50309258a9dSJon Lin 
504452649e0SJon Lin 	dev_dbg(sfc->dev, "sfc addr.nbytes=%x(x%d) dummy.nbytes=%x(x%d)\n",
50509258a9dSJon Lin 		op->addr.nbytes, op->addr.buswidth,
50609258a9dSJon Lin 		op->dummy.nbytes, op->dummy.buswidth);
507a432adc1SJon Lin 	dev_dbg(sfc->dev, "sfc ctrl=%x cmd=%x addr=%llx len=%x cs=%x\n",
508a432adc1SJon Lin 		ctrl, cmd, op->addr.val, len, plat->cs);
50909258a9dSJon Lin 
5101f772471SJon Lin 	writel(ctrl, sfc->regbase + plat->cs * SFC_CS1_REG_OFFSET + SFC_CTRL);
51109258a9dSJon Lin 	writel(cmd, sfc->regbase + SFC_CMD);
51209258a9dSJon Lin 	if (op->addr.nbytes)
51309258a9dSJon Lin 		writel(op->addr.val, sfc->regbase + SFC_ADDR);
51409258a9dSJon Lin 
51509258a9dSJon Lin 	return 0;
516c1cd6cb6SAndy Yan }
517c1cd6cb6SAndy Yan 
51809258a9dSJon Lin static int rockchip_sfc_write_fifo(struct rockchip_sfc *sfc, const u8 *buf, int len)
519c1cd6cb6SAndy Yan {
52009258a9dSJon Lin 	u8 bytes = len & 0x3;
52109258a9dSJon Lin 	u32 dwords;
52209258a9dSJon Lin 	int tx_level;
52309258a9dSJon Lin 	u32 write_words;
52409258a9dSJon Lin 	u32 tmp = 0;
525c1cd6cb6SAndy Yan 
52609258a9dSJon Lin 	dwords = len >> 2;
52709258a9dSJon Lin 	while (dwords) {
5284e4d6eb6SJon Lin 		tx_level = rockchip_sfc_wait_txfifo_ready(sfc, 1000);
52909258a9dSJon Lin 		if (tx_level < 0)
53009258a9dSJon Lin 			return tx_level;
53109258a9dSJon Lin 		write_words = min_t(u32, tx_level, dwords);
53209258a9dSJon Lin 		writesl(sfc->regbase + SFC_DATA, buf, write_words);
53309258a9dSJon Lin 		buf += write_words << 2;
53409258a9dSJon Lin 		dwords -= write_words;
535fa413375SJon Lin 	}
536c1cd6cb6SAndy Yan 
53709258a9dSJon Lin 	/* write the rest non word aligned bytes */
53809258a9dSJon Lin 	if (bytes) {
5394e4d6eb6SJon Lin 		tx_level = rockchip_sfc_wait_txfifo_ready(sfc, 1000);
54009258a9dSJon Lin 		if (tx_level < 0)
54109258a9dSJon Lin 			return tx_level;
54209258a9dSJon Lin 		memcpy(&tmp, buf, bytes);
54309258a9dSJon Lin 		writel(tmp, sfc->regbase + SFC_DATA);
54439b850deSJon Lin 	}
545c1cd6cb6SAndy Yan 
54609258a9dSJon Lin 	return len;
54709258a9dSJon Lin }
54809258a9dSJon Lin 
54909258a9dSJon Lin static int rockchip_sfc_read_fifo(struct rockchip_sfc *sfc, u8 *buf, int len)
550c1cd6cb6SAndy Yan {
55109258a9dSJon Lin 	u8 bytes = len & 0x3;
55209258a9dSJon Lin 	u32 dwords;
55309258a9dSJon Lin 	u8 read_words;
55409258a9dSJon Lin 	int rx_level;
55509258a9dSJon Lin 	int tmp;
55609258a9dSJon Lin 
55709258a9dSJon Lin 	/* word aligned access only */
55809258a9dSJon Lin 	dwords = len >> 2;
55909258a9dSJon Lin 	while (dwords) {
5604e4d6eb6SJon Lin 		rx_level = rockchip_sfc_wait_rxfifo_ready(sfc, 1000);
56109258a9dSJon Lin 		if (rx_level < 0)
56209258a9dSJon Lin 			return rx_level;
56309258a9dSJon Lin 		read_words = min_t(u32, rx_level, dwords);
56409258a9dSJon Lin 		readsl(sfc->regbase + SFC_DATA, buf, read_words);
56509258a9dSJon Lin 		buf += read_words << 2;
56609258a9dSJon Lin 		dwords -= read_words;
56709258a9dSJon Lin 	}
56809258a9dSJon Lin 
56909258a9dSJon Lin 	/* read the rest non word aligned bytes */
57009258a9dSJon Lin 	if (bytes) {
5714e4d6eb6SJon Lin 		rx_level = rockchip_sfc_wait_rxfifo_ready(sfc, 1000);
57209258a9dSJon Lin 		if (rx_level < 0)
57309258a9dSJon Lin 			return rx_level;
57409258a9dSJon Lin 		tmp = readl(sfc->regbase + SFC_DATA);
57509258a9dSJon Lin 		memcpy(buf, &tmp, bytes);
57609258a9dSJon Lin 	}
57709258a9dSJon Lin 
57809258a9dSJon Lin 	return len;
57909258a9dSJon Lin }
58009258a9dSJon Lin 
58109258a9dSJon Lin static int rockchip_sfc_fifo_transfer_dma(struct rockchip_sfc *sfc, dma_addr_t dma_buf, size_t len)
58209258a9dSJon Lin {
58309258a9dSJon Lin 	writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR);
58409258a9dSJon Lin 	writel((u32)dma_buf, sfc->regbase + SFC_DMA_ADDR);
585452649e0SJon Lin 	writel(SFC_DMA_TRIGGER_START, sfc->regbase + SFC_DMA_TRIGGER);
58609258a9dSJon Lin 
58709258a9dSJon Lin 	return len;
58809258a9dSJon Lin }
58909258a9dSJon Lin 
59009258a9dSJon Lin static int rockchip_sfc_xfer_data_poll(struct rockchip_sfc *sfc,
59109258a9dSJon Lin 				       const struct spi_mem_op *op, u32 len)
59209258a9dSJon Lin {
593452649e0SJon Lin 	dev_dbg(sfc->dev, "sfc xfer_poll len=%x\n", len);
59409258a9dSJon Lin 
59509258a9dSJon Lin 	if (op->data.dir == SPI_MEM_DATA_OUT)
59609258a9dSJon Lin 		return rockchip_sfc_write_fifo(sfc, op->data.buf.out, len);
59709258a9dSJon Lin 	else
59809258a9dSJon Lin 		return rockchip_sfc_read_fifo(sfc, op->data.buf.in, len);
59909258a9dSJon Lin }
60009258a9dSJon Lin 
60109258a9dSJon Lin static int rockchip_sfc_xfer_data_dma(struct rockchip_sfc *sfc,
60209258a9dSJon Lin 				      const struct spi_mem_op *op, u32 len)
60309258a9dSJon Lin {
60437911cf6SAndy Yan 	struct bounce_buffer bb;
60537911cf6SAndy Yan 	unsigned int bb_flags;
60609258a9dSJon Lin 	void *dma_buf;
60709258a9dSJon Lin 	int ret;
608c1cd6cb6SAndy Yan 
609452649e0SJon Lin 	dev_dbg(sfc->dev, "sfc xfer_dma len=%x\n", len);
61009258a9dSJon Lin 
61109258a9dSJon Lin 	if (op->data.dir == SPI_MEM_DATA_OUT) {
61209258a9dSJon Lin 		dma_buf = (void *)op->data.buf.out;
61337911cf6SAndy Yan 		bb_flags = GEN_BB_READ;
61409258a9dSJon Lin 	} else {
61509258a9dSJon Lin 		dma_buf = (void *)op->data.buf.in;
61637911cf6SAndy Yan 		bb_flags = GEN_BB_WRITE;
61709258a9dSJon Lin 	}
61837911cf6SAndy Yan 
61909258a9dSJon Lin 	ret = bounce_buffer_start(&bb, dma_buf, len, bb_flags);
62037911cf6SAndy Yan 	if (ret)
62137911cf6SAndy Yan 		return ret;
62230f161d1SAndy Yan 
62309258a9dSJon Lin 	ret = rockchip_sfc_fifo_transfer_dma(sfc, (dma_addr_t)bb.bounce_buffer, len);
62409258a9dSJon Lin 	rockchip_sfc_wait_for_dma_finished(sfc, len * 10);
62537911cf6SAndy Yan 	bounce_buffer_stop(&bb);
62637911cf6SAndy Yan 
627c1cd6cb6SAndy Yan 	return ret;
628c1cd6cb6SAndy Yan }
629c1cd6cb6SAndy Yan 
63020202e05SJon Lin static int rockchip_sfc_xfer_data_dma_async(struct rockchip_sfc *sfc,
63120202e05SJon Lin 					    const struct spi_mem_op *op, u32 len)
63220202e05SJon Lin {
63320202e05SJon Lin 	void *dma_buf;
63420202e05SJon Lin 
635c3b14095SJon Lin 	if (op->data.dir == SPI_MEM_DATA_OUT) {
63620202e05SJon Lin 		dma_buf = (void *)op->data.buf.out;
63720202e05SJon Lin 		flush_dcache_range((unsigned long)dma_buf,
63820202e05SJon Lin 				   (unsigned long)dma_buf + len);
639c3b14095SJon Lin 	} else {
640c3b14095SJon Lin 		dma_buf = (void *)op->data.buf.in;
641c3b14095SJon Lin 	}
642c3b14095SJon Lin 
643c3b14095SJon Lin 	dev_dbg(sfc->dev, "xfer_dma_async len=%x %p\n", len, dma_buf);
64420202e05SJon Lin 
64520202e05SJon Lin 	rockchip_sfc_fifo_transfer_dma(sfc, (dma_addr_t)dma_buf, len);
64620202e05SJon Lin 	sfc->last_async_size = len;
64720202e05SJon Lin 
64820202e05SJon Lin 	return 0;
64920202e05SJon Lin }
65020202e05SJon Lin 
65109258a9dSJon Lin static int rockchip_sfc_xfer_done(struct rockchip_sfc *sfc, u32 timeout_us)
6527ddc1c35SJon Lin {
653c1cd6cb6SAndy Yan 	int ret = 0;
6544e4d6eb6SJon Lin 	u32 status;
655c1cd6cb6SAndy Yan 
6564e4d6eb6SJon Lin 	ret = readl_poll_timeout(sfc->regbase + SFC_SR, status,
6574e4d6eb6SJon Lin 				 !(status & SFC_SR_IS_BUSY),
6584e4d6eb6SJon Lin 				 timeout_us);
6594e4d6eb6SJon Lin 	if (ret) {
6604e4d6eb6SJon Lin 		dev_err(sfc->dev, "wait sfc idle timeout\n");
66109258a9dSJon Lin 		rockchip_sfc_reset(sfc);
66230f161d1SAndy Yan 
6634e4d6eb6SJon Lin 		ret = -EIO;
664c1cd6cb6SAndy Yan 	}
665c1cd6cb6SAndy Yan 
666c1cd6cb6SAndy Yan 	return ret;
667c1cd6cb6SAndy Yan }
668c1cd6cb6SAndy Yan 
669a432adc1SJon Lin static int rockchip_spi_set_cs(struct rockchip_sfc *sfc, struct spi_slave *mem, bool enable)
670a432adc1SJon Lin {
671a432adc1SJon Lin #if defined(CONFIG_DM_GPIO) && !defined(CONFIG_SPL_BUILD)
672a432adc1SJon Lin 	struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev);
673a432adc1SJon Lin 	u32 cs = plat->cs;
674a432adc1SJon Lin 
675a432adc1SJon Lin 	if (!dm_gpio_is_valid(&sfc->cs_gpios[cs]))
676a432adc1SJon Lin 		return 0;
677a432adc1SJon Lin 
678a432adc1SJon Lin 	debug("%s %d %x\n", __func__, cs, enable);
679a432adc1SJon Lin 	dm_gpio_set_value(&sfc->cs_gpios[cs], enable);
680a432adc1SJon Lin #endif
681a432adc1SJon Lin 	return 0;
682a432adc1SJon Lin }
683a432adc1SJon Lin 
6841f772471SJon Lin #if CONFIG_IS_ENABLED(CLK)
6851f772471SJon Lin static int rockchip_sfc_exec_op_bypass(struct rockchip_sfc *sfc,
6861f772471SJon Lin 				       struct spi_slave *mem,
6871f772471SJon Lin 				       const struct spi_mem_op *op)
6881f772471SJon Lin {
6891f772471SJon Lin 	u32 len = min_t(u32, op->data.nbytes, sfc->max_iosize);
6901f772471SJon Lin 	u32 ret;
6911f772471SJon Lin 
6921f772471SJon Lin 	rockchip_sfc_adjust_op_work((struct spi_mem_op *)op);
693a432adc1SJon Lin 	rockchip_spi_set_cs(sfc, mem, true);
6941f772471SJon Lin 	rockchip_sfc_xfer_setup(sfc, mem, op, len);
6951f772471SJon Lin 	ret = rockchip_sfc_xfer_data_poll(sfc, op, len);
6961f772471SJon Lin 	if (ret != len) {
6971f772471SJon Lin 		dev_err(sfc->dev, "xfer data failed ret %d\n", ret);
6981f772471SJon Lin 
6991f772471SJon Lin 		return -EIO;
7001f772471SJon Lin 	}
7011f772471SJon Lin 
702a432adc1SJon Lin 	ret = rockchip_sfc_xfer_done(sfc, 100000);
703a432adc1SJon Lin 	rockchip_spi_set_cs(sfc, mem, false);
704a432adc1SJon Lin 
705a432adc1SJon Lin 	return ret;
7061f772471SJon Lin }
7071f772471SJon Lin 
7081f772471SJon Lin static void rockchip_sfc_delay_lines_tuning(struct rockchip_sfc *sfc, struct spi_slave *mem)
7091f772471SJon Lin {
7101f772471SJon Lin 	struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev);
7111f772471SJon Lin 	struct spi_mem_op op = SPI_MEM_OP(SPI_MEM_OP_CMD(0x9F, 1),
7121f772471SJon Lin 						SPI_MEM_OP_NO_ADDR,
7131f772471SJon Lin 						SPI_MEM_OP_NO_DUMMY,
7141f772471SJon Lin 						SPI_MEM_OP_DATA_IN(3, NULL, 1));
7151f772471SJon Lin 	u8 id[3], id_temp[3];
7161f772471SJon Lin 	u16 cell_max = (u16)rockchip_sfc_get_max_dll_cells(sfc);
7171f772471SJon Lin 	u16 right, left = 0;
7181f772471SJon Lin 	u16 step = SFC_DLL_TRANING_STEP;
7191f772471SJon Lin 	bool dll_valid = false;
7201f772471SJon Lin 	u8 cs = plat->cs;
7211f772471SJon Lin 
722*bdbb5f4bSJon Lin 	rockchip_sfc_clk_set_rate(sfc, SFC_DLL_THRESHOLD_RATE);
7231f772471SJon Lin 	op.data.buf.in = &id;
7241f772471SJon Lin 	rockchip_sfc_exec_op_bypass(sfc, mem, &op);
7251f772471SJon Lin 	if ((0xFF == id[0] && 0xFF == id[1]) ||
7261f772471SJon Lin 	    (0x00 == id[0] && 0x00 == id[1])) {
7271f772471SJon Lin 		dev_dbg(sfc->dev, "no dev, dll by pass\n");
728*bdbb5f4bSJon Lin 		rockchip_sfc_clk_set_rate(sfc, sfc->speed[cs]);
7291f772471SJon Lin 		sfc->speed[cs] = SFC_DLL_THRESHOLD_RATE;
7301f772471SJon Lin 
7311f772471SJon Lin 		return;
7321f772471SJon Lin 	}
7331f772471SJon Lin 
734*bdbb5f4bSJon Lin 	rockchip_sfc_clk_set_rate(sfc, sfc->speed[cs]);
7351f772471SJon Lin 	op.data.buf.in = &id_temp;
7361f772471SJon Lin 	for (right = 0; right <= cell_max; right += step) {
7371f772471SJon Lin 		int ret;
7381f772471SJon Lin 
7391f772471SJon Lin 		rockchip_sfc_set_delay_lines(sfc, right, cs);
7401f772471SJon Lin 		rockchip_sfc_exec_op_bypass(sfc, mem, &op);
7411f772471SJon Lin 		dev_dbg(sfc->dev, "dll read flash id:%x %x %x\n",
7421f772471SJon Lin 			id_temp[0], id_temp[1], id_temp[2]);
7431f772471SJon Lin 
7441f772471SJon Lin 		ret = memcmp(&id, &id_temp, 3);
7451f772471SJon Lin 		if (dll_valid && ret) {
7461f772471SJon Lin 			right -= step;
7471f772471SJon Lin 
7481f772471SJon Lin 			break;
7491f772471SJon Lin 		}
7501f772471SJon Lin 		if (!dll_valid && !ret)
7511f772471SJon Lin 			left = right;
7521f772471SJon Lin 
7531f772471SJon Lin 		if (!ret)
7541f772471SJon Lin 			dll_valid = true;
7551f772471SJon Lin 
7561f772471SJon Lin 		/* Add cell_max to loop */
7571f772471SJon Lin 		if (right == cell_max)
7581f772471SJon Lin 			break;
7591f772471SJon Lin 		if (right + step > cell_max)
7601f772471SJon Lin 			right = cell_max - step;
7611f772471SJon Lin 	}
7621f772471SJon Lin 
7631f772471SJon Lin 	if (dll_valid && (right - left) >= SFC_DLL_TRANING_VALID_WINDOW) {
7641f772471SJon Lin 		if (left == 0 && right < cell_max)
7651f772471SJon Lin 			sfc->dll_cells[cs] = left + (right - left) * 2 / 5;
7661f772471SJon Lin 		else
7671f772471SJon Lin 			sfc->dll_cells[cs] = left + (right - left) / 2;
7681f772471SJon Lin 	} else {
7691f772471SJon Lin 		sfc->dll_cells[cs] = 0;
7701f772471SJon Lin 	}
7711f772471SJon Lin 
7721f772471SJon Lin 	if (sfc->dll_cells[cs]) {
7731f772471SJon Lin 		dev_dbg(sfc->dev, "%d %d %d dll training success in %dMHz max_cells=%u sfc_ver=%d\n",
7741f772471SJon Lin 			left, right, sfc->dll_cells[cs], sfc->speed[cs],
7751f772471SJon Lin 			rockchip_sfc_get_max_dll_cells(sfc), rockchip_sfc_get_version(sfc));
7761f772471SJon Lin 		rockchip_sfc_set_delay_lines(sfc, (u16)sfc->dll_cells[cs], cs);
7771f772471SJon Lin 	} else {
7781f772471SJon Lin 		dev_err(sfc->dev, "%d %d dll training failed in %dMHz, reduce the speed\n",
7791f772471SJon Lin 			left, right, sfc->speed[cs]);
7801f772471SJon Lin 		rockchip_sfc_set_delay_lines(sfc, 0, cs);
781*bdbb5f4bSJon Lin 		rockchip_sfc_clk_set_rate(sfc, SFC_DLL_THRESHOLD_RATE);
7821f772471SJon Lin 		sfc->cur_speed = SFC_DLL_THRESHOLD_RATE;
783*bdbb5f4bSJon Lin 		sfc->cur_real_speed = rockchip_sfc_clk_get_rate(sfc);
7841f772471SJon Lin 		sfc->speed[cs] = SFC_DLL_THRESHOLD_RATE;
7851f772471SJon Lin 	}
7861f772471SJon Lin }
7871f772471SJon Lin 
7881f772471SJon Lin #endif
7891f772471SJon Lin 
79009258a9dSJon Lin static int rockchip_sfc_exec_op(struct spi_slave *mem,
79109258a9dSJon Lin 				const struct spi_mem_op *op)
792c1cd6cb6SAndy Yan {
79309258a9dSJon Lin 	struct rockchip_sfc *sfc = dev_get_platdata(mem->dev->parent);
7941f772471SJon Lin 	struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev);
79509258a9dSJon Lin 	u32 len = min_t(u32, op->data.nbytes, sfc->max_iosize);
79630f161d1SAndy Yan 	int ret;
797c1cd6cb6SAndy Yan 
7981f772471SJon Lin 	if (rockchip_sfc_get_version(sfc) >= SFC_VER_4 &&
7991f772471SJon Lin 	    sfc->cur_speed != sfc->speed[plat->cs]) {
8001f772471SJon Lin 		sfc->speed[plat->cs] = sfc->cur_speed;
801f491cc5fSJon Lin #if CONFIG_IS_ENABLED(CLK)
8021f772471SJon Lin 		if (sfc->cur_real_speed > SFC_DLL_THRESHOLD_RATE)
8031f772471SJon Lin 			rockchip_sfc_delay_lines_tuning(sfc, mem);
8041f772471SJon Lin 		else
805f491cc5fSJon Lin #endif
8061f772471SJon Lin 			rockchip_sfc_set_delay_lines(sfc, 0, plat->cs);
8071f772471SJon Lin 	}
8081f772471SJon Lin 
80920202e05SJon Lin 	/* Wait for last async transfer finished */
81020202e05SJon Lin 	if (sfc->last_async_size) {
81120202e05SJon Lin 		rockchip_sfc_wait_for_dma_finished(sfc, sfc->last_async_size);
81220202e05SJon Lin 		sfc->last_async_size = 0;
81320202e05SJon Lin 	}
81409258a9dSJon Lin 	rockchip_sfc_adjust_op_work((struct spi_mem_op *)op);
815a432adc1SJon Lin 	rockchip_spi_set_cs(sfc, mem, true);
81609258a9dSJon Lin 	rockchip_sfc_xfer_setup(sfc, mem, op, len);
81709258a9dSJon Lin 	if (len) {
81820202e05SJon Lin 		if (likely(sfc->use_dma) && len >= SFC_DMA_TRANS_THRETHOLD) {
81920202e05SJon Lin 			if (mem->mode & SPI_DMA_PREPARE)
82020202e05SJon Lin 				return rockchip_sfc_xfer_data_dma_async(sfc, op, len);
82109258a9dSJon Lin 			ret = rockchip_sfc_xfer_data_dma(sfc, op, len);
82220202e05SJon Lin 		} else {
82309258a9dSJon Lin 			ret = rockchip_sfc_xfer_data_poll(sfc, op, len);
82420202e05SJon Lin 		}
82509258a9dSJon Lin 
82609258a9dSJon Lin 		if (ret != len) {
827452649e0SJon Lin 			dev_err(sfc->dev, "xfer data failed ret %d dir %d\n", ret, op->data.dir);
82809258a9dSJon Lin 
82909258a9dSJon Lin 			return -EIO;
83009258a9dSJon Lin 		}
83109258a9dSJon Lin 	}
83209258a9dSJon Lin 
833a432adc1SJon Lin 	ret = rockchip_sfc_xfer_done(sfc, 100000);
834a432adc1SJon Lin 	rockchip_spi_set_cs(sfc, mem, false);
835a432adc1SJon Lin 
836a432adc1SJon Lin 	return ret;
83709258a9dSJon Lin }
83809258a9dSJon Lin 
83909258a9dSJon Lin static int rockchip_sfc_adjust_op_size(struct spi_slave *mem, struct spi_mem_op *op)
840c1cd6cb6SAndy Yan {
84109258a9dSJon Lin 	struct rockchip_sfc *sfc = dev_get_platdata(mem->dev->parent);
842c1cd6cb6SAndy Yan 
84309258a9dSJon Lin 	op->data.nbytes = min(op->data.nbytes, sfc->max_iosize);
844452649e0SJon Lin 
84509258a9dSJon Lin 	return 0;
846c1cd6cb6SAndy Yan }
847c1cd6cb6SAndy Yan 
848c1cd6cb6SAndy Yan static int rockchip_sfc_set_speed(struct udevice *bus, uint speed)
849c1cd6cb6SAndy Yan {
850452649e0SJon Lin 	struct rockchip_sfc *sfc = dev_get_platdata(bus);
851452649e0SJon Lin 
852452649e0SJon Lin 	if (speed > sfc->max_freq)
853452649e0SJon Lin 		speed = sfc->max_freq;
854452649e0SJon Lin 
8551f772471SJon Lin 	if (speed == sfc->cur_speed)
856452649e0SJon Lin 		return 0;
857452649e0SJon Lin 
858452649e0SJon Lin #if CONFIG_IS_ENABLED(CLK)
859*bdbb5f4bSJon Lin 	int ret = rockchip_sfc_clk_set_rate(sfc, speed);
860452649e0SJon Lin 
861452649e0SJon Lin 	if (ret < 0) {
862452649e0SJon Lin 		dev_err(sfc->dev, "set_freq=%dHz fail, check if it's the cru support level\n",
863452649e0SJon Lin 			speed);
864452649e0SJon Lin 		return ret;
865452649e0SJon Lin 	}
8661f772471SJon Lin 	sfc->cur_speed = speed;
867*bdbb5f4bSJon Lin 	sfc->cur_real_speed = rockchip_sfc_clk_get_rate(sfc);
86889eef20dSJon Lin 
8691f772471SJon Lin 	dev_dbg(sfc->dev, "set_freq=%dHz real_freq=%dHz\n",
8701f772471SJon Lin 		sfc->cur_speed, sfc->cur_real_speed);
871452649e0SJon Lin #else
872452649e0SJon Lin 	dev_dbg(sfc->dev, "sfc failed, CLK not support\n");
873452649e0SJon Lin #endif
874c1cd6cb6SAndy Yan 	return 0;
875c1cd6cb6SAndy Yan }
876c1cd6cb6SAndy Yan 
877c1cd6cb6SAndy Yan static int rockchip_sfc_set_mode(struct udevice *bus, uint mode)
878c1cd6cb6SAndy Yan {
879c1cd6cb6SAndy Yan 	return 0;
880c1cd6cb6SAndy Yan }
881c1cd6cb6SAndy Yan 
88209258a9dSJon Lin static const struct spi_controller_mem_ops rockchip_sfc_mem_ops = {
88309258a9dSJon Lin 	.adjust_op_size	= rockchip_sfc_adjust_op_size,
88409258a9dSJon Lin 	.exec_op	= rockchip_sfc_exec_op,
88509258a9dSJon Lin };
88609258a9dSJon Lin 
887c1cd6cb6SAndy Yan static const struct dm_spi_ops rockchip_sfc_ops = {
88809258a9dSJon Lin 	.mem_ops	= &rockchip_sfc_mem_ops,
889c1cd6cb6SAndy Yan 	.set_speed	= rockchip_sfc_set_speed,
890c1cd6cb6SAndy Yan 	.set_mode	= rockchip_sfc_set_mode,
891c1cd6cb6SAndy Yan };
892c1cd6cb6SAndy Yan 
893c1cd6cb6SAndy Yan static const struct udevice_id rockchip_sfc_ids[] = {
894c1cd6cb6SAndy Yan 	{ .compatible = "rockchip,sfc"},
89509258a9dSJon Lin 	{},
896c1cd6cb6SAndy Yan };
897c1cd6cb6SAndy Yan 
898c1cd6cb6SAndy Yan U_BOOT_DRIVER(rockchip_sfc_driver) = {
899c1cd6cb6SAndy Yan 	.name   = "rockchip_sfc",
900c1cd6cb6SAndy Yan 	.id     = UCLASS_SPI,
901c1cd6cb6SAndy Yan 	.of_match = rockchip_sfc_ids,
902c1cd6cb6SAndy Yan 	.ops    = &rockchip_sfc_ops,
903c1cd6cb6SAndy Yan 	.ofdata_to_platdata = rockchip_sfc_ofdata_to_platdata,
90409258a9dSJon Lin 	.platdata_auto_alloc_size = sizeof(struct rockchip_sfc),
905c1cd6cb6SAndy Yan 	.probe  = rockchip_sfc_probe,
906c1cd6cb6SAndy Yan };
907