109258a9dSJon Lin // SPDX-License-Identifier: GPL-2.0-only
2c1cd6cb6SAndy Yan /*
309258a9dSJon Lin * Rockchip Serial Flash Controller Driver
4c1cd6cb6SAndy Yan *
509258a9dSJon Lin * Copyright (c) 2017-2021, Rockchip Inc.
609258a9dSJon Lin * Author: Shawn Lin <shawn.lin@rock-chips.com>
709258a9dSJon Lin * Chris Morgan <macromorgan@hotmail.com>
809258a9dSJon Lin * Jon Lin <Jon.lin@rock-chips.com>
9c1cd6cb6SAndy Yan */
10c1cd6cb6SAndy Yan
1109258a9dSJon Lin #include <asm/io.h>
1237911cf6SAndy Yan #include <bouncebuf.h>
13c1cd6cb6SAndy Yan #include <clk.h>
14c1cd6cb6SAndy Yan #include <dm.h>
1509258a9dSJon Lin #include <linux/bitops.h>
1609258a9dSJon Lin #include <linux/delay.h>
1709258a9dSJon Lin #include <linux/iopoll.h>
18c1cd6cb6SAndy Yan #include <spi.h>
1909258a9dSJon Lin #include <spi-mem.h>
20a432adc1SJon Lin #include <asm/gpio.h>
21c1cd6cb6SAndy Yan
2209258a9dSJon Lin /* System control */
2309258a9dSJon Lin #define SFC_CTRL 0x0
2409258a9dSJon Lin #define SFC_CTRL_PHASE_SEL_NEGETIVE BIT(1)
2509258a9dSJon Lin #define SFC_CTRL_CMD_BITS_SHIFT 8
2609258a9dSJon Lin #define SFC_CTRL_ADDR_BITS_SHIFT 10
2709258a9dSJon Lin #define SFC_CTRL_DATA_BITS_SHIFT 12
28c1cd6cb6SAndy Yan
2909258a9dSJon Lin /* Interrupt mask */
3009258a9dSJon Lin #define SFC_IMR 0x4
3109258a9dSJon Lin #define SFC_IMR_RX_FULL BIT(0)
3209258a9dSJon Lin #define SFC_IMR_RX_UFLOW BIT(1)
3309258a9dSJon Lin #define SFC_IMR_TX_OFLOW BIT(2)
3409258a9dSJon Lin #define SFC_IMR_TX_EMPTY BIT(3)
3509258a9dSJon Lin #define SFC_IMR_TRAN_FINISH BIT(4)
3609258a9dSJon Lin #define SFC_IMR_BUS_ERR BIT(5)
3709258a9dSJon Lin #define SFC_IMR_NSPI_ERR BIT(6)
3809258a9dSJon Lin #define SFC_IMR_DMA BIT(7)
3939b850deSJon Lin
4009258a9dSJon Lin /* Interrupt clear */
4109258a9dSJon Lin #define SFC_ICLR 0x8
4209258a9dSJon Lin #define SFC_ICLR_RX_FULL BIT(0)
4309258a9dSJon Lin #define SFC_ICLR_RX_UFLOW BIT(1)
4409258a9dSJon Lin #define SFC_ICLR_TX_OFLOW BIT(2)
4509258a9dSJon Lin #define SFC_ICLR_TX_EMPTY BIT(3)
4609258a9dSJon Lin #define SFC_ICLR_TRAN_FINISH BIT(4)
4709258a9dSJon Lin #define SFC_ICLR_BUS_ERR BIT(5)
4809258a9dSJon Lin #define SFC_ICLR_NSPI_ERR BIT(6)
4909258a9dSJon Lin #define SFC_ICLR_DMA BIT(7)
5039b850deSJon Lin
5109258a9dSJon Lin /* FIFO threshold level */
5209258a9dSJon Lin #define SFC_FTLR 0xc
5309258a9dSJon Lin #define SFC_FTLR_TX_SHIFT 0
5409258a9dSJon Lin #define SFC_FTLR_TX_MASK 0x1f
5509258a9dSJon Lin #define SFC_FTLR_RX_SHIFT 8
5609258a9dSJon Lin #define SFC_FTLR_RX_MASK 0x1f
57c6d59f03SAndy Yan
5809258a9dSJon Lin /* Reset FSM and FIFO */
5909258a9dSJon Lin #define SFC_RCVR 0x10
6009258a9dSJon Lin #define SFC_RCVR_RESET BIT(0)
61c6d59f03SAndy Yan
6209258a9dSJon Lin /* Enhanced mode */
6309258a9dSJon Lin #define SFC_AX 0x14
64c6d59f03SAndy Yan
6509258a9dSJon Lin /* Address Bit number */
6609258a9dSJon Lin #define SFC_ABIT 0x18
67c6d59f03SAndy Yan
6809258a9dSJon Lin /* Interrupt status */
6909258a9dSJon Lin #define SFC_ISR 0x1c
7009258a9dSJon Lin #define SFC_ISR_RX_FULL_SHIFT BIT(0)
7109258a9dSJon Lin #define SFC_ISR_RX_UFLOW_SHIFT BIT(1)
7209258a9dSJon Lin #define SFC_ISR_TX_OFLOW_SHIFT BIT(2)
7309258a9dSJon Lin #define SFC_ISR_TX_EMPTY_SHIFT BIT(3)
7409258a9dSJon Lin #define SFC_ISR_TX_FINISH_SHIFT BIT(4)
7509258a9dSJon Lin #define SFC_ISR_BUS_ERR_SHIFT BIT(5)
7609258a9dSJon Lin #define SFC_ISR_NSPI_ERR_SHIFT BIT(6)
7709258a9dSJon Lin #define SFC_ISR_DMA_SHIFT BIT(7)
78c6d59f03SAndy Yan
7909258a9dSJon Lin /* FIFO status */
8009258a9dSJon Lin #define SFC_FSR 0x20
8109258a9dSJon Lin #define SFC_FSR_TX_IS_FULL BIT(0)
8209258a9dSJon Lin #define SFC_FSR_TX_IS_EMPTY BIT(1)
8309258a9dSJon Lin #define SFC_FSR_RX_IS_EMPTY BIT(2)
8409258a9dSJon Lin #define SFC_FSR_RX_IS_FULL BIT(3)
85aa26cfe9SJon Lin #define SFC_FSR_TXLV_MASK GENMASK(13, 8)
8609258a9dSJon Lin #define SFC_FSR_TXLV_SHIFT 8
8709258a9dSJon Lin #define SFC_FSR_RXLV_MASK GENMASK(20, 16)
8809258a9dSJon Lin #define SFC_FSR_RXLV_SHIFT 16
89c6d59f03SAndy Yan
9009258a9dSJon Lin /* FSM status */
9109258a9dSJon Lin #define SFC_SR 0x24
9209258a9dSJon Lin #define SFC_SR_IS_IDLE 0x0
9309258a9dSJon Lin #define SFC_SR_IS_BUSY 0x1
94c6d59f03SAndy Yan
9509258a9dSJon Lin /* Raw interrupt status */
9609258a9dSJon Lin #define SFC_RISR 0x28
9709258a9dSJon Lin #define SFC_RISR_RX_FULL BIT(0)
9809258a9dSJon Lin #define SFC_RISR_RX_UNDERFLOW BIT(1)
9909258a9dSJon Lin #define SFC_RISR_TX_OVERFLOW BIT(2)
10009258a9dSJon Lin #define SFC_RISR_TX_EMPTY BIT(3)
10109258a9dSJon Lin #define SFC_RISR_TRAN_FINISH BIT(4)
10209258a9dSJon Lin #define SFC_RISR_BUS_ERR BIT(5)
10309258a9dSJon Lin #define SFC_RISR_NSPI_ERR BIT(6)
10409258a9dSJon Lin #define SFC_RISR_DMA BIT(7)
105c6d59f03SAndy Yan
10609258a9dSJon Lin /* Version */
10709258a9dSJon Lin #define SFC_VER 0x2C
108fa413375SJon Lin #define SFC_VER_3 0x3
109fa413375SJon Lin #define SFC_VER_4 0x4
11032ed8ff2SJon Lin #define SFC_VER_5 0x5
111a907fe78SJon Lin #define SFC_VER_6 0x6
112927ffb25SJon Lin #define SFC_VER_8 0x8
1131d88c327SJon Lin #define SFC_VER_9 0x9
114fa413375SJon Lin
1153687236aSJon Lin /* Ext ctrl */
1163687236aSJon Lin #define SFC_EXT_CTRL 0x34
1173687236aSJon Lin #define SFC_SCLK_X2_BYPASS BIT(24)
1183687236aSJon Lin
11909258a9dSJon Lin /* Delay line controller resiter */
12009258a9dSJon Lin #define SFC_DLL_CTRL0 0x3C
12109258a9dSJon Lin #define SFC_DLL_CTRL0_SCLK_SMP_DLL BIT(15)
12209258a9dSJon Lin #define SFC_DLL_CTRL0_DLL_MAX_VER4 0xFFU
12309258a9dSJon Lin #define SFC_DLL_CTRL0_DLL_MAX_VER5 0x1FFU
1243959311fSJon Lin
12509258a9dSJon Lin /* Master trigger */
12609258a9dSJon Lin #define SFC_DMA_TRIGGER 0x80
127452649e0SJon Lin #define SFC_DMA_TRIGGER_START 1
128c1cd6cb6SAndy Yan
12909258a9dSJon Lin /* Src or Dst addr for master */
13009258a9dSJon Lin #define SFC_DMA_ADDR 0x84
13109258a9dSJon Lin
13209258a9dSJon Lin /* Length control register extension 32GB */
13309258a9dSJon Lin #define SFC_LEN_CTRL 0x88
13409258a9dSJon Lin #define SFC_LEN_CTRL_TRB_SEL 1
13509258a9dSJon Lin #define SFC_LEN_EXT 0x8C
13609258a9dSJon Lin
13709258a9dSJon Lin /* Command */
13809258a9dSJon Lin #define SFC_CMD 0x100
13909258a9dSJon Lin #define SFC_CMD_IDX_SHIFT 0
14009258a9dSJon Lin #define SFC_CMD_DUMMY_SHIFT 8
14109258a9dSJon Lin #define SFC_CMD_DIR_SHIFT 12
14209258a9dSJon Lin #define SFC_CMD_DIR_RD 0
14309258a9dSJon Lin #define SFC_CMD_DIR_WR 1
14409258a9dSJon Lin #define SFC_CMD_ADDR_SHIFT 14
14509258a9dSJon Lin #define SFC_CMD_ADDR_0BITS 0
14609258a9dSJon Lin #define SFC_CMD_ADDR_24BITS 1
14709258a9dSJon Lin #define SFC_CMD_ADDR_32BITS 2
14809258a9dSJon Lin #define SFC_CMD_ADDR_XBITS 3
14909258a9dSJon Lin #define SFC_CMD_TRAN_BYTES_SHIFT 16
15009258a9dSJon Lin #define SFC_CMD_CS_SHIFT 30
15109258a9dSJon Lin
15209258a9dSJon Lin /* Address */
15309258a9dSJon Lin #define SFC_ADDR 0x104
15409258a9dSJon Lin
15509258a9dSJon Lin /* Data */
15609258a9dSJon Lin #define SFC_DATA 0x108
15709258a9dSJon Lin
1581f772471SJon Lin #define SFC_CS1_REG_OFFSET 0x200
1591f772471SJon Lin
1601f772471SJon Lin #define SFC_MAX_CHIPSELECT_NUM 2
16109258a9dSJon Lin
16209258a9dSJon Lin /* The SFC can transfer max 16KB - 1 at one time
16309258a9dSJon Lin * we set it to 15.5KB here for alignment.
16409258a9dSJon Lin */
16509258a9dSJon Lin #define SFC_MAX_IOSIZE_VER3 (512 * 31)
16609258a9dSJon Lin
16709258a9dSJon Lin #define SFC_MAX_IOSIZE_VER4 (0xFFFFFFFFU)
16809258a9dSJon Lin
16909258a9dSJon Lin /* DMA is only enabled for large data transmission */
17009258a9dSJon Lin #define SFC_DMA_TRANS_THRETHOLD (0x40)
17109258a9dSJon Lin
17209258a9dSJon Lin /* Maximum clock values from datasheet suggest keeping clock value under
173452649e0SJon Lin * 150MHz. No minimum or average value is suggested.
17409258a9dSJon Lin */
175452649e0SJon Lin #define SFC_MAX_SPEED (150 * 1000 * 1000)
17689eef20dSJon Lin #define SFC_DLL_THRESHOLD_RATE (50 * 1000 * 1000)
17789eef20dSJon Lin
17889eef20dSJon Lin #define SFC_DLL_TRANING_STEP 10 /* Training step */
17989eef20dSJon Lin #define SFC_DLL_TRANING_VALID_WINDOW 80 /* Training Valid DLL winbow */
180c1cd6cb6SAndy Yan
181c1cd6cb6SAndy Yan struct rockchip_sfc {
182452649e0SJon Lin struct udevice *dev;
18309258a9dSJon Lin void __iomem *regbase;
18409258a9dSJon Lin struct clk hclk;
185c1cd6cb6SAndy Yan struct clk clk;
18609258a9dSJon Lin u32 max_freq;
1871f772471SJon Lin u32 cur_speed;
1881f772471SJon Lin u32 cur_real_speed;
1891f772471SJon Lin u32 speed[SFC_MAX_CHIPSELECT_NUM];
19009258a9dSJon Lin bool use_dma;
1913687236aSJon Lin bool sclk_x2_bypass;
192fa413375SJon Lin u32 max_iosize;
19309258a9dSJon Lin u16 version;
19420202e05SJon Lin
19520202e05SJon Lin u32 last_async_size;
19620202e05SJon Lin u32 async;
1971f772471SJon Lin u32 dll_cells[SFC_MAX_CHIPSELECT_NUM];
19889eef20dSJon Lin u32 max_dll_cells;
199a432adc1SJon Lin
200*dc2ae14aSJon Lin #if defined(CONFIG_DM_GPIO) && (defined(CONFIG_SPL_GPIO_SUPPORT) || !defined(CONFIG_SPL_BUILD))
201a432adc1SJon Lin struct gpio_desc cs_gpios[SFC_MAX_CHIPSELECT_NUM];
202a432adc1SJon Lin #endif
203c1cd6cb6SAndy Yan };
204c1cd6cb6SAndy Yan
rockchip_sfc_reset(struct rockchip_sfc * sfc)20509258a9dSJon Lin static int rockchip_sfc_reset(struct rockchip_sfc *sfc)
20609258a9dSJon Lin {
20709258a9dSJon Lin int err;
20809258a9dSJon Lin u32 status;
20909258a9dSJon Lin
21009258a9dSJon Lin writel(SFC_RCVR_RESET, sfc->regbase + SFC_RCVR);
21109258a9dSJon Lin
21209258a9dSJon Lin err = readl_poll_timeout(sfc->regbase + SFC_RCVR, status,
21309258a9dSJon Lin !(status & SFC_RCVR_RESET),
21409258a9dSJon Lin 1000000);
21509258a9dSJon Lin if (err)
216aa26cfe9SJon Lin dev_err(sfc->dev, "SFC reset never finished\n");
21709258a9dSJon Lin
21809258a9dSJon Lin /* Still need to clear the masked interrupt from RISR */
21909258a9dSJon Lin writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR);
22009258a9dSJon Lin
221aa26cfe9SJon Lin dev_dbg(sfc->dev, "reset\n");
222aa26cfe9SJon Lin
22309258a9dSJon Lin return err;
22409258a9dSJon Lin }
22509258a9dSJon Lin
rockchip_sfc_get_version(struct rockchip_sfc * sfc)22609258a9dSJon Lin static u16 rockchip_sfc_get_version(struct rockchip_sfc *sfc)
22709258a9dSJon Lin {
22809258a9dSJon Lin return (u16)(readl(sfc->regbase + SFC_VER) & 0xffff);
22909258a9dSJon Lin }
23009258a9dSJon Lin
rockchip_sfc_get_max_iosize(struct rockchip_sfc * sfc)23109258a9dSJon Lin static u32 rockchip_sfc_get_max_iosize(struct rockchip_sfc *sfc)
23209258a9dSJon Lin {
233aa26cfe9SJon Lin if (sfc->version >= SFC_VER_4)
23409258a9dSJon Lin return SFC_MAX_IOSIZE_VER4;
23509258a9dSJon Lin
23609258a9dSJon Lin return SFC_MAX_IOSIZE_VER3;
23709258a9dSJon Lin }
23809258a9dSJon Lin
rockchip_sfc_get_max_dll_cells(struct rockchip_sfc * sfc)23989eef20dSJon Lin static u32 rockchip_sfc_get_max_dll_cells(struct rockchip_sfc *sfc)
24089eef20dSJon Lin {
241283f8dadSJon Lin if (sfc->max_dll_cells)
242283f8dadSJon Lin return sfc->max_dll_cells;
243283f8dadSJon Lin
244aa26cfe9SJon Lin if (sfc->version > SFC_VER_4)
24589eef20dSJon Lin return SFC_DLL_CTRL0_DLL_MAX_VER5;
246aa26cfe9SJon Lin else if (sfc->version == SFC_VER_4)
24789eef20dSJon Lin return SFC_DLL_CTRL0_DLL_MAX_VER4;
248aa26cfe9SJon Lin else
24989eef20dSJon Lin return 0;
25089eef20dSJon Lin }
25189eef20dSJon Lin
rockchip_sfc_set_delay_lines(struct rockchip_sfc * sfc,u16 cells,u8 cs)2521f772471SJon Lin static __maybe_unused void rockchip_sfc_set_delay_lines(struct rockchip_sfc *sfc, u16 cells, u8 cs)
25389eef20dSJon Lin {
25489eef20dSJon Lin u16 cell_max = (u16)rockchip_sfc_get_max_dll_cells(sfc);
25589eef20dSJon Lin u32 val = 0;
25689eef20dSJon Lin
25789eef20dSJon Lin if (cells > cell_max)
25889eef20dSJon Lin cells = cell_max;
25989eef20dSJon Lin
26089eef20dSJon Lin if (cells)
26189eef20dSJon Lin val = SFC_DLL_CTRL0_SCLK_SMP_DLL | cells;
26289eef20dSJon Lin
2631f772471SJon Lin writel(val, sfc->regbase + cs * SFC_CS1_REG_OFFSET + SFC_DLL_CTRL0);
26489eef20dSJon Lin }
26589eef20dSJon Lin
266bdbb5f4bSJon Lin #if CONFIG_IS_ENABLED(CLK)
rockchip_sfc_clk_set_rate(struct rockchip_sfc * sfc,unsigned long speed)267bdbb5f4bSJon Lin static int rockchip_sfc_clk_set_rate(struct rockchip_sfc *sfc, unsigned long speed)
268bdbb5f4bSJon Lin {
2693687236aSJon Lin if (sfc->version < SFC_VER_8|| sfc->sclk_x2_bypass)
270bdbb5f4bSJon Lin return clk_set_rate(&sfc->clk, speed);
2713687236aSJon Lin else
2723687236aSJon Lin return clk_set_rate(&sfc->clk, speed * 2);
273bdbb5f4bSJon Lin }
274bdbb5f4bSJon Lin
rockchip_sfc_clk_get_rate(struct rockchip_sfc * sfc)275bdbb5f4bSJon Lin static unsigned long rockchip_sfc_clk_get_rate(struct rockchip_sfc *sfc)
276bdbb5f4bSJon Lin {
2773687236aSJon Lin if (sfc->version < SFC_VER_8 || sfc->sclk_x2_bypass)
278bdbb5f4bSJon Lin return clk_get_rate(&sfc->clk);
2793687236aSJon Lin else
2803687236aSJon Lin return clk_get_rate(&sfc->clk) / 2;
281bdbb5f4bSJon Lin }
282bdbb5f4bSJon Lin #endif
283bdbb5f4bSJon Lin
rockchip_sfc_init(struct rockchip_sfc * sfc)28409258a9dSJon Lin static int rockchip_sfc_init(struct rockchip_sfc *sfc)
28509258a9dSJon Lin {
2863687236aSJon Lin u32 reg;
2873687236aSJon Lin
288e5745944SJon Lin #if defined(CONFIG_SPL_BUILD)
289e5745944SJon Lin printf("sfc cmd=%02xH(6BH-x4)\n", readl(sfc->regbase + SFC_CMD) & 0xFF);
290e5745944SJon Lin #endif
29109258a9dSJon Lin writel(0, sfc->regbase + SFC_CTRL);
29209258a9dSJon Lin if (rockchip_sfc_get_version(sfc) >= SFC_VER_4)
29309258a9dSJon Lin writel(SFC_LEN_CTRL_TRB_SEL, sfc->regbase + SFC_LEN_CTRL);
2943687236aSJon Lin if (rockchip_sfc_get_version(sfc) > SFC_VER_8 && sfc->sclk_x2_bypass) {
2953687236aSJon Lin reg = readl(sfc->regbase + SFC_EXT_CTRL);
2963687236aSJon Lin reg |= SFC_SCLK_X2_BYPASS;
2973687236aSJon Lin writel(reg, sfc->regbase + SFC_EXT_CTRL);
2983687236aSJon Lin }
29909258a9dSJon Lin
30009258a9dSJon Lin return 0;
30109258a9dSJon Lin }
30209258a9dSJon Lin
rockchip_cs_setup(struct udevice * bus)303a432adc1SJon Lin static int rockchip_cs_setup(struct udevice *bus)
304a432adc1SJon Lin {
305*dc2ae14aSJon Lin #if defined(CONFIG_DM_GPIO) && (defined(CONFIG_SPL_GPIO_SUPPORT) || !defined(CONFIG_SPL_BUILD))
306a432adc1SJon Lin struct rockchip_sfc *sfc = dev_get_platdata(bus);
307a432adc1SJon Lin int ret;
308a432adc1SJon Lin int i;
309a432adc1SJon Lin
310a432adc1SJon Lin ret = gpio_request_list_by_name(bus, "sfc-cs-gpios", sfc->cs_gpios,
311a432adc1SJon Lin ARRAY_SIZE(sfc->cs_gpios), 0);
312a432adc1SJon Lin if (ret < 0) {
313a432adc1SJon Lin pr_err("Can't get %s gpios! Error: %d\n", bus->name, ret);
314a432adc1SJon Lin return ret;
315a432adc1SJon Lin }
316a432adc1SJon Lin
317a432adc1SJon Lin for (i = 0; i < ARRAY_SIZE(sfc->cs_gpios); i++) {
318a432adc1SJon Lin if (!dm_gpio_is_valid(&sfc->cs_gpios[i]))
319a432adc1SJon Lin continue;
320a432adc1SJon Lin
321a432adc1SJon Lin ret = dm_gpio_set_dir_flags(&sfc->cs_gpios[i],
322a432adc1SJon Lin GPIOD_IS_OUT | GPIOD_ACTIVE_LOW);
323a432adc1SJon Lin if (ret) {
324a432adc1SJon Lin dev_err(bus, "Setting cs %d error, ret=%d\n", i, ret);
325a432adc1SJon Lin return ret;
326a432adc1SJon Lin }
327a432adc1SJon Lin }
328a432adc1SJon Lin #endif
329a432adc1SJon Lin return 0;
330a432adc1SJon Lin }
331a432adc1SJon Lin
rockchip_sfc_ofdata_to_platdata(struct udevice * bus)332c1cd6cb6SAndy Yan static int rockchip_sfc_ofdata_to_platdata(struct udevice *bus)
333c1cd6cb6SAndy Yan {
33409258a9dSJon Lin struct rockchip_sfc *sfc = dev_get_platdata(bus);
3355b4dcfe0SJason Zhu
33609258a9dSJon Lin sfc->regbase = dev_read_addr_ptr(bus);
33709258a9dSJon Lin if (ofnode_read_bool(dev_ofnode(bus), "sfc-no-dma"))
33809258a9dSJon Lin sfc->use_dma = false;
33909258a9dSJon Lin else
34009258a9dSJon Lin sfc->use_dma = true;
3413687236aSJon Lin sfc->sclk_x2_bypass = ofnode_read_bool(dev_ofnode(bus), "rockchip,sclk-x2-bypass");
342283f8dadSJon Lin sfc->max_dll_cells = dev_read_u32_default(bus, "rockchip,max-dll", 0);
343283f8dadSJon Lin if (sfc->max_dll_cells > SFC_DLL_CTRL0_DLL_MAX_VER5)
344283f8dadSJon Lin sfc->max_dll_cells = SFC_DLL_CTRL0_DLL_MAX_VER5;
3455b4dcfe0SJason Zhu #if CONFIG_IS_ENABLED(CLK)
346c1cd6cb6SAndy Yan int ret;
347c1cd6cb6SAndy Yan
348c1cd6cb6SAndy Yan ret = clk_get_by_index(bus, 0, &sfc->clk);
349c1cd6cb6SAndy Yan if (ret < 0) {
35014b86dc9SJon Lin printf("Could not get clock for %s: %d\n", bus->name, ret);
351c1cd6cb6SAndy Yan return ret;
352c1cd6cb6SAndy Yan }
35309258a9dSJon Lin
35409258a9dSJon Lin ret = clk_get_by_index(bus, 1, &sfc->hclk);
35509258a9dSJon Lin if (ret < 0) {
35609258a9dSJon Lin printf("Could not get ahb clock for %s: %d\n", bus->name, ret);
35709258a9dSJon Lin return ret;
35809258a9dSJon Lin }
3595b4dcfe0SJason Zhu #endif
360c1cd6cb6SAndy Yan
361a432adc1SJon Lin rockchip_cs_setup(bus);
362a432adc1SJon Lin
363c1cd6cb6SAndy Yan return 0;
364c1cd6cb6SAndy Yan }
365c1cd6cb6SAndy Yan
rockchip_sfc_probe(struct udevice * bus)366c1cd6cb6SAndy Yan static int rockchip_sfc_probe(struct udevice *bus)
367c1cd6cb6SAndy Yan {
36809258a9dSJon Lin struct rockchip_sfc *sfc = dev_get_platdata(bus);
36909258a9dSJon Lin int ret;
370c1cd6cb6SAndy Yan
37109258a9dSJon Lin #if CONFIG_IS_ENABLED(CLK)
37209258a9dSJon Lin ret = clk_enable(&sfc->hclk);
37309258a9dSJon Lin if (ret)
374452649e0SJon Lin dev_dbg(sfc->dev, "sfc Enable ahb clock fail %s: %d\n", bus->name, ret);
37509258a9dSJon Lin
37609258a9dSJon Lin ret = clk_enable(&sfc->clk);
37709258a9dSJon Lin if (ret)
378452649e0SJon Lin dev_dbg(sfc->dev, "sfc Enable clock fail for %s: %d\n", bus->name, ret);
37909258a9dSJon Lin #endif
380dff9b601SJon Lin /* Initial the version at the first */
381dff9b601SJon Lin sfc->version = rockchip_sfc_get_version(sfc);
3821d88c327SJon Lin if (sfc->version == SFC_VER_9)
3831d88c327SJon Lin sfc->version = SFC_VER_6;
38409258a9dSJon Lin
38509258a9dSJon Lin ret = rockchip_sfc_init(sfc);
38609258a9dSJon Lin if (ret)
38709258a9dSJon Lin goto err_init;
38809258a9dSJon Lin
38909258a9dSJon Lin sfc->max_iosize = rockchip_sfc_get_max_iosize(sfc);
390452649e0SJon Lin sfc->max_freq = SFC_MAX_SPEED;
391452649e0SJon Lin sfc->dev = bus;
392fa413375SJon Lin
393c1cd6cb6SAndy Yan return 0;
394c1cd6cb6SAndy Yan
39509258a9dSJon Lin err_init:
39609258a9dSJon Lin #if CONFIG_IS_ENABLED(CLK)
39709258a9dSJon Lin clk_disable(&sfc->clk);
39809258a9dSJon Lin clk_disable(&sfc->hclk);
39909258a9dSJon Lin #endif
400c1cd6cb6SAndy Yan
401c1cd6cb6SAndy Yan return ret;
402c1cd6cb6SAndy Yan }
403c1cd6cb6SAndy Yan
rockchip_sfc_wait_txfifo_ready(struct rockchip_sfc * sfc,u32 timeout_us)4044e4d6eb6SJon Lin static int rockchip_sfc_wait_txfifo_ready(struct rockchip_sfc *sfc, u32 timeout_us)
4057ddc1c35SJon Lin {
4064e4d6eb6SJon Lin int ret = 0;
4074e4d6eb6SJon Lin u32 status;
4087ddc1c35SJon Lin
4094e4d6eb6SJon Lin ret = readl_poll_timeout(sfc->regbase + SFC_FSR, status,
4104e4d6eb6SJon Lin status & SFC_FSR_TXLV_MASK,
4114e4d6eb6SJon Lin timeout_us);
4124e4d6eb6SJon Lin if (ret) {
4134e4d6eb6SJon Lin dev_dbg(sfc->dev, "sfc wait tx fifo timeout\n");
4147ddc1c35SJon Lin
4157ddc1c35SJon Lin return -ETIMEDOUT;
41609258a9dSJon Lin }
4174e4d6eb6SJon Lin
4184e4d6eb6SJon Lin return (status & SFC_FSR_TXLV_MASK) >> SFC_FSR_TXLV_SHIFT;
41909258a9dSJon Lin }
4207ddc1c35SJon Lin
rockchip_sfc_wait_rxfifo_ready(struct rockchip_sfc * sfc,u32 timeout_us)4214e4d6eb6SJon Lin static int rockchip_sfc_wait_rxfifo_ready(struct rockchip_sfc *sfc, u32 timeout_us)
4224e4d6eb6SJon Lin {
4234e4d6eb6SJon Lin int ret = 0;
4244e4d6eb6SJon Lin u32 status;
4254e4d6eb6SJon Lin
4264e4d6eb6SJon Lin ret = readl_poll_timeout(sfc->regbase + SFC_FSR, status,
4274e4d6eb6SJon Lin status & SFC_FSR_RXLV_MASK,
4284e4d6eb6SJon Lin timeout_us);
4294e4d6eb6SJon Lin if (ret) {
4304e4d6eb6SJon Lin dev_dbg(sfc->dev, "sfc wait rx fifo timeout\n");
4314e4d6eb6SJon Lin
4324e4d6eb6SJon Lin return -ETIMEDOUT;
4334e4d6eb6SJon Lin }
4344e4d6eb6SJon Lin
4354e4d6eb6SJon Lin return (status & SFC_FSR_RXLV_MASK) >> SFC_FSR_RXLV_SHIFT;
43609258a9dSJon Lin }
43709258a9dSJon Lin
rockchip_sfc_adjust_op_work(struct spi_mem_op * op)43809258a9dSJon Lin static void rockchip_sfc_adjust_op_work(struct spi_mem_op *op)
43909258a9dSJon Lin {
44009258a9dSJon Lin if (unlikely(op->dummy.nbytes && !op->addr.nbytes)) {
44109258a9dSJon Lin /*
44209258a9dSJon Lin * SFC not support output DUMMY cycles right after CMD cycles, so
44309258a9dSJon Lin * treat it as ADDR cycles.
44409258a9dSJon Lin */
44509258a9dSJon Lin op->addr.nbytes = op->dummy.nbytes;
44609258a9dSJon Lin op->addr.buswidth = op->dummy.buswidth;
44709258a9dSJon Lin op->addr.val = 0xFFFFFFFFF;
44809258a9dSJon Lin
44909258a9dSJon Lin op->dummy.nbytes = 0;
45009258a9dSJon Lin }
45109258a9dSJon Lin }
45209258a9dSJon Lin
rockchip_sfc_wait_for_dma_finished(struct rockchip_sfc * sfc,int timeout)45309258a9dSJon Lin static int rockchip_sfc_wait_for_dma_finished(struct rockchip_sfc *sfc, int timeout)
45409258a9dSJon Lin {
45509258a9dSJon Lin unsigned long tbase;
45609258a9dSJon Lin
45709258a9dSJon Lin /* Wait for the DMA interrupt status */
45809258a9dSJon Lin tbase = get_timer(0);
45909258a9dSJon Lin while (!(readl(sfc->regbase + SFC_RISR) & SFC_RISR_DMA)) {
46009258a9dSJon Lin if (get_timer(tbase) > timeout) {
46109258a9dSJon Lin printf("dma timeout\n");
462915fcf0cSAndy Yan rockchip_sfc_reset(sfc);
46309258a9dSJon Lin
464915fcf0cSAndy Yan return -ETIMEDOUT;
465915fcf0cSAndy Yan }
46609258a9dSJon Lin
46709258a9dSJon Lin udelay(1);
468915fcf0cSAndy Yan }
469915fcf0cSAndy Yan
47009258a9dSJon Lin writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR);
47109258a9dSJon Lin
472915fcf0cSAndy Yan return 0;
473915fcf0cSAndy Yan }
474915fcf0cSAndy Yan
rockchip_sfc_xfer_setup(struct rockchip_sfc * sfc,struct spi_slave * mem,const struct spi_mem_op * op,u32 len)47509258a9dSJon Lin static int rockchip_sfc_xfer_setup(struct rockchip_sfc *sfc,
47609258a9dSJon Lin struct spi_slave *mem,
47709258a9dSJon Lin const struct spi_mem_op *op,
47809258a9dSJon Lin u32 len)
479c1cd6cb6SAndy Yan {
4801f772471SJon Lin struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev);
48109258a9dSJon Lin u32 ctrl = 0, cmd = 0;
482c1cd6cb6SAndy Yan
48309258a9dSJon Lin /* set CMD */
48409258a9dSJon Lin cmd = op->cmd.opcode;
48509258a9dSJon Lin ctrl |= ((op->cmd.buswidth >> 1) << SFC_CTRL_CMD_BITS_SHIFT);
48609258a9dSJon Lin
48709258a9dSJon Lin /* set ADDR */
48809258a9dSJon Lin if (op->addr.nbytes) {
48909258a9dSJon Lin if (op->addr.nbytes == 4) {
49009258a9dSJon Lin cmd |= SFC_CMD_ADDR_32BITS << SFC_CMD_ADDR_SHIFT;
49109258a9dSJon Lin } else if (op->addr.nbytes == 3) {
49209258a9dSJon Lin cmd |= SFC_CMD_ADDR_24BITS << SFC_CMD_ADDR_SHIFT;
493c1cd6cb6SAndy Yan } else {
49409258a9dSJon Lin cmd |= SFC_CMD_ADDR_XBITS << SFC_CMD_ADDR_SHIFT;
4951f772471SJon Lin writel(op->addr.nbytes * 8 - 1, sfc->regbase + plat->cs * SFC_CS1_REG_OFFSET + SFC_ABIT);
49609258a9dSJon Lin }
49709258a9dSJon Lin
49809258a9dSJon Lin ctrl |= ((op->addr.buswidth >> 1) << SFC_CTRL_ADDR_BITS_SHIFT);
49909258a9dSJon Lin }
50009258a9dSJon Lin
50109258a9dSJon Lin /* set DUMMY */
50209258a9dSJon Lin if (op->dummy.nbytes) {
50309258a9dSJon Lin if (op->dummy.buswidth == 4)
50409258a9dSJon Lin cmd |= op->dummy.nbytes * 2 << SFC_CMD_DUMMY_SHIFT;
50509258a9dSJon Lin else if (op->dummy.buswidth == 2)
50609258a9dSJon Lin cmd |= op->dummy.nbytes * 4 << SFC_CMD_DUMMY_SHIFT;
507c1cd6cb6SAndy Yan else
50809258a9dSJon Lin cmd |= op->dummy.nbytes * 8 << SFC_CMD_DUMMY_SHIFT;
509c1cd6cb6SAndy Yan }
510c1cd6cb6SAndy Yan
51109258a9dSJon Lin /* set DATA */
51209258a9dSJon Lin if (sfc->version >= SFC_VER_4) /* Clear it if no data to transfer */
51309258a9dSJon Lin writel(len, sfc->regbase + SFC_LEN_EXT);
51409258a9dSJon Lin else
51509258a9dSJon Lin cmd |= len << SFC_CMD_TRAN_BYTES_SHIFT;
51609258a9dSJon Lin if (len) {
51709258a9dSJon Lin if (op->data.dir == SPI_MEM_DATA_OUT)
51809258a9dSJon Lin cmd |= SFC_CMD_DIR_WR << SFC_CMD_DIR_SHIFT;
51909258a9dSJon Lin
52009258a9dSJon Lin ctrl |= ((op->data.buswidth >> 1) << SFC_CTRL_DATA_BITS_SHIFT);
52109258a9dSJon Lin }
52209258a9dSJon Lin if (!len && op->addr.nbytes)
52309258a9dSJon Lin cmd |= SFC_CMD_DIR_WR << SFC_CMD_DIR_SHIFT;
52409258a9dSJon Lin
52509258a9dSJon Lin /* set the Controller */
52609258a9dSJon Lin ctrl |= SFC_CTRL_PHASE_SEL_NEGETIVE;
52709258a9dSJon Lin cmd |= plat->cs << SFC_CMD_CS_SHIFT;
52809258a9dSJon Lin
529452649e0SJon Lin dev_dbg(sfc->dev, "sfc addr.nbytes=%x(x%d) dummy.nbytes=%x(x%d)\n",
53009258a9dSJon Lin op->addr.nbytes, op->addr.buswidth,
53109258a9dSJon Lin op->dummy.nbytes, op->dummy.buswidth);
532a432adc1SJon Lin dev_dbg(sfc->dev, "sfc ctrl=%x cmd=%x addr=%llx len=%x cs=%x\n",
533a432adc1SJon Lin ctrl, cmd, op->addr.val, len, plat->cs);
53409258a9dSJon Lin
5351f772471SJon Lin writel(ctrl, sfc->regbase + plat->cs * SFC_CS1_REG_OFFSET + SFC_CTRL);
53609258a9dSJon Lin writel(cmd, sfc->regbase + SFC_CMD);
53709258a9dSJon Lin if (op->addr.nbytes)
53809258a9dSJon Lin writel(op->addr.val, sfc->regbase + SFC_ADDR);
53909258a9dSJon Lin
54009258a9dSJon Lin return 0;
541c1cd6cb6SAndy Yan }
542c1cd6cb6SAndy Yan
rockchip_sfc_write_fifo(struct rockchip_sfc * sfc,const u8 * buf,int len)54309258a9dSJon Lin static int rockchip_sfc_write_fifo(struct rockchip_sfc *sfc, const u8 *buf, int len)
544c1cd6cb6SAndy Yan {
54509258a9dSJon Lin u8 bytes = len & 0x3;
54609258a9dSJon Lin u32 dwords;
54709258a9dSJon Lin int tx_level;
54809258a9dSJon Lin u32 write_words;
54909258a9dSJon Lin u32 tmp = 0;
550c1cd6cb6SAndy Yan
55109258a9dSJon Lin dwords = len >> 2;
55209258a9dSJon Lin while (dwords) {
5534e4d6eb6SJon Lin tx_level = rockchip_sfc_wait_txfifo_ready(sfc, 1000);
55409258a9dSJon Lin if (tx_level < 0)
55509258a9dSJon Lin return tx_level;
55609258a9dSJon Lin write_words = min_t(u32, tx_level, dwords);
55709258a9dSJon Lin writesl(sfc->regbase + SFC_DATA, buf, write_words);
55809258a9dSJon Lin buf += write_words << 2;
55909258a9dSJon Lin dwords -= write_words;
560fa413375SJon Lin }
561c1cd6cb6SAndy Yan
56209258a9dSJon Lin /* write the rest non word aligned bytes */
56309258a9dSJon Lin if (bytes) {
5644e4d6eb6SJon Lin tx_level = rockchip_sfc_wait_txfifo_ready(sfc, 1000);
56509258a9dSJon Lin if (tx_level < 0)
56609258a9dSJon Lin return tx_level;
56709258a9dSJon Lin memcpy(&tmp, buf, bytes);
56809258a9dSJon Lin writel(tmp, sfc->regbase + SFC_DATA);
56939b850deSJon Lin }
570c1cd6cb6SAndy Yan
57109258a9dSJon Lin return len;
57209258a9dSJon Lin }
57309258a9dSJon Lin
rockchip_sfc_read_fifo(struct rockchip_sfc * sfc,u8 * buf,int len)57409258a9dSJon Lin static int rockchip_sfc_read_fifo(struct rockchip_sfc *sfc, u8 *buf, int len)
575c1cd6cb6SAndy Yan {
57609258a9dSJon Lin u8 bytes = len & 0x3;
57709258a9dSJon Lin u32 dwords;
57809258a9dSJon Lin u8 read_words;
57909258a9dSJon Lin int rx_level;
58009258a9dSJon Lin int tmp;
58109258a9dSJon Lin
58209258a9dSJon Lin /* word aligned access only */
58309258a9dSJon Lin dwords = len >> 2;
58409258a9dSJon Lin while (dwords) {
5854e4d6eb6SJon Lin rx_level = rockchip_sfc_wait_rxfifo_ready(sfc, 1000);
58609258a9dSJon Lin if (rx_level < 0)
58709258a9dSJon Lin return rx_level;
58809258a9dSJon Lin read_words = min_t(u32, rx_level, dwords);
58909258a9dSJon Lin readsl(sfc->regbase + SFC_DATA, buf, read_words);
59009258a9dSJon Lin buf += read_words << 2;
59109258a9dSJon Lin dwords -= read_words;
59209258a9dSJon Lin }
59309258a9dSJon Lin
59409258a9dSJon Lin /* read the rest non word aligned bytes */
59509258a9dSJon Lin if (bytes) {
5964e4d6eb6SJon Lin rx_level = rockchip_sfc_wait_rxfifo_ready(sfc, 1000);
59709258a9dSJon Lin if (rx_level < 0)
59809258a9dSJon Lin return rx_level;
59909258a9dSJon Lin tmp = readl(sfc->regbase + SFC_DATA);
60009258a9dSJon Lin memcpy(buf, &tmp, bytes);
60109258a9dSJon Lin }
60209258a9dSJon Lin
60309258a9dSJon Lin return len;
60409258a9dSJon Lin }
60509258a9dSJon Lin
rockchip_sfc_fifo_transfer_dma(struct rockchip_sfc * sfc,dma_addr_t dma_buf,size_t len)60609258a9dSJon Lin static int rockchip_sfc_fifo_transfer_dma(struct rockchip_sfc *sfc, dma_addr_t dma_buf, size_t len)
60709258a9dSJon Lin {
60809258a9dSJon Lin writel(0xFFFFFFFF, sfc->regbase + SFC_ICLR);
60909258a9dSJon Lin writel((u32)dma_buf, sfc->regbase + SFC_DMA_ADDR);
610452649e0SJon Lin writel(SFC_DMA_TRIGGER_START, sfc->regbase + SFC_DMA_TRIGGER);
61109258a9dSJon Lin
61209258a9dSJon Lin return len;
61309258a9dSJon Lin }
61409258a9dSJon Lin
rockchip_sfc_xfer_data_poll(struct rockchip_sfc * sfc,const struct spi_mem_op * op,u32 len)61509258a9dSJon Lin static int rockchip_sfc_xfer_data_poll(struct rockchip_sfc *sfc,
61609258a9dSJon Lin const struct spi_mem_op *op, u32 len)
61709258a9dSJon Lin {
618452649e0SJon Lin dev_dbg(sfc->dev, "sfc xfer_poll len=%x\n", len);
61909258a9dSJon Lin
62009258a9dSJon Lin if (op->data.dir == SPI_MEM_DATA_OUT)
62109258a9dSJon Lin return rockchip_sfc_write_fifo(sfc, op->data.buf.out, len);
62209258a9dSJon Lin else
62309258a9dSJon Lin return rockchip_sfc_read_fifo(sfc, op->data.buf.in, len);
62409258a9dSJon Lin }
62509258a9dSJon Lin
rockchip_sfc_xfer_data_dma(struct rockchip_sfc * sfc,const struct spi_mem_op * op,u32 len)62609258a9dSJon Lin static int rockchip_sfc_xfer_data_dma(struct rockchip_sfc *sfc,
62709258a9dSJon Lin const struct spi_mem_op *op, u32 len)
62809258a9dSJon Lin {
62937911cf6SAndy Yan struct bounce_buffer bb;
63037911cf6SAndy Yan unsigned int bb_flags;
63109258a9dSJon Lin void *dma_buf;
63209258a9dSJon Lin int ret;
633c1cd6cb6SAndy Yan
634452649e0SJon Lin dev_dbg(sfc->dev, "sfc xfer_dma len=%x\n", len);
63509258a9dSJon Lin
63609258a9dSJon Lin if (op->data.dir == SPI_MEM_DATA_OUT) {
63709258a9dSJon Lin dma_buf = (void *)op->data.buf.out;
63837911cf6SAndy Yan bb_flags = GEN_BB_READ;
63909258a9dSJon Lin } else {
64009258a9dSJon Lin dma_buf = (void *)op->data.buf.in;
64137911cf6SAndy Yan bb_flags = GEN_BB_WRITE;
64209258a9dSJon Lin }
64337911cf6SAndy Yan
64409258a9dSJon Lin ret = bounce_buffer_start(&bb, dma_buf, len, bb_flags);
64537911cf6SAndy Yan if (ret)
64637911cf6SAndy Yan return ret;
64730f161d1SAndy Yan
64809258a9dSJon Lin ret = rockchip_sfc_fifo_transfer_dma(sfc, (dma_addr_t)bb.bounce_buffer, len);
64909258a9dSJon Lin rockchip_sfc_wait_for_dma_finished(sfc, len * 10);
65037911cf6SAndy Yan bounce_buffer_stop(&bb);
65137911cf6SAndy Yan
652c1cd6cb6SAndy Yan return ret;
653c1cd6cb6SAndy Yan }
654c1cd6cb6SAndy Yan
rockchip_sfc_xfer_data_dma_async(struct rockchip_sfc * sfc,const struct spi_mem_op * op,u32 len)65520202e05SJon Lin static int rockchip_sfc_xfer_data_dma_async(struct rockchip_sfc *sfc,
65620202e05SJon Lin const struct spi_mem_op *op, u32 len)
65720202e05SJon Lin {
65820202e05SJon Lin void *dma_buf;
65920202e05SJon Lin
660c3b14095SJon Lin if (op->data.dir == SPI_MEM_DATA_OUT) {
66120202e05SJon Lin dma_buf = (void *)op->data.buf.out;
66220202e05SJon Lin flush_dcache_range((unsigned long)dma_buf,
66320202e05SJon Lin (unsigned long)dma_buf + len);
664c3b14095SJon Lin } else {
665c3b14095SJon Lin dma_buf = (void *)op->data.buf.in;
666c3b14095SJon Lin }
667c3b14095SJon Lin
668c3b14095SJon Lin dev_dbg(sfc->dev, "xfer_dma_async len=%x %p\n", len, dma_buf);
66920202e05SJon Lin
67020202e05SJon Lin rockchip_sfc_fifo_transfer_dma(sfc, (dma_addr_t)dma_buf, len);
67120202e05SJon Lin sfc->last_async_size = len;
67220202e05SJon Lin
67320202e05SJon Lin return 0;
67420202e05SJon Lin }
67520202e05SJon Lin
rockchip_sfc_xfer_done(struct rockchip_sfc * sfc,u32 timeout_us)67609258a9dSJon Lin static int rockchip_sfc_xfer_done(struct rockchip_sfc *sfc, u32 timeout_us)
6777ddc1c35SJon Lin {
678c1cd6cb6SAndy Yan int ret = 0;
6794e4d6eb6SJon Lin u32 status;
680c1cd6cb6SAndy Yan
6814e4d6eb6SJon Lin ret = readl_poll_timeout(sfc->regbase + SFC_SR, status,
6824e4d6eb6SJon Lin !(status & SFC_SR_IS_BUSY),
6834e4d6eb6SJon Lin timeout_us);
6844e4d6eb6SJon Lin if (ret) {
6854e4d6eb6SJon Lin dev_err(sfc->dev, "wait sfc idle timeout\n");
68609258a9dSJon Lin rockchip_sfc_reset(sfc);
68730f161d1SAndy Yan
6884e4d6eb6SJon Lin ret = -EIO;
689c1cd6cb6SAndy Yan }
690c1cd6cb6SAndy Yan
691c1cd6cb6SAndy Yan return ret;
692c1cd6cb6SAndy Yan }
693c1cd6cb6SAndy Yan
rockchip_spi_set_cs(struct rockchip_sfc * sfc,struct spi_slave * mem,bool enable)694a432adc1SJon Lin static int rockchip_spi_set_cs(struct rockchip_sfc *sfc, struct spi_slave *mem, bool enable)
695a432adc1SJon Lin {
696*dc2ae14aSJon Lin #if defined(CONFIG_DM_GPIO) && (defined(CONFIG_SPL_GPIO_SUPPORT) || !defined(CONFIG_SPL_BUILD))
697a432adc1SJon Lin struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev);
698a432adc1SJon Lin u32 cs = plat->cs;
699a432adc1SJon Lin
700a432adc1SJon Lin if (!dm_gpio_is_valid(&sfc->cs_gpios[cs]))
701a432adc1SJon Lin return 0;
702a432adc1SJon Lin
703a432adc1SJon Lin debug("%s %d %x\n", __func__, cs, enable);
704a432adc1SJon Lin dm_gpio_set_value(&sfc->cs_gpios[cs], enable);
705a432adc1SJon Lin #endif
706a432adc1SJon Lin return 0;
707a432adc1SJon Lin }
708a432adc1SJon Lin
7091f772471SJon Lin #if CONFIG_IS_ENABLED(CLK)
rockchip_sfc_exec_op_bypass(struct rockchip_sfc * sfc,struct spi_slave * mem,const struct spi_mem_op * op)7101f772471SJon Lin static int rockchip_sfc_exec_op_bypass(struct rockchip_sfc *sfc,
7111f772471SJon Lin struct spi_slave *mem,
7121f772471SJon Lin const struct spi_mem_op *op)
7131f772471SJon Lin {
7141f772471SJon Lin u32 len = min_t(u32, op->data.nbytes, sfc->max_iosize);
7151f772471SJon Lin u32 ret;
7161f772471SJon Lin
7171f772471SJon Lin rockchip_sfc_adjust_op_work((struct spi_mem_op *)op);
718a432adc1SJon Lin rockchip_spi_set_cs(sfc, mem, true);
7191f772471SJon Lin rockchip_sfc_xfer_setup(sfc, mem, op, len);
7201f772471SJon Lin ret = rockchip_sfc_xfer_data_poll(sfc, op, len);
7211f772471SJon Lin if (ret != len) {
7221f772471SJon Lin dev_err(sfc->dev, "xfer data failed ret %d\n", ret);
7231f772471SJon Lin
7241f772471SJon Lin return -EIO;
7251f772471SJon Lin }
7261f772471SJon Lin
727a432adc1SJon Lin ret = rockchip_sfc_xfer_done(sfc, 100000);
728a432adc1SJon Lin rockchip_spi_set_cs(sfc, mem, false);
729a432adc1SJon Lin
730a432adc1SJon Lin return ret;
7311f772471SJon Lin }
7321f772471SJon Lin
rockchip_sfc_delay_lines_tuning(struct rockchip_sfc * sfc,struct spi_slave * mem)7331f772471SJon Lin static void rockchip_sfc_delay_lines_tuning(struct rockchip_sfc *sfc, struct spi_slave *mem)
7341f772471SJon Lin {
7351f772471SJon Lin struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev);
7361f772471SJon Lin struct spi_mem_op op = SPI_MEM_OP(SPI_MEM_OP_CMD(0x9F, 1),
7371f772471SJon Lin SPI_MEM_OP_NO_ADDR,
7381f772471SJon Lin SPI_MEM_OP_NO_DUMMY,
7391f772471SJon Lin SPI_MEM_OP_DATA_IN(3, NULL, 1));
7401f772471SJon Lin u8 id[3], id_temp[3];
7411f772471SJon Lin u16 cell_max = (u16)rockchip_sfc_get_max_dll_cells(sfc);
7421f772471SJon Lin u16 right, left = 0;
7431f772471SJon Lin u16 step = SFC_DLL_TRANING_STEP;
7441f772471SJon Lin bool dll_valid = false;
7451f772471SJon Lin u8 cs = plat->cs;
7461f772471SJon Lin
747bdbb5f4bSJon Lin rockchip_sfc_clk_set_rate(sfc, SFC_DLL_THRESHOLD_RATE);
7481f772471SJon Lin op.data.buf.in = &id;
7491f772471SJon Lin rockchip_sfc_exec_op_bypass(sfc, mem, &op);
7501f772471SJon Lin if ((0xFF == id[0] && 0xFF == id[1]) ||
7511f772471SJon Lin (0x00 == id[0] && 0x00 == id[1])) {
7521f772471SJon Lin dev_dbg(sfc->dev, "no dev, dll by pass\n");
753bdbb5f4bSJon Lin rockchip_sfc_clk_set_rate(sfc, sfc->speed[cs]);
7541f772471SJon Lin sfc->speed[cs] = SFC_DLL_THRESHOLD_RATE;
7551f772471SJon Lin
7561f772471SJon Lin return;
7571f772471SJon Lin }
7581f772471SJon Lin
759bdbb5f4bSJon Lin rockchip_sfc_clk_set_rate(sfc, sfc->speed[cs]);
7601f772471SJon Lin op.data.buf.in = &id_temp;
7611f772471SJon Lin for (right = 0; right <= cell_max; right += step) {
7621f772471SJon Lin int ret;
7631f772471SJon Lin
7641f772471SJon Lin rockchip_sfc_set_delay_lines(sfc, right, cs);
7651f772471SJon Lin rockchip_sfc_exec_op_bypass(sfc, mem, &op);
7661f772471SJon Lin dev_dbg(sfc->dev, "dll read flash id:%x %x %x\n",
7671f772471SJon Lin id_temp[0], id_temp[1], id_temp[2]);
7681f772471SJon Lin
7691f772471SJon Lin ret = memcmp(&id, &id_temp, 3);
7701f772471SJon Lin if (dll_valid && ret) {
7711f772471SJon Lin right -= step;
7721f772471SJon Lin
7731f772471SJon Lin break;
7741f772471SJon Lin }
7751f772471SJon Lin if (!dll_valid && !ret)
7761f772471SJon Lin left = right;
7771f772471SJon Lin
7781f772471SJon Lin if (!ret)
7791f772471SJon Lin dll_valid = true;
7801f772471SJon Lin
7811f772471SJon Lin /* Add cell_max to loop */
7821f772471SJon Lin if (right == cell_max)
7831f772471SJon Lin break;
7841f772471SJon Lin if (right + step > cell_max)
7851f772471SJon Lin right = cell_max - step;
7861f772471SJon Lin }
7871f772471SJon Lin
7881f772471SJon Lin if (dll_valid && (right - left) >= SFC_DLL_TRANING_VALID_WINDOW) {
7891f772471SJon Lin if (left == 0 && right < cell_max)
7901f772471SJon Lin sfc->dll_cells[cs] = left + (right - left) * 2 / 5;
7911f772471SJon Lin else
7921f772471SJon Lin sfc->dll_cells[cs] = left + (right - left) / 2;
7931f772471SJon Lin } else {
7941f772471SJon Lin sfc->dll_cells[cs] = 0;
7951f772471SJon Lin }
7961f772471SJon Lin
7971f772471SJon Lin if (sfc->dll_cells[cs]) {
7981f772471SJon Lin dev_dbg(sfc->dev, "%d %d %d dll training success in %dMHz max_cells=%u sfc_ver=%d\n",
7991f772471SJon Lin left, right, sfc->dll_cells[cs], sfc->speed[cs],
8001f772471SJon Lin rockchip_sfc_get_max_dll_cells(sfc), rockchip_sfc_get_version(sfc));
8011f772471SJon Lin rockchip_sfc_set_delay_lines(sfc, (u16)sfc->dll_cells[cs], cs);
802*dc2ae14aSJon Lin #if defined(CONFIG_SPI_FLASH_AUTO_MERGE)
803*dc2ae14aSJon Lin sfc->speed[1] = sfc->cur_speed;
804*dc2ae14aSJon Lin sfc->dll_cells[1] = sfc->dll_cells[0];
805*dc2ae14aSJon Lin rockchip_sfc_set_delay_lines(sfc, (u16)sfc->dll_cells[1], 1);
806*dc2ae14aSJon Lin #endif
8071f772471SJon Lin } else {
8081f772471SJon Lin dev_err(sfc->dev, "%d %d dll training failed in %dMHz, reduce the speed\n",
8091f772471SJon Lin left, right, sfc->speed[cs]);
8101f772471SJon Lin rockchip_sfc_set_delay_lines(sfc, 0, cs);
811bdbb5f4bSJon Lin rockchip_sfc_clk_set_rate(sfc, SFC_DLL_THRESHOLD_RATE);
8121f772471SJon Lin sfc->cur_speed = SFC_DLL_THRESHOLD_RATE;
813bdbb5f4bSJon Lin sfc->cur_real_speed = rockchip_sfc_clk_get_rate(sfc);
8141f772471SJon Lin sfc->speed[cs] = SFC_DLL_THRESHOLD_RATE;
8151f772471SJon Lin }
8161f772471SJon Lin }
8171f772471SJon Lin
8181f772471SJon Lin #endif
8191f772471SJon Lin
rockchip_sfc_exec_op(struct spi_slave * mem,const struct spi_mem_op * op)82009258a9dSJon Lin static int rockchip_sfc_exec_op(struct spi_slave *mem,
82109258a9dSJon Lin const struct spi_mem_op *op)
822c1cd6cb6SAndy Yan {
82309258a9dSJon Lin struct rockchip_sfc *sfc = dev_get_platdata(mem->dev->parent);
8241f772471SJon Lin struct dm_spi_slave_platdata *plat = dev_get_parent_platdata(mem->dev);
82509258a9dSJon Lin u32 len = min_t(u32, op->data.nbytes, sfc->max_iosize);
82630f161d1SAndy Yan int ret;
827c1cd6cb6SAndy Yan
828*dc2ae14aSJon Lin #if defined(CONFIG_SPI_FLASH_AUTO_MERGE)
829*dc2ae14aSJon Lin plat->cs = mem->auto_merge_cs_cur;
830*dc2ae14aSJon Lin #endif
831*dc2ae14aSJon Lin
8321f772471SJon Lin if (rockchip_sfc_get_version(sfc) >= SFC_VER_4 &&
8331f772471SJon Lin sfc->cur_speed != sfc->speed[plat->cs]) {
8341f772471SJon Lin sfc->speed[plat->cs] = sfc->cur_speed;
835f491cc5fSJon Lin #if CONFIG_IS_ENABLED(CLK)
8361f772471SJon Lin if (sfc->cur_real_speed > SFC_DLL_THRESHOLD_RATE)
8371f772471SJon Lin rockchip_sfc_delay_lines_tuning(sfc, mem);
8381f772471SJon Lin else
839f491cc5fSJon Lin #endif
8401f772471SJon Lin rockchip_sfc_set_delay_lines(sfc, 0, plat->cs);
8411f772471SJon Lin }
8421f772471SJon Lin
84320202e05SJon Lin /* Wait for last async transfer finished */
84420202e05SJon Lin if (sfc->last_async_size) {
84520202e05SJon Lin rockchip_sfc_wait_for_dma_finished(sfc, sfc->last_async_size);
84620202e05SJon Lin sfc->last_async_size = 0;
84720202e05SJon Lin }
84809258a9dSJon Lin rockchip_sfc_adjust_op_work((struct spi_mem_op *)op);
849a432adc1SJon Lin rockchip_spi_set_cs(sfc, mem, true);
85009258a9dSJon Lin rockchip_sfc_xfer_setup(sfc, mem, op, len);
85109258a9dSJon Lin if (len) {
85220202e05SJon Lin if (likely(sfc->use_dma) && len >= SFC_DMA_TRANS_THRETHOLD) {
85320202e05SJon Lin if (mem->mode & SPI_DMA_PREPARE)
85420202e05SJon Lin return rockchip_sfc_xfer_data_dma_async(sfc, op, len);
85509258a9dSJon Lin ret = rockchip_sfc_xfer_data_dma(sfc, op, len);
85620202e05SJon Lin } else {
85709258a9dSJon Lin ret = rockchip_sfc_xfer_data_poll(sfc, op, len);
85820202e05SJon Lin }
85909258a9dSJon Lin
86009258a9dSJon Lin if (ret != len) {
861452649e0SJon Lin dev_err(sfc->dev, "xfer data failed ret %d dir %d\n", ret, op->data.dir);
86209258a9dSJon Lin
86309258a9dSJon Lin return -EIO;
86409258a9dSJon Lin }
86509258a9dSJon Lin }
86609258a9dSJon Lin
867a432adc1SJon Lin ret = rockchip_sfc_xfer_done(sfc, 100000);
868a432adc1SJon Lin rockchip_spi_set_cs(sfc, mem, false);
869a432adc1SJon Lin
870a432adc1SJon Lin return ret;
87109258a9dSJon Lin }
87209258a9dSJon Lin
rockchip_sfc_adjust_op_size(struct spi_slave * mem,struct spi_mem_op * op)87309258a9dSJon Lin static int rockchip_sfc_adjust_op_size(struct spi_slave *mem, struct spi_mem_op *op)
874c1cd6cb6SAndy Yan {
87509258a9dSJon Lin struct rockchip_sfc *sfc = dev_get_platdata(mem->dev->parent);
876c1cd6cb6SAndy Yan
87709258a9dSJon Lin op->data.nbytes = min(op->data.nbytes, sfc->max_iosize);
878452649e0SJon Lin
87909258a9dSJon Lin return 0;
880c1cd6cb6SAndy Yan }
881c1cd6cb6SAndy Yan
rockchip_sfc_set_speed(struct udevice * bus,uint speed)882c1cd6cb6SAndy Yan static int rockchip_sfc_set_speed(struct udevice *bus, uint speed)
883c1cd6cb6SAndy Yan {
884452649e0SJon Lin struct rockchip_sfc *sfc = dev_get_platdata(bus);
885452649e0SJon Lin
886452649e0SJon Lin if (speed > sfc->max_freq)
887452649e0SJon Lin speed = sfc->max_freq;
888452649e0SJon Lin
8891f772471SJon Lin if (speed == sfc->cur_speed)
890452649e0SJon Lin return 0;
891452649e0SJon Lin
892452649e0SJon Lin #if CONFIG_IS_ENABLED(CLK)
893bdbb5f4bSJon Lin int ret = rockchip_sfc_clk_set_rate(sfc, speed);
894452649e0SJon Lin
895452649e0SJon Lin if (ret < 0) {
896452649e0SJon Lin dev_err(sfc->dev, "set_freq=%dHz fail, check if it's the cru support level\n",
897452649e0SJon Lin speed);
898452649e0SJon Lin return ret;
899452649e0SJon Lin }
9001f772471SJon Lin sfc->cur_speed = speed;
901bdbb5f4bSJon Lin sfc->cur_real_speed = rockchip_sfc_clk_get_rate(sfc);
90289eef20dSJon Lin
9031f772471SJon Lin dev_dbg(sfc->dev, "set_freq=%dHz real_freq=%dHz\n",
9041f772471SJon Lin sfc->cur_speed, sfc->cur_real_speed);
905452649e0SJon Lin #else
906452649e0SJon Lin dev_dbg(sfc->dev, "sfc failed, CLK not support\n");
907452649e0SJon Lin #endif
908c1cd6cb6SAndy Yan return 0;
909c1cd6cb6SAndy Yan }
910c1cd6cb6SAndy Yan
rockchip_sfc_set_mode(struct udevice * bus,uint mode)911c1cd6cb6SAndy Yan static int rockchip_sfc_set_mode(struct udevice *bus, uint mode)
912c1cd6cb6SAndy Yan {
913c1cd6cb6SAndy Yan return 0;
914c1cd6cb6SAndy Yan }
915c1cd6cb6SAndy Yan
91609258a9dSJon Lin static const struct spi_controller_mem_ops rockchip_sfc_mem_ops = {
91709258a9dSJon Lin .adjust_op_size = rockchip_sfc_adjust_op_size,
91809258a9dSJon Lin .exec_op = rockchip_sfc_exec_op,
91909258a9dSJon Lin };
92009258a9dSJon Lin
921c1cd6cb6SAndy Yan static const struct dm_spi_ops rockchip_sfc_ops = {
92209258a9dSJon Lin .mem_ops = &rockchip_sfc_mem_ops,
923c1cd6cb6SAndy Yan .set_speed = rockchip_sfc_set_speed,
924c1cd6cb6SAndy Yan .set_mode = rockchip_sfc_set_mode,
925c1cd6cb6SAndy Yan };
926c1cd6cb6SAndy Yan
927c1cd6cb6SAndy Yan static const struct udevice_id rockchip_sfc_ids[] = {
9283687236aSJon Lin { .compatible = "rockchip,fspi"},
929c1cd6cb6SAndy Yan { .compatible = "rockchip,sfc"},
93009258a9dSJon Lin {},
931c1cd6cb6SAndy Yan };
932c1cd6cb6SAndy Yan
933c1cd6cb6SAndy Yan U_BOOT_DRIVER(rockchip_sfc_driver) = {
934c1cd6cb6SAndy Yan .name = "rockchip_sfc",
935c1cd6cb6SAndy Yan .id = UCLASS_SPI,
936c1cd6cb6SAndy Yan .of_match = rockchip_sfc_ids,
937c1cd6cb6SAndy Yan .ops = &rockchip_sfc_ops,
938c1cd6cb6SAndy Yan .ofdata_to_platdata = rockchip_sfc_ofdata_to_platdata,
93909258a9dSJon Lin .platdata_auto_alloc_size = sizeof(struct rockchip_sfc),
940c1cd6cb6SAndy Yan .probe = rockchip_sfc_probe,
941c1cd6cb6SAndy Yan };
942