xref: /rk3399_ARM-atf/plat/qti/msm8916/aarch64/msm8916_helpers.S (revision aad23f1a2c109fb853e498c17fa1e97fbdb6522c)
1dddba19aSStephan Gerhold/*
27e002c8aSStephan Gerhold * Copyright (c) 2021-2023, Stephan Gerhold <stephan@gerhold.net>
3dddba19aSStephan Gerhold *
4dddba19aSStephan Gerhold * SPDX-License-Identifier: BSD-3-Clause
5dddba19aSStephan Gerhold */
6dddba19aSStephan Gerhold
7dddba19aSStephan Gerhold#include <arch.h>
8dddba19aSStephan Gerhold#include <asm_macros.S>
9dddba19aSStephan Gerhold
10dddba19aSStephan Gerhold#include <msm8916_mmap.h>
11dddba19aSStephan Gerhold
12dddba19aSStephan Gerhold#define APCS_TCM_START_ADDR	0x10
13dddba19aSStephan Gerhold#define APCS_TCM_REDIRECT_EN_0	BIT_32(0)
14dddba19aSStephan Gerhold
15dddba19aSStephan Gerhold	.globl	plat_crash_console_init
16dddba19aSStephan Gerhold	.globl	plat_crash_console_putc
17dddba19aSStephan Gerhold	.globl	plat_crash_console_flush
18dddba19aSStephan Gerhold	.globl	plat_panic_handler
19dddba19aSStephan Gerhold	.globl	plat_my_core_pos
20dddba19aSStephan Gerhold	.globl	plat_get_my_entrypoint
21dddba19aSStephan Gerhold	.globl	plat_reset_handler
22dddba19aSStephan Gerhold	.globl	platform_mem_init
23dddba19aSStephan Gerhold	.globl	msm8916_entry_point
24dddba19aSStephan Gerhold
25dddba19aSStephan Gerhold	/* -------------------------------------------------
26dddba19aSStephan Gerhold	 * int plat_crash_console_init(void)
27dddba19aSStephan Gerhold	 * Initialize the crash console.
28dddba19aSStephan Gerhold	 * Out: x0 - 1 on success, 0 on error
29dddba19aSStephan Gerhold	 * Clobber list : x0 - x4
30dddba19aSStephan Gerhold	 * -------------------------------------------------
31dddba19aSStephan Gerhold	 */
32dddba19aSStephan Gerholdfunc plat_crash_console_init
33*aad23f1aSStephan Gerhold	mov_imm	x1, BLSP_UART_BASE
34dddba19aSStephan Gerhold	mov	x0, #1
35dddba19aSStephan Gerhold	b	console_uartdm_core_init
36dddba19aSStephan Gerholdendfunc plat_crash_console_init
37dddba19aSStephan Gerhold
38dddba19aSStephan Gerhold	/* -------------------------------------------------
39dddba19aSStephan Gerhold	 * int plat_crash_console_putc(int c)
40dddba19aSStephan Gerhold	 * Print a character on the crash console.
41dddba19aSStephan Gerhold	 * In : w0 - character to be printed
42dddba19aSStephan Gerhold	 * Out: w0 - printed character on success
43dddba19aSStephan Gerhold	 * Clobber list : x1, x2
44dddba19aSStephan Gerhold	 * -------------------------------------------------
45dddba19aSStephan Gerhold	 */
46dddba19aSStephan Gerholdfunc plat_crash_console_putc
47*aad23f1aSStephan Gerhold	mov_imm	x1, BLSP_UART_BASE
48dddba19aSStephan Gerhold	b	console_uartdm_core_putc
49dddba19aSStephan Gerholdendfunc plat_crash_console_putc
50dddba19aSStephan Gerhold
51dddba19aSStephan Gerhold	/* -------------------------------------------------
52dddba19aSStephan Gerhold	 * void plat_crash_console_flush(void)
53dddba19aSStephan Gerhold	 * Force a write of all buffered data that has not
54dddba19aSStephan Gerhold	 * been output.
55dddba19aSStephan Gerhold	 * Clobber list : x1, x2
56dddba19aSStephan Gerhold	 * -------------------------------------------------
57dddba19aSStephan Gerhold	 */
58dddba19aSStephan Gerholdfunc plat_crash_console_flush
59*aad23f1aSStephan Gerhold	mov_imm	x1, BLSP_UART_BASE
60dddba19aSStephan Gerhold	b	console_uartdm_core_flush
61dddba19aSStephan Gerholdendfunc plat_crash_console_flush
62dddba19aSStephan Gerhold
63dddba19aSStephan Gerhold	/* -------------------------------------------------
64dddba19aSStephan Gerhold	 * void plat_panic_handler(void) __dead
65dddba19aSStephan Gerhold	 * Called when an unrecoverable error occurs.
66dddba19aSStephan Gerhold	 * -------------------------------------------------
67dddba19aSStephan Gerhold	 */
68dddba19aSStephan Gerholdfunc plat_panic_handler
69dddba19aSStephan Gerhold	/* Try to shutdown/reset */
70dddba19aSStephan Gerhold	mov_imm	x0, MPM_PS_HOLD
71dddba19aSStephan Gerhold	str	wzr, [x0]
72dddba19aSStephan Gerhold1:	b	1b
73dddba19aSStephan Gerholdendfunc plat_panic_handler
74dddba19aSStephan Gerhold
75dddba19aSStephan Gerhold	/* -------------------------------------------------
76dddba19aSStephan Gerhold	 * unsigned int plat_my_core_pos(void)
77dddba19aSStephan Gerhold	 * Out: x0 - index of the calling CPU
78dddba19aSStephan Gerhold	 * -------------------------------------------------
79dddba19aSStephan Gerhold	 */
80dddba19aSStephan Gerholdfunc plat_my_core_pos
81dddba19aSStephan Gerhold	/* There is just a single cluster so this is very simple */
82dddba19aSStephan Gerhold	mrs	x0, mpidr_el1
83dddba19aSStephan Gerhold	and	x0, x0, #MPIDR_CPU_MASK
84dddba19aSStephan Gerhold	ret
85dddba19aSStephan Gerholdendfunc plat_my_core_pos
86dddba19aSStephan Gerhold
87dddba19aSStephan Gerhold	/* -------------------------------------------------
88dddba19aSStephan Gerhold	 * uintptr_t plat_get_my_entrypoint(void)
89dddba19aSStephan Gerhold	 * Distinguish cold and warm boot and return warm boot
90dddba19aSStephan Gerhold	 * entry address if available.
91dddba19aSStephan Gerhold	 * Out: x0 - warm boot entry point or 0 on cold boot
92dddba19aSStephan Gerhold	 * -------------------------------------------------
93dddba19aSStephan Gerhold	 */
94dddba19aSStephan Gerholdfunc plat_get_my_entrypoint
95dddba19aSStephan Gerhold	ldr	x0, msm8916_entry_point
9625132f78SStephan Gerhold	cbz	x0, 1f
9725132f78SStephan Gerhold	ret
9825132f78SStephan Gerhold1:
9925132f78SStephan Gerhold	/*
10025132f78SStephan Gerhold	 * Cold boot: Disable TCM redirect to L2 cache as early as
10125132f78SStephan Gerhold	 * possible to avoid crashes when making use of the cache.
10225132f78SStephan Gerhold	 */
10325132f78SStephan Gerhold	mov_imm	x1, APCS_CFG
10425132f78SStephan Gerhold	ldr	w2, [x1, #APCS_TCM_START_ADDR]
10525132f78SStephan Gerhold	and	w2, w2, #~APCS_TCM_REDIRECT_EN_0
10625132f78SStephan Gerhold	str	w2, [x1, #APCS_TCM_START_ADDR]
10725132f78SStephan Gerhold
10825132f78SStephan Gerhold	/*
10925132f78SStephan Gerhold	 * After reset the CPU always starts executing at the fixed reset
11025132f78SStephan Gerhold	 * address (0x0), which does not match the link address of BL31.
11125132f78SStephan Gerhold	 * The "boot remapper" redirects all memory accesses to the real
11225132f78SStephan Gerhold	 * physical address in DRAM.
11325132f78SStephan Gerhold	 *
11425132f78SStephan Gerhold	 * For warm boots, this is already handled by loading the real
11525132f78SStephan Gerhold	 * entry point address above.
11625132f78SStephan Gerhold	 *
11725132f78SStephan Gerhold	 * For cold boots, check if the CPU is using the boot remapper,
11825132f78SStephan Gerhold	 * i.e. if bl31_entrypoint appears to be at the reset address (0x0).
11925132f78SStephan Gerhold	 */
12025132f78SStephan Gerhold	adr	x1, bl31_entrypoint
12125132f78SStephan Gerhold	cbnz	x1, 2f
12225132f78SStephan Gerhold
12325132f78SStephan Gerhold	/*
12425132f78SStephan Gerhold	 * Add the real BL31_BASE offset to the return address in the link
12525132f78SStephan Gerhold	 * register so the CPU will continue at the real address after return.
12625132f78SStephan Gerhold	 */
12725132f78SStephan Gerhold	mov_imm	x1, BL31_BASE
12825132f78SStephan Gerhold	add	lr, lr, x1
12925132f78SStephan Gerhold2:
130dddba19aSStephan Gerhold	ret
131dddba19aSStephan Gerholdendfunc plat_get_my_entrypoint
132dddba19aSStephan Gerhold
133dddba19aSStephan Gerhold	/* -------------------------------------------------
134dddba19aSStephan Gerhold	 * void platform_mem_init(void)
135dddba19aSStephan Gerhold	 * Performs additional memory initialization early
136dddba19aSStephan Gerhold	 * in the boot process.
137dddba19aSStephan Gerhold	 * -------------------------------------------------
138dddba19aSStephan Gerhold	 */
139dddba19aSStephan Gerholdfunc platform_mem_init
140dddba19aSStephan Gerhold	/* Nothing to do here, all memory is already initialized */
141dddba19aSStephan Gerhold	ret
142dddba19aSStephan Gerholdendfunc platform_mem_init
143dddba19aSStephan Gerhold
144dddba19aSStephan Gerhold	.data
145dddba19aSStephan Gerhold	.align	3
146dddba19aSStephan Gerhold
147dddba19aSStephan Gerhold	/* -------------------------------------------------
148dddba19aSStephan Gerhold	 * Warm boot entry point for CPU. Set by PSCI code.
149dddba19aSStephan Gerhold	 * -------------------------------------------------
150dddba19aSStephan Gerhold	 */
151dddba19aSStephan Gerholdmsm8916_entry_point:
152dddba19aSStephan Gerhold	.quad	0
153