xref: /rk3399_ARM-atf/plat/marvell/armada/common/mrvl_sip_svc.c (revision b81444e84382eaa6dca194c9542769670b0712f1)
1a2847172SGrzegorz Jaszczyk /*
2a2847172SGrzegorz Jaszczyk  * Copyright (C) 2018 Marvell International Ltd.
3a2847172SGrzegorz Jaszczyk  *
4a2847172SGrzegorz Jaszczyk  * SPDX-License-Identifier:     BSD-3-Clause
5a2847172SGrzegorz Jaszczyk  * https://spdx.org/licenses
6a2847172SGrzegorz Jaszczyk  */
7a2847172SGrzegorz Jaszczyk 
8a2847172SGrzegorz Jaszczyk #include <common/debug.h>
9a2847172SGrzegorz Jaszczyk #include <common/runtime_svc.h>
10a2847172SGrzegorz Jaszczyk #include <drivers/marvell/cache_llc.h>
11a2847172SGrzegorz Jaszczyk #include <drivers/marvell/mochi/ap_setup.h>
1257660d9dSKonstantin Porotchkin #include <drivers/rambus/trng_ip_76.h>
13a2847172SGrzegorz Jaszczyk #include <lib/smccc.h>
14a2847172SGrzegorz Jaszczyk 
15a2847172SGrzegorz Jaszczyk #include <marvell_plat_priv.h>
16a2847172SGrzegorz Jaszczyk #include <plat_marvell.h>
17a2847172SGrzegorz Jaszczyk 
18a2847172SGrzegorz Jaszczyk #include "comphy/phy-comphy-cp110.h"
19ad416958SGrzegorz Jaszczyk #include "secure_dfx_access/dfx.h"
20*b81444e8SAlex Leibovich #include "ddr_phy_access.h"
21a2847172SGrzegorz Jaszczyk #include <stdbool.h>
22a2847172SGrzegorz Jaszczyk 
23a2847172SGrzegorz Jaszczyk /* #define DEBUG_COMPHY */
24a2847172SGrzegorz Jaszczyk #ifdef DEBUG_COMPHY
25a2847172SGrzegorz Jaszczyk #define debug(format...) NOTICE(format)
26a2847172SGrzegorz Jaszczyk #else
27a2847172SGrzegorz Jaszczyk #define debug(format, arg...)
28a2847172SGrzegorz Jaszczyk #endif
29a2847172SGrzegorz Jaszczyk 
30a2847172SGrzegorz Jaszczyk /* Comphy related FID's */
31a2847172SGrzegorz Jaszczyk #define MV_SIP_COMPHY_POWER_ON	0x82000001
32a2847172SGrzegorz Jaszczyk #define MV_SIP_COMPHY_POWER_OFF	0x82000002
33a2847172SGrzegorz Jaszczyk #define MV_SIP_COMPHY_PLL_LOCK	0x82000003
34a2847172SGrzegorz Jaszczyk #define MV_SIP_COMPHY_XFI_TRAIN	0x82000004
35a2847172SGrzegorz Jaszczyk #define MV_SIP_COMPHY_DIG_RESET	0x82000005
36a2847172SGrzegorz Jaszczyk 
37a2847172SGrzegorz Jaszczyk /* Miscellaneous FID's' */
38a2847172SGrzegorz Jaszczyk #define MV_SIP_DRAM_SIZE	0x82000010
39a2847172SGrzegorz Jaszczyk #define MV_SIP_LLC_ENABLE	0x82000011
40a2847172SGrzegorz Jaszczyk #define MV_SIP_PMU_IRQ_ENABLE	0x82000012
41a2847172SGrzegorz Jaszczyk #define MV_SIP_PMU_IRQ_DISABLE	0x82000013
42ad416958SGrzegorz Jaszczyk #define MV_SIP_DFX		0x82000014
43*b81444e8SAlex Leibovich #define MV_SIP_DDR_PHY_WRITE	0x82000015
44*b81444e8SAlex Leibovich #define MV_SIP_DDR_PHY_READ	0x82000016
45a2847172SGrzegorz Jaszczyk 
4657660d9dSKonstantin Porotchkin /* TRNG */
4757660d9dSKonstantin Porotchkin #define MV_SIP_RNG_64		0xC200FF11
4857660d9dSKonstantin Porotchkin 
49a2847172SGrzegorz Jaszczyk #define MAX_LANE_NR		6
50a2847172SGrzegorz Jaszczyk #define MVEBU_COMPHY_OFFSET	0x441000
51a2847172SGrzegorz Jaszczyk #define MVEBU_CP_BASE_MASK	(~0xffffff)
52a2847172SGrzegorz Jaszczyk 
53a2847172SGrzegorz Jaszczyk /* This macro is used to identify COMPHY related calls from SMC function ID */
54a2847172SGrzegorz Jaszczyk #define is_comphy_fid(fid)	\
55a2847172SGrzegorz Jaszczyk 	((fid) >= MV_SIP_COMPHY_POWER_ON && (fid) <= MV_SIP_COMPHY_DIG_RESET)
56a2847172SGrzegorz Jaszczyk 
57a2847172SGrzegorz Jaszczyk _Bool is_cp_range_valid(u_register_t *addr)
58a2847172SGrzegorz Jaszczyk {
59a2847172SGrzegorz Jaszczyk 	int cp_nr;
60a2847172SGrzegorz Jaszczyk 
61a2847172SGrzegorz Jaszczyk 	*addr &= MVEBU_CP_BASE_MASK;
62a2847172SGrzegorz Jaszczyk 	for (cp_nr = 0; cp_nr < CP_NUM; cp_nr++) {
63a2847172SGrzegorz Jaszczyk 		if (*addr == MVEBU_CP_REGS_BASE(cp_nr))
64a2847172SGrzegorz Jaszczyk 			return true;
65a2847172SGrzegorz Jaszczyk 	}
66a2847172SGrzegorz Jaszczyk 
67a2847172SGrzegorz Jaszczyk 	return false;
68a2847172SGrzegorz Jaszczyk }
69a2847172SGrzegorz Jaszczyk 
70a2847172SGrzegorz Jaszczyk uintptr_t mrvl_sip_smc_handler(uint32_t smc_fid,
71a2847172SGrzegorz Jaszczyk 			       u_register_t x1,
72a2847172SGrzegorz Jaszczyk 			       u_register_t x2,
73a2847172SGrzegorz Jaszczyk 			       u_register_t x3,
74a2847172SGrzegorz Jaszczyk 			       u_register_t x4,
75a2847172SGrzegorz Jaszczyk 			       void *cookie,
76a2847172SGrzegorz Jaszczyk 			       void *handle,
77a2847172SGrzegorz Jaszczyk 			       u_register_t flags)
78a2847172SGrzegorz Jaszczyk {
79ad416958SGrzegorz Jaszczyk 	u_register_t ret, read;
8057660d9dSKonstantin Porotchkin 	uint32_t w2[2] = {0, 0};
81a2847172SGrzegorz Jaszczyk 	int i;
82a2847172SGrzegorz Jaszczyk 
83a2847172SGrzegorz Jaszczyk 	debug("%s: got SMC (0x%x) x1 0x%lx, x2 0x%lx, x3 0x%lx\n",
84a2847172SGrzegorz Jaszczyk 						 __func__, smc_fid, x1, x2, x3);
85a2847172SGrzegorz Jaszczyk 
86a2847172SGrzegorz Jaszczyk 	if (is_comphy_fid(smc_fid)) {
87a2847172SGrzegorz Jaszczyk 		/* validate address passed via x1 */
88a2847172SGrzegorz Jaszczyk 		if (!is_cp_range_valid(&x1)) {
89a2847172SGrzegorz Jaszczyk 			ERROR("%s: Wrong smc (0x%x) address: %lx\n",
90a2847172SGrzegorz Jaszczyk 			      __func__, smc_fid, x1);
91a2847172SGrzegorz Jaszczyk 			SMC_RET1(handle, SMC_UNK);
92a2847172SGrzegorz Jaszczyk 		}
93a2847172SGrzegorz Jaszczyk 
94a2847172SGrzegorz Jaszczyk 		x1 += MVEBU_COMPHY_OFFSET;
95a2847172SGrzegorz Jaszczyk 
96a2847172SGrzegorz Jaszczyk 		if (x2 >= MAX_LANE_NR) {
97a2847172SGrzegorz Jaszczyk 			ERROR("%s: Wrong smc (0x%x) lane nr: %lx\n",
98a2847172SGrzegorz Jaszczyk 			      __func__, smc_fid, x2);
99a2847172SGrzegorz Jaszczyk 			SMC_RET1(handle, SMC_UNK);
100a2847172SGrzegorz Jaszczyk 		}
101a2847172SGrzegorz Jaszczyk 	}
102a2847172SGrzegorz Jaszczyk 
103a2847172SGrzegorz Jaszczyk 	switch (smc_fid) {
104a2847172SGrzegorz Jaszczyk 
105a2847172SGrzegorz Jaszczyk 	/* Comphy related FID's */
106a2847172SGrzegorz Jaszczyk 	case MV_SIP_COMPHY_POWER_ON:
107a2847172SGrzegorz Jaszczyk 		/* x1:  comphy_base, x2: comphy_index, x3: comphy_mode */
108a2847172SGrzegorz Jaszczyk 		ret = mvebu_cp110_comphy_power_on(x1, x2, x3);
109a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, ret);
110a2847172SGrzegorz Jaszczyk 	case MV_SIP_COMPHY_POWER_OFF:
111a2847172SGrzegorz Jaszczyk 		/* x1:  comphy_base, x2: comphy_index */
112a2847172SGrzegorz Jaszczyk 		ret = mvebu_cp110_comphy_power_off(x1, x2, x3);
113a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, ret);
114a2847172SGrzegorz Jaszczyk 	case MV_SIP_COMPHY_PLL_LOCK:
115a2847172SGrzegorz Jaszczyk 		/* x1:  comphy_base, x2: comphy_index */
116a2847172SGrzegorz Jaszczyk 		ret = mvebu_cp110_comphy_is_pll_locked(x1, x2);
117a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, ret);
118a2847172SGrzegorz Jaszczyk 	case MV_SIP_COMPHY_XFI_TRAIN:
119a2847172SGrzegorz Jaszczyk 		/* x1:  comphy_base, x2: comphy_index */
120a2847172SGrzegorz Jaszczyk 		ret = mvebu_cp110_comphy_xfi_rx_training(x1, x2);
121a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, ret);
122a2847172SGrzegorz Jaszczyk 	case MV_SIP_COMPHY_DIG_RESET:
123a2847172SGrzegorz Jaszczyk 		/* x1:  comphy_base, x2: comphy_index, x3: mode, x4: command */
124a2847172SGrzegorz Jaszczyk 		ret = mvebu_cp110_comphy_digital_reset(x1, x2, x3, x4);
125a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, ret);
126a2847172SGrzegorz Jaszczyk 
127a2847172SGrzegorz Jaszczyk 	/* Miscellaneous FID's' */
128a2847172SGrzegorz Jaszczyk 	case MV_SIP_DRAM_SIZE:
129a2847172SGrzegorz Jaszczyk 		ret = mvebu_get_dram_size(MVEBU_REGS_BASE);
130a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, ret);
131a2847172SGrzegorz Jaszczyk 	case MV_SIP_LLC_ENABLE:
132a2847172SGrzegorz Jaszczyk 		for (i = 0; i < ap_get_count(); i++)
133a2847172SGrzegorz Jaszczyk 			llc_runtime_enable(i);
134a2847172SGrzegorz Jaszczyk 
135a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, 0);
136a2847172SGrzegorz Jaszczyk #ifdef MVEBU_PMU_IRQ_WA
137a2847172SGrzegorz Jaszczyk 	case MV_SIP_PMU_IRQ_ENABLE:
138a2847172SGrzegorz Jaszczyk 		mvebu_pmu_interrupt_enable();
139a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, 0);
140a2847172SGrzegorz Jaszczyk 	case MV_SIP_PMU_IRQ_DISABLE:
141a2847172SGrzegorz Jaszczyk 		mvebu_pmu_interrupt_disable();
142a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, 0);
143a2847172SGrzegorz Jaszczyk #endif
144ad416958SGrzegorz Jaszczyk 	case MV_SIP_DFX:
1450cedca63SGrzegorz Jaszczyk 		if (x1 >= MV_SIP_DFX_THERMAL_INIT &&
1460cedca63SGrzegorz Jaszczyk 		    x1 <= MV_SIP_DFX_THERMAL_SEL_CHANNEL) {
1470cedca63SGrzegorz Jaszczyk 			ret = mvebu_dfx_thermal_handle(x1, &read, x2, x3);
148ad416958SGrzegorz Jaszczyk 			SMC_RET2(handle, ret, read);
1490cedca63SGrzegorz Jaszczyk 		}
1500cedca63SGrzegorz Jaszczyk 		SMC_RET1(handle, SMC_UNK);
151*b81444e8SAlex Leibovich 	case MV_SIP_DDR_PHY_WRITE:
152*b81444e8SAlex Leibovich 		ret = mvebu_ddr_phy_write(x1, x2);
153*b81444e8SAlex Leibovich 		SMC_RET1(handle, ret);
154*b81444e8SAlex Leibovich 	case MV_SIP_DDR_PHY_READ:
155*b81444e8SAlex Leibovich 		read = 0;
156*b81444e8SAlex Leibovich 		ret = mvebu_ddr_phy_read(x1, (uint16_t *)&read);
157*b81444e8SAlex Leibovich 		SMC_RET2(handle, ret, read);
15857660d9dSKonstantin Porotchkin 	case MV_SIP_RNG_64:
15957660d9dSKonstantin Porotchkin 		ret = eip76_rng_get_random((uint8_t *)&w2, 4 * (x1 % 2 + 1));
16057660d9dSKonstantin Porotchkin 		SMC_RET3(handle, ret, w2[0], w2[1]);
161a2847172SGrzegorz Jaszczyk 	default:
162a2847172SGrzegorz Jaszczyk 		ERROR("%s: unhandled SMC (0x%x)\n", __func__, smc_fid);
163a2847172SGrzegorz Jaszczyk 		SMC_RET1(handle, SMC_UNK);
164a2847172SGrzegorz Jaszczyk 	}
165a2847172SGrzegorz Jaszczyk }
166a2847172SGrzegorz Jaszczyk 
167a2847172SGrzegorz Jaszczyk /* Define a runtime service descriptor for fast SMC calls */
168a2847172SGrzegorz Jaszczyk DECLARE_RT_SVC(
169a2847172SGrzegorz Jaszczyk 	marvell_sip_svc,
170a2847172SGrzegorz Jaszczyk 	OEN_SIP_START,
171a2847172SGrzegorz Jaszczyk 	OEN_SIP_END,
172a2847172SGrzegorz Jaszczyk 	SMC_TYPE_FAST,
173a2847172SGrzegorz Jaszczyk 	NULL,
174a2847172SGrzegorz Jaszczyk 	mrvl_sip_smc_handler
175a2847172SGrzegorz Jaszczyk );
176