Home
last modified time | relevance | path

Searched refs:TSIO_PVR_CONFIG (Results 1 – 4 of 4) sorted by relevance

/utopia/UTPA2-700.0.x/modules/dmx/hal/k6/tsio/
H A DhalTSIO.c974 _REG16_CLR(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_EN); in HAL_TSIO_SGDMAOUT_Init()
975 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_RST_WADR); in HAL_TSIO_SGDMAOUT_Init()
976 _REG16_CLR(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_RST_WADR); in HAL_TSIO_SGDMAOUT_Init()
977 …_REG16_SET_MASK(&(_TSIOCtrl2->TSIO_PVR_CONFIG), 1, TSIO2_PVR_BURST_LEN_MASK, TSIO2_PVR_BURST_LEN_S… in HAL_TSIO_SGDMAOUT_Init()
978 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_DMA_FLUSH_EN); // for fixed ccp error in HAL_TSIO_SGDMAOUT_Init()
979 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_EN); in HAL_TSIO_SGDMAOUT_Init()
2230 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_EN); in HAL_TSIO_RxRecord_Setbuf()
2233 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_RST_WADR); in HAL_TSIO_RxRecord_Setbuf()
2234 _REG16_CLR(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_RST_WADR); in HAL_TSIO_RxRecord_Setbuf()
H A DregTSIO.h637 REG16_TSIO TSIO_PVR_CONFIG; //00 member
/utopia/UTPA2-700.0.x/modules/dmx/hal/k6lite/tsio/
H A DhalTSIO.c974 _REG16_CLR(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_EN); in HAL_TSIO_SGDMAOUT_Init()
975 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_RST_WADR); in HAL_TSIO_SGDMAOUT_Init()
976 _REG16_CLR(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_RST_WADR); in HAL_TSIO_SGDMAOUT_Init()
977 …_REG16_SET_MASK(&(_TSIOCtrl2->TSIO_PVR_CONFIG), 1, TSIO2_PVR_BURST_LEN_MASK, TSIO2_PVR_BURST_LEN_S… in HAL_TSIO_SGDMAOUT_Init()
978 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_DMA_FLUSH_EN); // for fixed ccp error in HAL_TSIO_SGDMAOUT_Init()
979 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_EN); in HAL_TSIO_SGDMAOUT_Init()
2230 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_EN); in HAL_TSIO_RxRecord_Setbuf()
2233 _REG16_SET(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_RST_WADR); in HAL_TSIO_RxRecord_Setbuf()
2234 _REG16_CLR(&(_TSIOCtrl2->TSIO_PVR_CONFIG), TSIO2_PVR_STR2MI_RST_WADR); in HAL_TSIO_RxRecord_Setbuf()
H A DregTSIO.h637 REG16_TSIO TSIO_PVR_CONFIG; //00 member