Home
last modified time | relevance | path

Searched refs:TSIO_PHY_20 (Results 1 – 4 of 4) sorted by relevance

/utopia/UTPA2-700.0.x/modules/dmx/hal/k6/tsio/
H A DhalTSIO.c1565 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_SEL_SKEW1_DELAYlt); in HAL_TSIO_Bittraining_init()
1569 _REG16_CLR(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_SEL_SKEW1_DELAYlt); in HAL_TSIO_Bittraining_init()
1767 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PD); in HAL_TSIO_Analogphase_Pllreset()
1769 _REG16_CLR(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PD); in HAL_TSIO_Analogphase_Pllreset()
1863 _HAL_REG16_W(&(_TSIOCtrlPHY->TSIO_PHY_20), 0x0000); in HAL_TSIO_Analogphase_Init()
1971 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PHDAC_RST); in HAL_TSIO_Analogphase_Set()
1973 _REG16_CLR(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PHDAC_RST); in HAL_TSIO_Analogphase_Set()
1991 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PHDAC_SELECT); in HAL_TSIO_Analogphase_Set()
1995 _REG16_CLR(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PHDAC_SELECT); in HAL_TSIO_Analogphase_Set()
2014 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_SEL_SKEW1_DELAYlt); in HAL_TSIO_Analogphase_Set()
[all …]
H A DregTSIO.h1000 REG16_TSIO TSIO_PHY_20; //0x20 member
/utopia/UTPA2-700.0.x/modules/dmx/hal/k6lite/tsio/
H A DhalTSIO.c1565 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_SEL_SKEW1_DELAYlt); in HAL_TSIO_Bittraining_init()
1569 _REG16_CLR(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_SEL_SKEW1_DELAYlt); in HAL_TSIO_Bittraining_init()
1767 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PD); in HAL_TSIO_Analogphase_Pllreset()
1769 _REG16_CLR(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PD); in HAL_TSIO_Analogphase_Pllreset()
1863 _HAL_REG16_W(&(_TSIOCtrlPHY->TSIO_PHY_20), 0x0000); in HAL_TSIO_Analogphase_Init()
1971 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PHDAC_RST); in HAL_TSIO_Analogphase_Set()
1973 _REG16_CLR(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PHDAC_RST); in HAL_TSIO_Analogphase_Set()
1991 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PHDAC_SELECT); in HAL_TSIO_Analogphase_Set()
1995 _REG16_CLR(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_PHDAC_SELECT); in HAL_TSIO_Analogphase_Set()
2014 _REG16_SET(&(_TSIOCtrlPHY->TSIO_PHY_20), TSIO_PHY_20_LPLL_SEL_SKEW1_DELAYlt); in HAL_TSIO_Analogphase_Set()
[all …]
H A DregTSIO.h1000 REG16_TSIO TSIO_PHY_20; //0x20 member