Lines Matching refs:_TSOCtrl1

127 static REG_Ctrl_TSO1* _TSOCtrl1 = NULL;  variable
312 _TSOCtrl1 = (REG_Ctrl_TSO1*)(_virtTSORegBase+ REG_CTRL_BASE_TSO1); in HAL_TSO_SetBank()
372 _HAL_REG16_W(&(_TSOCtrl1->TSO_PRE_HEADER1_CFG0), 0x47); in HAL_TSO_Init()
373 _HAL_REG16_W(&(_TSOCtrl1->TSO_PRE_HEADER5_CFG0), 0x47); in HAL_TSO_Init()
375 …_HAL_REG16_W(&(_TSOCtrl1->TSO_SVQ_RX_CFG), (_HAL_REG16_R(&(_TSOCtrl1->TSO_SVQ_RX_CFG)) & ~TSO_SVQ_… in HAL_TSO_Init()
378 …_HAL_REG16_W(&(_TSOCtrl1->TSO_SVQ1_TX_CFG), (_HAL_REG16_R(&(_TSOCtrl1->TSO_SVQ1_TX_CFG)) & ~TSO_SV… in HAL_TSO_Init()
379 …_HAL_REG16_W(&(_TSOCtrl1->TSO_SVQ5_TX_CFG), (_HAL_REG16_R(&(_TSOCtrl1->TSO_SVQ5_TX_CFG)) & ~TSO_SV… in HAL_TSO_Init()
1354 p32Reg = &(_TSOCtrl1->TSO_SVQ1_BASE); in HAL_TSO_SVQBuf_Set()
1355 p16Reg = &(_TSOCtrl1->TSO_SVQ1_SIZE); in HAL_TSO_SVQBuf_Set()
1356 p16RegCfg = &(_TSOCtrl1->TSO_SVQ1_TX_CFG); in HAL_TSO_SVQBuf_Set()
1359 p32Reg = &(_TSOCtrl1->TSO_SVQ5_BASE); in HAL_TSO_SVQBuf_Set()
1360 p16Reg = &(_TSOCtrl1->TSO_SVQ5_SIZE); in HAL_TSO_SVQBuf_Set()
1361 p16RegCfg = &(_TSOCtrl1->TSO_SVQ5_TX_CFG); in HAL_TSO_SVQBuf_Set()
1419 p16Reg = &(_TSOCtrl1->TSO_PRE_HEADER1_CFG0); in HAL_TSO_LocalStreamID()
1422 p16Reg = &(_TSOCtrl1->TSO_PRE_HEADER5_CFG0); in HAL_TSO_LocalStreamID()
1453 p16Reg = &(_TSOCtrl1->TSO_SVQ1_TX_CFG); in HAL_TSO_SVQ_TX_Reset()
1456 p16Reg = &(_TSOCtrl1->TSO_SVQ5_TX_CFG); in HAL_TSO_SVQ_TX_Reset()
1471 MS_U16 u16data = _HAL_REG16_R(&(_TSOCtrl1->TSO_SVQ_RX_CFG)) & ~TSO_SVQ_RX_CFG_SVQ_MOBF_IDX_MASK; in HAL_TSO_Set_SVQRX_MOBFKey()
1484 _HAL_REG16_W(&(_TSOCtrl1->TSO_SVQ_RX_CFG), u16data); in HAL_TSO_Set_SVQRX_MOBFKey()
1491 …_HAL_REG16_W(&(_TSOCtrl1->TSO_SVQ_RX_CFG), (_HAL_REG16_R(&(_TSOCtrl1->TSO_SVQ_RX_CFG)) & ~TSO_SVQ_… in HAL_TSO_Set_SVQRX_PktMode()
1501 …_HAL_REG16_W(&(_TSOCtrl1->TSO_SVQ_RX_CFG), (_HAL_REG16_R(&(_TSOCtrl1->TSO_SVQ_RX_CFG)) & ~TSO_SVQ_… in HAL_TSO_Set_SVQRX_ArbitorMode()
1513 _HAL_REG16_W(&(_TSOCtrl1->TSO_SVQ_RX_PRI[u8jj]), in HAL_TSO_Set_SVQRX_ArbitorMode()
1514 …(_HAL_REG16_R(&(_TSOCtrl1->TSO_SVQ_RX_PRI[u8jj])) & ~(TSO_SVQ_RX_PRI_MASK << u16shift)) | (pu16Svq… in HAL_TSO_Set_SVQRX_ArbitorMode()
1541 u32data = _HAL_REG32_R(&(_TSOCtrl1->TSO_SVQ_STATUS)); in HAL_TSO_Get_SVQ_Status()
1570 …_HAL_REG16_W(&(_TSOCtrl1->TSO_DELTA_CFG) , SET_FLAG1(_HAL_REG16_R(&(_TSOCtrl1->TSO_DELTA_CFG)), TS… in HAL_TSO_GetDelayTime_PreHd2Output()
1571 …_HAL_REG16_W(&(_TSOCtrl1->TSO_DELTA_CFG) , RESET_FLAG1(_HAL_REG16_R(&(_TSOCtrl1->TSO_DELTA_CFG)), … in HAL_TSO_GetDelayTime_PreHd2Output()
1573 _HAL_REG16_W(&(_TSOCtrl1->TSO_DELTA_CFG) , in HAL_TSO_GetDelayTime_PreHd2Output()
1574 (_HAL_REG16_R(&(_TSOCtrl1->TSO_DELTA_CFG)) & ~TSO_DELTA_CFG_SEL_CH_MASK) | u8ChIf); in HAL_TSO_GetDelayTime_PreHd2Output()
1576 *pu32time = _HAL_REG32_R(&(_TSOCtrl1->TSO_DELTA)); in HAL_TSO_GetDelayTime_PreHd2Output()
1585 …*pu8ChIf = (MS_U8)((_HAL_REG16_R(&(_TSOCtrl1->TSO_DELTA_CFG)) & TSO_DELTA_CFG_MAX_ID_MASK) >> TSO_… in HAL_TSO_Get_MaxDelta_ChId()
1612 p32Reg = &(_TSOCtrl1->TSO_DONGLE_TSIF1); in HAL_TSO_ChIf_Ng_Protocol_ID()
1615 p32Reg = &(_TSOCtrl1->TSO_DONGLE_TSIF5); in HAL_TSO_ChIf_Ng_Protocol_ID()
1632 p32Reg = &(_TSOCtrl1->TSO_DONGLE_TSIF1); in HAL_TSO_ChIf_Ng_Stream_ID()
1635 p32Reg = &(_TSOCtrl1->TSO_DONGLE_TSIF5); in HAL_TSO_ChIf_Ng_Stream_ID()