Lines Matching refs:u32data
1165 MS_U32 u32data = _HAL_REG32_R(&_TspCtrl[0].reg15b4); in HAL_TSP_PVR_Filein_Enable() local
1168 u32data |= TSP_PVR_TS_HEADER; in HAL_TSP_PVR_Filein_Enable()
1170 u32data &= ~TSP_PVR_TS_HEADER; in HAL_TSP_PVR_Filein_Enable()
1174 u32data |= TSP_REC_ALL_FILE; in HAL_TSP_PVR_Filein_Enable()
1178 u32data &= ~TSP_REC_ALL_FILE; in HAL_TSP_PVR_Filein_Enable()
1182 u32data |= TSP_PVR_FILEIN; in HAL_TSP_PVR_Filein_Enable()
1184 u32data &= ~TSP_PVR_FILEIN; in HAL_TSP_PVR_Filein_Enable()
1186 _HAL_REG32_W(&_TspCtrl[0].reg15b4, u32data); in HAL_TSP_PVR_Filein_Enable()
1632 MS_U32 u32data; in HAL_TSP_GetTSIF_Status() local
1646 u32data = _HAL_REG32_R(&_TspCtrl[0].Hw_Config0); in HAL_TSP_GetTSIF_Status()
1647 *pbExtSync = ((u32data & TSP_HW_CFG0_TSIF0_EXTSYNC) == TSP_HW_CFG0_TSIF0_EXTSYNC); in HAL_TSP_GetTSIF_Status()
1648 *pbParl = ((u32data & TSP_HW_CFG0_TSIF0_PARL) == TSP_HW_CFG0_TSIF0_PARL); in HAL_TSP_GetTSIF_Status()
1653 u32data = _HAL_REG32_R(&_TspCtrl[0].Hw_Config2); in HAL_TSP_GetTSIF_Status()
1654 *pbExtSync = ((u32data & TSP_HW_CFG2_TSIF1_EXTSYNC) == TSP_HW_CFG2_TSIF1_EXTSYNC); in HAL_TSP_GetTSIF_Status()
1655 *pbParl = ((u32data & TSP_HW_CFG2_TSIF1_PARL) == TSP_HW_CFG2_TSIF1_PARL); in HAL_TSP_GetTSIF_Status()
1668 MS_U32 u32data = _HAL_REG32_R(&_TspCtrl[0].Idr_Read1); in HAL_TSP_Check_FIFO_Overflow() local
1673 return ((u32data & TSP_VD_FIFO_OVERFLOW) == TSP_VD_FIFO_OVERFLOW); in HAL_TSP_Check_FIFO_Overflow()
1675 return ((u32data & TSP_AU_FIFO_OVERFLOW) == TSP_AU_FIFO_OVERFLOW); in HAL_TSP_Check_FIFO_Overflow()
1677 return ((u32data & TSP_AUB_FIFO_OVERFLOW) == TSP_AUB_FIFO_OVERFLOW); in HAL_TSP_Check_FIFO_Overflow()
1679 return ((u32data & TSP_V3D_FIFO_OVERFLOW) == TSP_V3D_FIFO_OVERFLOW); in HAL_TSP_Check_FIFO_Overflow()
3081 MS_U32 u32data = _HAL_REG32_R(&_TspCtrl[0].VQ0_CTRL); in HAL_TSP_VQueue_Clr_OverflowInt() local
3083 _HAL_REG32_W(&_TspCtrl[0].VQ0_CTRL, u32data | TSP_VQ0_CLR_OVERFLOW_INT); in HAL_TSP_VQueue_Clr_OverflowInt()
3084 _HAL_REG32_W(&_TspCtrl[0].VQ0_CTRL, u32data & ~TSP_VQ0_CLR_OVERFLOW_INT); in HAL_TSP_VQueue_Clr_OverflowInt()
3086 u32data = _HAL_REG32_R(&_TspCtrl[0].VQ1_Config); in HAL_TSP_VQueue_Clr_OverflowInt()
3087 _HAL_REG32_W(&_TspCtrl[0].VQ1_Config, u32data | TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQueue_Clr_OverflowInt()
3088 _HAL_REG32_W(&_TspCtrl[0].VQ1_Config, u32data & ~TSP_VQ1_CLR_OVF_INT); in HAL_TSP_VQueue_Clr_OverflowInt()