Lines Matching refs:REG32
287 } REG32; typedef
301 typedef REG32 REG_PidFlt;
345 REG32 Ctrl;
373 REG32 Match[TSP_FILTER_DEPTH/sizeof(MS_U32)];
375 REG32 Mask[TSP_FILTER_DEPTH/sizeof(MS_U32)];
377 REG32 BufStart;
380 REG32 BufEnd;
382 REG32 BufRead;
384 REG32 BufWrite;
386 REG32 BufCur;
388 REG32 RmnReqCnt;
396 REG32 CRC32;
398 REG32 _x50[16]; // (0x210080-0x210050)/4
404 REG32 ML;
424 REG32 TsRec_Head20; // 0xbf802a00 0x00
428 …REG32 TsRec_Head21_Mid20_Wptr; // 0xbf802a08 0x02 ,wptr & m…
434 REG32 TsRec_Mid21_Tail20; // 0xbf802a10 0x04
440 REG32 TsRec_Tail2_Pcr1; // 0xbf802a18 0x06
446 REG32 Pcr1; // 0xbf802a20 0x08
450 REG32 Pcr64_H; // 0xbf802a28 0x0a
460 REG32 PVR2_Config; // 0xbf802a38 0x0e
493 REG32 PVR2_LPCR1; // 0xbf802a40 0x10
496 REG32 Str2mi_head1_pvr2; // 0xbf802a48 0x12
497 REG32 Str2mi_mid1_wptr_pvr2; // 0xbf802a50 0x14
498 REG32 Str2mi_tail1_pvr2; // 0xbf802a58 0x16
499 REG32 Str2mi_head2_pvr2; // 0xbf802a60 0x18
500 …REG32 Str2mi_mid2_pvr2; // 0xbf802a68 0x1a, PVR2 mid…
501 REG32 Str2mi_tail2_pvr2; // 0xbf802a70 0x1c
502 REG32 SyncByte2_ChkSize; // 0xbf802a78 0x1e
508 REG32 Pkt_CacheW0; // 0xbf802a80 0x20
510 REG32 Pkt_CacheW1; // 0xbf802a88 0x22
512 REG32 Pkt_CacheW2; // 0xbf802a90 0x24
514 REG32 Pkt_CacheW3; // 0xbf802a98 0x26
518 REG32 Pkt_DMA; // 0xbf802aa8 0x2a
527 REG32 Hw_Config0; // 0xbf802ab0 0x2c
544 REG32 TSP_DBG_PORT; // 0xbf802ab8 0x2e
550 REG32 Pkt_Info; // 0xbf802ad0 0x34
566 REG32 Pkt_Info2; // 0xbf802ad8 0x36
584 REG32 SwInt_Stat; // 0xbf802ae0 0x38
607 REG32 TsDma_Addr; // 0xbf802ae8 0x3a
609 REG32 TsDma_Size; // 0xbf802af0 0x3c
611 REG32 TsDma_Ctrl_CmdQ; // 0xbf802af8 0x3e
629 REG32 MCU_Cmd; // 0xbf802b00 0x40
672 REG32 Hw_Config2; // 0xbf802b08 0x42
685 REG32 Hw_Config4; // 0xbf802b10 0x44
715 REG32 NOEA_PC; // 0xbf802b18 0x46
717 REG32 Idr_Ctrl_Addr0; // 0xbf802b20 0x48
731 REG32 Idr_Addr1_Write0; // 0xbf802b28 0x4a
737 REG32 Idr_Write1_Read0; // 0xbf802b30 0x4c
743 REG32 Idr_Read1; // 0xbf802b38 0x4e
755 REG32 TsRec_Head; // 0xbf802b40 0x50
756 …REG32 TsRec_Mid_PVR1_WPTR; // 0xbf802b48 0x52, PVR1 mid…
757 REG32 TsRec_Tail; // 0xbf802b50 0x54
761 …REG32 _xbf802b60; // 0xbf802b60 ~ 0xbf802b64 0…
763 REG32 reg15b4; // 0xbf802b68 0x5a
800 REG32 TSP_MATCH_PID_NUM; // 0xbf802b70 0x5c
802 …REG32 TSP_IWB_WAIT; // 0xbf802b78 0x5e // Wait …
804 REG32 Cpu_Base; // 0xbf802b80 0x60
807 REG32 Qmem_Ibase; // 0xbf802b88 0x62
809 REG32 Qmem_Imask; // 0xbf802b90 0x64
811 REG32 Qmem_Dbase; // 0xbf802b98 0x66
813 REG32 Qmem_Dmask; // 0xbf802ba0 0x68
815 REG32 TSP_Debug; // 0xbf802ba8 0x6a
818 REG32 _xbf802bb0; // 0xbf802bb0 0x6c
820 REG32 TsFileIn_RPtr; // 0xbf802bb8 0x6e
822 REG32 TsFileIn_Timer; // 0xbf802bc0 0x70
824 REG32 TsFileIn_Head; // 0xbf802bc8 0x72
826 REG32 TsFileIn_Mid; // 0xbf802bd0 0x74
828 REG32 TsFileIn_Tail; // 0xbf802bd8 0x76
830 REG32 Dnld_Ctrl; // 0xbf802be0 0x78
837 REG32 TSP_Ctrl; // 0xbf802be8 0x7a
857 REG32 PKT_CNT; // 0xbf802bf0 0x7c
893 REG32 MCU_Data0; // 0xbf802c00 0x00
896 REG32 PVR1_LPcr1; // 0xbf802c08 0x02
898 REG32 LPcr2; // 0xbf802c10 0x04
900 REG32 reg160C; // 0xbf802c18 0x06
927 REG32 PktChkSizeFilein; // 0xbf802c20 0x08
945 REG32 Dnld_Ctrl2; // 0xbf802c28 0x0a
955 REG32 TsPidScmbStatTsin; // 0xbf802c30 0x0c
957 REG32 _xbf802c38; // 0xbf802c38 0x0e
959 REG32 PCR64_2_L; // 0xbf802c40 0x10
961 REG32 PCR64_2_H; // 0xbf802c48 0x12
964 REG32 DMAW_LBND0; // 0xbf802c50 0x14
966 REG32 DMAW_UBND0; // 0xbf802c58 0x16
968 REG32 DMAW_LBND1; // 0xbf802c60 0x18
970 REG32 DMAW_UBND1; // 0xbf802c68 0x1A
972 REG32 DMAW_ERR_WADDR_SRC_SEL; // 0xbf802c70 0x1C
989 REG32 reg163C; // 0xbf802c78 0x1e
1006 REG32 VQ0_BASE; // 0xbf802c80 0x20
1007 REG32 VQ0_CTRL; // 0xbf802c88 0x22
1020 REG32 VQ_PIDFLT_CTRL; // 0xbf802c90 0x24
1036 REG32 MOBF_PVR1_Index; // 0xbf3a2c98 0x26
1042 REG32 MOBF_PVR2_Index; // 0xbf3a2cA0 0x28
1048 REG32 DMAW_LBND2; // 0xbf802ca8 0x2a
1050 REG32 DMAW_UBND2; // 0xbf802cb0 0x2c
1052 …REG32 DMAW_LBND3; // 0xbf802cb8 0x2e …
1054 …REG32 DMAW_UBND3; // 0xbf802cc0 0x30 …
1056 REG32 DMAW_LBND4; // 0xbf802cc8 0x32
1058 REG32 DMAW_UBND4; // 0xbf802cd0 0x34
1060 REG32 ORZ_DMAW_LBND; // 0xbf802cd8 0x36
1062 REG32 ORZ_DMAW_UBND; // 0xbf802ce0 0x38
1064 …REG32 _xbf802ce8_xbf802cec; // 0xbf802ce8_0xbf802cec 0x3a…
1066 REG32 HWPCR0_L; // 0xbf802cf0 0x3c
1067 REG32 HWPCR0_H; // 0xbf802cf8 0x3e
1069 REG32 CA_CTRL; // 0xbf802d00 0x40
1091 REG32 REG_ONEWAY; // 0xbf802d08 0x42
1096 REG32 HWPCR1_L; // 0xbf802d10 0x44
1097 REG32 HWPCR1_H; // 0xbf802d18 0x46
1099 …REG32 _xbf802d20[4]; // 0xbf802d20~0xbf802d3c …
1101 REG32 FIFO_Src; // 0xbf802d40 0x50
1133 REG32 STC_DIFF_BUF; // 0xbf802d48 0x52
1135 REG32 STC_DIFF_BUF_H; // 0xbf802d50 0x54
1139 REG32 VQ1_Base; // 0xbf802d58 0x56
1141 REG32 _rbf802d60; // 0xbf802d60 0x58
1143 REG32 CH_BW_CTRL; // 0xbf802d68 0x5a
1146 REG32 VQ1_Config; // 0xbf802d70 0x5C
1159 REG32 VQ2_Base; // 0xbf802d78 0x5E
1161 REG32 _rbf802d80; // 0xbf802d80 0x60
1163 REG32 Bist_Fail; // 0xbf802d88 0x62
1172 REG32 VQ2_Config; // 0xbf802d90 0x64
1185 REG32 VQ_STATUS; // 0xbf802d98 0x66
1209 …REG32 DM2MI_WAddr_Err; // 0xbf802da0 0x68 , DM2MI_…
1211 …REG32 ORZ_DMAW_WAddr_Err; // 0xbf802da8 0x6a , ORZ_WA…
1233 REG32 SwInt_Stat1_H; // 0xbf802dB8 0x6e
1237 REG32 TimeStamp_FileIn; // 0xbf802dC0 0x70
1239 REG32 HW2_Config3; // 0xbf802dC0 0x72
1264 REG32 VQ3_BASE; // 0xbf802dC0 0x74
1266 REG32 VQ3_Config; // 0xbf802dC0 0x76
1279 REG32 VQ_RX_Status; // 0xbf802dC0 0x78
1291 REG32 _xbf802dC0; // 0xbf802dC0 0x7a
1293 REG32 MCU_Data1; // 0xbf802dC0 0x7c
1304 …REG32 Qmem_Dbg_RD ; // 0xbf803ac8~0xbf803acc 0x72…
1337 REG32 PauseTime[2]; // 0x16~17, 0x18~19
1338 REG32 PIDFLR_PCR[2];
1343 REG32 Reserve; // 0x1e
1436 …REG32 _bf803924[2]; //0xbf803924~0xbf803930 0…
1707 REG32 FileIn_Dmar_LBnd; // 0x20
1710 REG32 FileIn_Dmar_UBnd; // 0x22
1713 REG32 MMFileIn0_Dmar_LBnd; // 0x24
1716 REG32 MMFileIn0_Dmar_UBnd; // 0x26
1719 REG32 MMFileIn1_Dmar_LBnd; // 0x28
1722 REG32 MMFileIn1_Dmar_UBnd; // 0x2A
1725 REG32 Orz_Dmar_LBnd; // 0x2C
1728 REG32 Orz_Dmar_UBnd; // 0x2E
1731 REG32 VQTX0_Dmar_LBnd; // 0x30
1734 REG32 VQTX0_Dmar_UBnd; // 0x32
1737 REG32 VQTX1_Dmar_LBnd; // 0x34
1740 REG32 VQTX1_Dmar_UBnd; // 0x36
1743 REG32 VQTX2_Dmar_LBnd; // 0x38
1746 REG32 VQTX2_Dmar_UBnd; // 0x40
1749 REG32 VQTX3_Dmar_LBnd; // 0x42
1752 REG32 VQTX3_Dmar_UBnd; // 0x44
1755 REG32 VQRX_Dmar_LBnd; // 0x46
1758 REG32 VQRX_Dmar_UBnd; // 0x48
1761 REG32 Fiq0_Dmar_LBnd; // 0x4A
1764 REG32 Fiq0_Dmar_UBnd; // 0x4C
1767 REG32 Fiq1_Dmar_LBnd; // 0x4E
1770 REG32 Fiq1_Dmar_UBnd; // 0x50