Lines Matching refs:SWRst_HWInt
577 …_HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, (_HAL_REG32_R(&_MFCtrl_AU->SWRst_HWInt) &~ MMFI_SW_RSTZ_MMF… in HAL_MMFI_Reset()
578 …_HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, (_HAL_REG32_R(&_MFCtrl_AU->SWRst_HWInt) | MMFI_SW_RSTZ_MMFI… in HAL_MMFI_Reset()
583 _HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, (_HAL_REG32_R(&_MFCtrl_AU->SWRst_HWInt) | u32RstItem)); in HAL_MMFI_Reset_SubItem()
584 … _HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, (_HAL_REG32_R(&_MFCtrl_AU->SWRst_HWInt) & ~u32RstItem)); in HAL_MMFI_Reset_SubItem()
589 MS_U32 u32data = _HAL_REG32_R(&_MFCtrl_AU->SWRst_HWInt) & ~MMFI_SWRST_MASK; in HAL_MMFI_Reset_All()
591 _HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, u32data | MMFI_RST_ALL); in HAL_MMFI_Reset_All()
592 _HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, u32data | MMFI_SW_RSTZ_MMFILEIN_DISABLE); in HAL_MMFI_Reset_All()
597 MS_U32 u32data = _HAL_REG32_R(&_MFCtrl_AU->SWRst_HWInt) & ~u32init; in HAL_MMFI_HWInt_Enable()
601 _HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, (u32data | u32init)); in HAL_MMFI_HWInt_Enable()
605 _HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, u32data); in HAL_MMFI_HWInt_Enable()
611 _HAL_REG32_W(&_MFCtrl_AU->SWRst_HWInt, (_HAL_REG32_R(&_MFCtrl_AU->SWRst_HWInt) & ~u32Int)); in HAL_MMFI_HWInt_Clear()
616 return (_HAL_REG32_R(&_MFCtrl_AU->SWRst_HWInt) & MMFI_HWINT_STS_MASK); in HAL_MMFI_HWInt_Status()