Lines Matching refs:REG16_R

95 static MS_U16 REG16_R(REG16 *reg)  in REG16_R()  function
119 #define REG16_SET(reg, value) REG16_W(reg, _SET_(REG16_R(reg), value))
121 #define REG16_CLR(reg, value) REG16_W(reg, _CLR_(REG16_R(reg), value))
124 #define REG16_MSK_W(reg, mask, value) REG16_W((reg), _CLR_(REG16_R(reg), (mask)) | _AND_((value)…
681 while (!(REG16_R(&_RegCtrl->TSP_Ctrl) & TSP_CTRL_DNLD_DONE)) in HAL_TSP_LoadFW()
1491 …return 16 - ((REG16_R(&RegFileCtrl[u8FileEng].CFG_FILE_07) & CFG_FILE_07_CMD_WR_CNT_TSIF1_MASK) >>… in HAL_TSP_Filein_CmdQSlot()
1505 …return ((REG16_R(&RegFileCtrl[u8FileEng].CFG_FILE_07) & CFG_FILE_07_CMD_WR_CNT_TSIF1_MASK) >> CFG_… in HAL_TSP_Filein_CmdQCnt()
1519 …return ((REG16_R(&RegFileCtrl[u8FileEng].CFG_FILE_07) & CFG_FILE_07_CMD_WR_LEVEL_TSIF1_MASK) >> CF… in HAL_TSP_Filein_CmdQLv()
1556 return !(REG16_R(&RegFileCtrl[u8FileEng].CFG_FILE_06) & CFG_FILE_06_REG_FILEIN_DONE); in HAL_TSP_Filein_Status()
1573 if(REG16_R(&RegFileCtrl[u8FileEng].CFG_FILE_01) & CFG_FILE_01_REG_TSIF_PAUSE) in HAL_TSP_Filein_GetState()
2147 …*pPcrSrc = (REG16_R(&_RegPcrCtrl[pcrFltId].CFG_PCR_00) & CFG_PCR_00_REG_PCR_SRC_MASK) >> CFG_PCR_0… in HAL_TSP_PcrFlt_GetSrc()
2211 *pu32Pcr_H = REG16_R(&_RegPcrCtrl[pcrFltId].CFG_PCR_05) & CFG_PCR_05_REG_PCR_VALID_BIT32_MASK; in HAL_TSP_PcrFlt_GetPcr()
2602 *pStcH = REG16_R(&_RegCtrl->Pcr_H_CmdQ) & TSP_REG_PCR_CMDQ_H; in HAL_TSP_STC33_CmdQGet()
2633 …*pktDmxId = ((REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_02)) & CFG_AV_02_REG_INPUT_SRC_MASK) >>… in HAL_TSP_FIFO_GetSrc()
2639 …*pktDmxId = ((REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_02)) & CFG_AV_02_REG_INPUT_SRC_MASK) >>… in HAL_TSP_FIFO_GetSrc()
2783 … return REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_07) & CFG_AV_07_REG_DEBUG_FIFO_DATA_MASK; in HAL_TSP_FIFO_ReadPkt()
2789 … return REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_07) & CFG_AV_07_REG_DEBUG_FIFO_DATA_MASK; in HAL_TSP_FIFO_ReadPkt()
2838 return REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_08) & CFG_AV_08_REG_PID_MATCH_MASK; in HAL_TSP_FIFO_PidHit()
2844 return REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_08) & CFG_AV_08_REG_PID_MATCH_MASK; in HAL_TSP_FIFO_PidHit()
3095 … u16Matched = REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_01) & CFG_AV_01_REG_RESET_FIFO_PARSER; in HAL_TSP_FIFO_IsReset()
3101 … u16Matched = REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_01) & CFG_AV_01_REG_RESET_FIFO_PARSER; in HAL_TSP_FIFO_IsReset()
3151 …return (REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_06) & CFG_AV_06_REG_FIFO_WR_LEVEL_MASK) >> C… in HAL_TSP_FIFO_Level()
3157 …return (REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_06) & CFG_AV_06_REG_FIFO_WR_LEVEL_MASK) >> C… in HAL_TSP_FIFO_Level()
3172 …return (REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_06) & CFG_AV_06_REG_FIFO_FULL_MASK) >> CFG_A… in HAL_TSP_FIFO_Overflow()
3178 …return (REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_06) & CFG_AV_06_REG_FIFO_FULL_MASK) >> CFG_A… in HAL_TSP_FIFO_Overflow()
3193 …return (REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_06) & CFG_AV_06_REG_FIFO_EMPTY_MASK) >> CFG_… in HAL_TSP_FIFO_Empty()
3199 …return (REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_06) & CFG_AV_06_REG_FIFO_EMPTY_MASK) >> CFG_… in HAL_TSP_FIFO_Empty()
3793 …*eSrc = (REG16_R(&RegPvrCtrl[u8PvrEng].CFG_PVR_10) & CFG_PVR_10_REG_INPUT_SRC_MASK) >> CFG_PVR_10_… in HAL_PVR_GetEngSrc()
4366 (REG16_R(&_RegCtrl->HwInt_Stat) & ~(TSP_HWINT_EN_MASK & (u32Mask)))); in HAL_TSP_INT_Disable()
4369 (REG16_R(&_RegCtrl->HwInt2_Stat) & ~(TSP_HWINT2_EN_MASK & (u32Mask >> 8)))); in HAL_TSP_INT_Disable()
4372 (REG16_R(&_RegCtrl->HwInt3_Stat) & ~(TSP_HWINT3_EN_MASK & (u32Mask >> 16)))); in HAL_TSP_INT_Disable()
4394 …status = (MS_U32)(((REG16_R(&_RegCtrl->HwInt3_Stat) & TSP_HWINT3_STATUS_MASK) >> TSP_HWINT3_STATUS… in HAL_TSP_INT_GetHW()
4397 …status |= ((MS_U32)(((REG16_R(&_RegCtrl->HwInt2_Stat) & TSP_HWINT2_STATUS_MASK) >> TSP_HWINT2_STAT… in HAL_TSP_INT_GetHW()
4400 …status |= ((MS_U32)((REG16_R(&_RegCtrl->HwInt_Stat) & TSP_HWINT_STATUS_MASK) >> TSP_HWINT_STATUS_S… in HAL_TSP_INT_GetHW()
5020 u16PktDmxSrc = _CLR_(REG16_R(&_RegCtrl->reg15b8), TSP_MATCH_PID_SRC_MASK); in HAL_DSCMB_GetStatus()
5051 …REG16_W(&_RegCtrl->PVRConfig, _SET_(REG16_R(&_RegCtrl->PVRConfig), TSP_MATCH_PID_LD)); // Set 1 to… in HAL_DSCMB_GetStatus()
5054 REG16_W(&_RegCtrl->PVRConfig, _CLR_(REG16_R(&_RegCtrl->PVRConfig), TSP_MATCH_PID_LD)); // freeze in HAL_DSCMB_GetStatus()
5056 u16WordId = _CLR_(REG16_R(&_RegCtrl->PVRConfig), TSP_MATCH_PID_SEL_MASK); in HAL_DSCMB_GetStatus()
5070 …REG16_W(&_RegCtrl->PVRConfig, _SET_(REG16_R(&_RegCtrl->PVRConfig), TSP_MATCH_PID_LD)); // re-enable in HAL_DSCMB_GetStatus()
5103 *pu8SyncByte = (MS_U8)((REG16_R(SynCReg) & u16Mask) >> u16Shift); in HAL_TSP_PktConverter_SetSyncByte()
5130 *pu8SrcId = (MS_U8)((REG16_R(SrcIdReg) & u16Mask) >> u16Shift); in HAL_TSP_PktConverter_SetSrcId()
5346 return REG16_R(&_RegPathCtrl[u32TsIf].CFG_PATH_03); in HAL_TSP_Debug_LockPktCnt_Get()
5411 return REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_05); in HAL_TSP_Debug_AvPktCnt_Get()
5417 return REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_05); in HAL_TSP_Debug_AvPktCnt_Get()
5547 return REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_03); in HAL_TSP_Debug_DropDisPktCnt_Get()
5551 return REG16_R(&_RegAudioCtrl[u8AudioFltIdx].CFG_AV_04); in HAL_TSP_Debug_DropDisPktCnt_Get()
5560 return REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_03); in HAL_TSP_Debug_DropDisPktCnt_Get()
5564 return REG16_R(&_RegVideoCtrl[u8VideoFltIdx].CFG_AV_04); in HAL_TSP_Debug_DropDisPktCnt_Get()
5651 return REG16_R(&_RegPathCtrl[u32TsIf].CFG_PATH_0B); in HAL_TSP_Debug_ErrPktCnt_Get()
5735 …*peSrc = (TSP_FQ_MUX_OUT_SRC)((REG16_R(&_RegPathCtrl[u32FQEng].CFG_PATH_09) & CFG_PATH_09_REG_FIQ_… in HAL_TSP_FQ_MuxOutPathSrc()