Lines Matching refs:CFG8_40
4180 …REG16_MSK_W(&_RegCtrl8_1->CFG8_40, CFG8_40_REG_VID3_SRC_MASK, ((MS_U16)pktDmxId) << CFG8_40_REG_VI… in HAL_TSP_FIFO_SetSrc()
4213 …*pktDmxId = ((REG16_R(&_RegCtrl8_1->CFG8_40)) & CFG8_40_REG_VID3_SRC_MASK) >> CFG8_40_REG_VID3_SRC… in HAL_TSP_FIFO_GetSrc()
4240 REG16_CLR(&_RegCtrl8_1->CFG8_40, CFG8_40_PS_VID3_EN); in HAL_TSP_FIFO_ClearAll()
4394 REG16_SET(&_RegCtrl8_1->CFG8_40, CFG8_40_PS_VID3_EN); in HAL_TSP_FIFO_Bypass()
4426 REG16_CLR(&_RegCtrl8_1->CFG8_40, CFG8_40_PS_VID3_EN); in HAL_TSP_FIFO_Bypass()
4523 REG16_SET(&_RegCtrl8_1->CFG8_40, CFG8_40_RESET_VFIFO_3); in HAL_TSP_FIFO_Reset()
4555 REG16_CLR(&_RegCtrl8_1->CFG8_40, CFG8_40_RESET_VFIFO_3); in HAL_TSP_FIFO_Reset()
4593 REG16_SET(&_RegCtrl8_1->CFG8_40, CFG8_40_MASK_SCR_V3_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4625 REG16_CLR(&_RegCtrl8_1->CFG8_40, CFG8_40_MASK_SCR_V3_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4663 REG16_SET(&_RegCtrl8_1->CFG8_40, CFG8_40_V3_BLOCK_DIS); in HAL_TSP_FIFO_BlockDis()
4695 REG16_CLR(&_RegCtrl8_1->CFG8_40, CFG8_40_V3_BLOCK_DIS); in HAL_TSP_FIFO_BlockDis()
4730 u32Matched = REG16_R(&_RegCtrl8_1->CFG8_40) & CFG8_40_RESET_VFIFO_3; in HAL_TSP_FIFO_IsReset()