xref: /utopia/UTPA2-700.0.x/modules/hdmi/hal/curry/hdmitx/halHDMITx.c (revision 53ee8cc121a030b8d368113ac3e966b4705770ef)
1*53ee8cc1Swenshuai.xi //<MStar Software>
2*53ee8cc1Swenshuai.xi //******************************************************************************
3*53ee8cc1Swenshuai.xi // MStar Software
4*53ee8cc1Swenshuai.xi // Copyright (c) 2010 - 2012 MStar Semiconductor, Inc. All rights reserved.
5*53ee8cc1Swenshuai.xi // All software, firmware and related documentation herein ("MStar Software") are
6*53ee8cc1Swenshuai.xi // intellectual property of MStar Semiconductor, Inc. ("MStar") and protected by
7*53ee8cc1Swenshuai.xi // law, including, but not limited to, copyright law and international treaties.
8*53ee8cc1Swenshuai.xi // Any use, modification, reproduction, retransmission, or republication of all
9*53ee8cc1Swenshuai.xi // or part of MStar Software is expressly prohibited, unless prior written
10*53ee8cc1Swenshuai.xi // permission has been granted by MStar.
11*53ee8cc1Swenshuai.xi //
12*53ee8cc1Swenshuai.xi // By accessing, browsing and/or using MStar Software, you acknowledge that you
13*53ee8cc1Swenshuai.xi // have read, understood, and agree, to be bound by below terms ("Terms") and to
14*53ee8cc1Swenshuai.xi // comply with all applicable laws and regulations:
15*53ee8cc1Swenshuai.xi //
16*53ee8cc1Swenshuai.xi // 1. MStar shall retain any and all right, ownership and interest to MStar
17*53ee8cc1Swenshuai.xi //    Software and any modification/derivatives thereof.
18*53ee8cc1Swenshuai.xi //    No right, ownership, or interest to MStar Software and any
19*53ee8cc1Swenshuai.xi //    modification/derivatives thereof is transferred to you under Terms.
20*53ee8cc1Swenshuai.xi //
21*53ee8cc1Swenshuai.xi // 2. You understand that MStar Software might include, incorporate or be
22*53ee8cc1Swenshuai.xi //    supplied together with third party`s software and the use of MStar
23*53ee8cc1Swenshuai.xi //    Software may require additional licenses from third parties.
24*53ee8cc1Swenshuai.xi //    Therefore, you hereby agree it is your sole responsibility to separately
25*53ee8cc1Swenshuai.xi //    obtain any and all third party right and license necessary for your use of
26*53ee8cc1Swenshuai.xi //    such third party`s software.
27*53ee8cc1Swenshuai.xi //
28*53ee8cc1Swenshuai.xi // 3. MStar Software and any modification/derivatives thereof shall be deemed as
29*53ee8cc1Swenshuai.xi //    MStar`s confidential information and you agree to keep MStar`s
30*53ee8cc1Swenshuai.xi //    confidential information in strictest confidence and not disclose to any
31*53ee8cc1Swenshuai.xi //    third party.
32*53ee8cc1Swenshuai.xi //
33*53ee8cc1Swenshuai.xi // 4. MStar Software is provided on an "AS IS" basis without warranties of any
34*53ee8cc1Swenshuai.xi //    kind. Any warranties are hereby expressly disclaimed by MStar, including
35*53ee8cc1Swenshuai.xi //    without limitation, any warranties of merchantability, non-infringement of
36*53ee8cc1Swenshuai.xi //    intellectual property rights, fitness for a particular purpose, error free
37*53ee8cc1Swenshuai.xi //    and in conformity with any international standard.  You agree to waive any
38*53ee8cc1Swenshuai.xi //    claim against MStar for any loss, damage, cost or expense that you may
39*53ee8cc1Swenshuai.xi //    incur related to your use of MStar Software.
40*53ee8cc1Swenshuai.xi //    In no event shall MStar be liable for any direct, indirect, incidental or
41*53ee8cc1Swenshuai.xi //    consequential damages, including without limitation, lost of profit or
42*53ee8cc1Swenshuai.xi //    revenues, lost or damage of data, and unauthorized system use.
43*53ee8cc1Swenshuai.xi //    You agree that this Section 4 shall still apply without being affected
44*53ee8cc1Swenshuai.xi //    even if MStar Software has been modified by MStar in accordance with your
45*53ee8cc1Swenshuai.xi //    request or instruction for your use, except otherwise agreed by both
46*53ee8cc1Swenshuai.xi //    parties in writing.
47*53ee8cc1Swenshuai.xi //
48*53ee8cc1Swenshuai.xi // 5. If requested, MStar may from time to time provide technical supports or
49*53ee8cc1Swenshuai.xi //    services in relation with MStar Software to you for your use of
50*53ee8cc1Swenshuai.xi //    MStar Software in conjunction with your or your customer`s product
51*53ee8cc1Swenshuai.xi //    ("Services").
52*53ee8cc1Swenshuai.xi //    You understand and agree that, except otherwise agreed by both parties in
53*53ee8cc1Swenshuai.xi //    writing, Services are provided on an "AS IS" basis and the warranty
54*53ee8cc1Swenshuai.xi //    disclaimer set forth in Section 4 above shall apply.
55*53ee8cc1Swenshuai.xi //
56*53ee8cc1Swenshuai.xi // 6. Nothing contained herein shall be construed as by implication, estoppels
57*53ee8cc1Swenshuai.xi //    or otherwise:
58*53ee8cc1Swenshuai.xi //    (a) conferring any license or right to use MStar name, trademark, service
59*53ee8cc1Swenshuai.xi //        mark, symbol or any other identification;
60*53ee8cc1Swenshuai.xi //    (b) obligating MStar or any of its affiliates to furnish any person,
61*53ee8cc1Swenshuai.xi //        including without limitation, you and your customers, any assistance
62*53ee8cc1Swenshuai.xi //        of any kind whatsoever, or any information; or
63*53ee8cc1Swenshuai.xi //    (c) conferring any license or right under any intellectual property right.
64*53ee8cc1Swenshuai.xi //
65*53ee8cc1Swenshuai.xi // 7. These terms shall be governed by and construed in accordance with the laws
66*53ee8cc1Swenshuai.xi //    of Taiwan, R.O.C., excluding its conflict of law rules.
67*53ee8cc1Swenshuai.xi //    Any and all dispute arising out hereof or related hereto shall be finally
68*53ee8cc1Swenshuai.xi //    settled by arbitration referred to the Chinese Arbitration Association,
69*53ee8cc1Swenshuai.xi //    Taipei in accordance with the ROC Arbitration Law and the Arbitration
70*53ee8cc1Swenshuai.xi //    Rules of the Association by three (3) arbitrators appointed in accordance
71*53ee8cc1Swenshuai.xi //    with the said Rules.
72*53ee8cc1Swenshuai.xi //    The place of arbitration shall be in Taipei, Taiwan and the language shall
73*53ee8cc1Swenshuai.xi //    be English.
74*53ee8cc1Swenshuai.xi //    The arbitration award shall be final and binding to both parties.
75*53ee8cc1Swenshuai.xi //
76*53ee8cc1Swenshuai.xi //******************************************************************************
77*53ee8cc1Swenshuai.xi //<MStar Software>
78*53ee8cc1Swenshuai.xi ////////////////////////////////////////////////////////////////////////////////
79*53ee8cc1Swenshuai.xi //
80*53ee8cc1Swenshuai.xi // Copyright (c) 2008-2009 MStar Semiconductor, Inc.
81*53ee8cc1Swenshuai.xi // All rights reserved.
82*53ee8cc1Swenshuai.xi //
83*53ee8cc1Swenshuai.xi // Unless otherwise stipulated in writing, any and all information contained
84*53ee8cc1Swenshuai.xi // herein regardless in any format shall remain the sole proprietary of
85*53ee8cc1Swenshuai.xi // MStar Semiconductor Inc. and be kept in strict confidence
86*53ee8cc1Swenshuai.xi // ("MStar Confidential Information") by the recipient.
87*53ee8cc1Swenshuai.xi // Any unauthorized act including without limitation unauthorized disclosure,
88*53ee8cc1Swenshuai.xi // copying, use, reproduction, sale, distribution, modification, disassembling,
89*53ee8cc1Swenshuai.xi // reverse engineering and compiling of the contents of MStar Confidential
90*53ee8cc1Swenshuai.xi // Information is unlawful and strictly prohibited. MStar hereby reserves the
91*53ee8cc1Swenshuai.xi // rights to any and all damages, losses, costs and expenses resulting therefrom.
92*53ee8cc1Swenshuai.xi //
93*53ee8cc1Swenshuai.xi ////////////////////////////////////////////////////////////////////////////////
94*53ee8cc1Swenshuai.xi 
95*53ee8cc1Swenshuai.xi #define  MHAL_HDMITX_C
96*53ee8cc1Swenshuai.xi 
97*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
98*53ee8cc1Swenshuai.xi //  Include Files
99*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
100*53ee8cc1Swenshuai.xi // Common Definition
101*53ee8cc1Swenshuai.xi #ifdef MSOS_TYPE_LINUX_KERNEL
102*53ee8cc1Swenshuai.xi #include <linux/string.h>
103*53ee8cc1Swenshuai.xi #else
104*53ee8cc1Swenshuai.xi #include <string.h>
105*53ee8cc1Swenshuai.xi #endif
106*53ee8cc1Swenshuai.xi 
107*53ee8cc1Swenshuai.xi #include "MsCommon.h"
108*53ee8cc1Swenshuai.xi 
109*53ee8cc1Swenshuai.xi // Internal Definition
110*53ee8cc1Swenshuai.xi #include "regHDMITx.h"
111*53ee8cc1Swenshuai.xi #include "halHDMIUtilTx.h"
112*53ee8cc1Swenshuai.xi #include "halHDMITx.h"
113*53ee8cc1Swenshuai.xi #include "drvHDMITx.h"
114*53ee8cc1Swenshuai.xi 
115*53ee8cc1Swenshuai.xi // External Definition
116*53ee8cc1Swenshuai.xi #include "drvGPIO.h"
117*53ee8cc1Swenshuai.xi #include "drvSYS.h"
118*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
119*53ee8cc1Swenshuai.xi //  Driver Compiler Options
120*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
121*53ee8cc1Swenshuai.xi 
122*53ee8cc1Swenshuai.xi 
123*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
124*53ee8cc1Swenshuai.xi //  Local Defines
125*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
126*53ee8cc1Swenshuai.xi 
127*53ee8cc1Swenshuai.xi #define GENERAL_PKT_NUM		0x0BU //wilson@kano
128*53ee8cc1Swenshuai.xi #define INFOFRM_PKT_NUM		0x08U //for HDR packet ID = 0x87;  0x06U //wilson@kano
129*53ee8cc1Swenshuai.xi 
130*53ee8cc1Swenshuai.xi 
131*53ee8cc1Swenshuai.xi #define HDMITX_VS_INFO_PKT_VER				0x01U
132*53ee8cc1Swenshuai.xi #define HDMITX_VS_INFO_PKT_LEN				0x1BU
133*53ee8cc1Swenshuai.xi 
134*53ee8cc1Swenshuai.xi #define HDMITX_AVI_INFO_PKT_VER				0x02U
135*53ee8cc1Swenshuai.xi #define HDMITX_AVI_INFO_PKT_LEN				0x0DU
136*53ee8cc1Swenshuai.xi 
137*53ee8cc1Swenshuai.xi #define HDMITX_SPD_INFO_PKT_VER				0x01U
138*53ee8cc1Swenshuai.xi #define HDMITX_SPD_INFO_PKT_LEN				0x19U
139*53ee8cc1Swenshuai.xi 
140*53ee8cc1Swenshuai.xi #define HDMITX_AUD_INFO_PKT_VER				0x01U
141*53ee8cc1Swenshuai.xi #define HDMITX_AUD_INFO_PKT_LEN				0x0AU
142*53ee8cc1Swenshuai.xi 
143*53ee8cc1Swenshuai.xi #define HDMITX_HDR_INFO_PKT_VER             0x01U
144*53ee8cc1Swenshuai.xi #define HDMITX_HDR_INFO_PKT_LEN             0x1BU //wilson@kano: temp solution
145*53ee8cc1Swenshuai.xi 
146*53ee8cc1Swenshuai.xi 
147*53ee8cc1Swenshuai.xi 
148*53ee8cc1Swenshuai.xi #define     IS_STOP_PKT(_X_)            ( (_X_ & E_HDMITX_STOP_PACKET) ? 1 : 0 )
149*53ee8cc1Swenshuai.xi #define     IS_CYCLIC_PKT(_X_)          ( (_X_ & E_HDMITX_CYCLIC_PACKET) ? 1 : 0 )
150*53ee8cc1Swenshuai.xi 
151*53ee8cc1Swenshuai.xi // HDMI packet cyclic frame count
152*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_NULL_FCNT         0U           ///< 0 ~ 31
153*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_ACR_FCNT          0U           ///< 0 ~ 15
154*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_GC_FCNT           0U           ///< 0 ~ 1
155*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_ACP_FCNT          15U          ///< 0 ~ 31
156*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_ISRC_FCNT         15U          ///< 0 ~ 31
157*53ee8cc1Swenshuai.xi 
158*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_VS_FCNT           0U          ///< 0 ~ 31
159*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_AVI_FCNT          0U           ///< 0 ~ 31
160*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_SPD_FCNT          1U          ///< 0 ~ 31
161*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_AUD_FCNT          0U           ///< 0 ~ 31
162*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_HDR_FCNT          0U
163*53ee8cc1Swenshuai.xi 
164*53ee8cc1Swenshuai.xi #define HDMITX_PACKET_SPD_SDI           1U   // Digital STB
165*53ee8cc1Swenshuai.xi #define HDMITX_CSC_SUPPORT_R2Y          1U
166*53ee8cc1Swenshuai.xi 
167*53ee8cc1Swenshuai.xi #define HDMITX_MAX_PIXEL_CLK            597000000   //Max cupported pixel clock
168*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
169*53ee8cc1Swenshuai.xi //  Local Structures
170*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
171*53ee8cc1Swenshuai.xi 
172*53ee8cc1Swenshuai.xi //*********************//
173*53ee8cc1Swenshuai.xi //             Video   //
174*53ee8cc1Swenshuai.xi //*********************//
175*53ee8cc1Swenshuai.xi 
176*53ee8cc1Swenshuai.xi typedef enum
177*53ee8cc1Swenshuai.xi {
178*53ee8cc1Swenshuai.xi     E_HDMITX_VIDEO_INTERLACE_MODE     = 0,
179*53ee8cc1Swenshuai.xi     E_HDMITX_VIDEO_PROGRESSIVE_MODE = 1,
180*53ee8cc1Swenshuai.xi } MDrv_HDMITx_VIDEO_MODE;
181*53ee8cc1Swenshuai.xi 
182*53ee8cc1Swenshuai.xi typedef enum
183*53ee8cc1Swenshuai.xi {
184*53ee8cc1Swenshuai.xi     E_HDMITX_VIDEO_POLARITY_HIGH  = 0,
185*53ee8cc1Swenshuai.xi     E_HDMITX_VIDEO_POLARITY_LOW = 1,
186*53ee8cc1Swenshuai.xi } MDrv_HDMITx_VIDEO_POLARITY;
187*53ee8cc1Swenshuai.xi 
188*53ee8cc1Swenshuai.xi typedef struct
189*53ee8cc1Swenshuai.xi {
190*53ee8cc1Swenshuai.xi     MDrv_HDMITx_VIDEO_MODE          i_p_mode;         // interlace / progressive mode
191*53ee8cc1Swenshuai.xi     MDrv_HDMITx_VIDEO_POLARITY   h_polarity;        // Hsync polarity
192*53ee8cc1Swenshuai.xi     MDrv_HDMITx_VIDEO_POLARITY   v_polarity;        // Vsync polarity
193*53ee8cc1Swenshuai.xi     MS_U16                                            vs_width;          // Vsync pulse width
194*53ee8cc1Swenshuai.xi     MS_U16                                            vs_bporch;        // Vsync back-porch
195*53ee8cc1Swenshuai.xi     MS_U16                                            vde_width;        // Vde active width
196*53ee8cc1Swenshuai.xi     MS_U16                                            vs_delayline;    // Vsync line delay
197*53ee8cc1Swenshuai.xi     MS_U16                                            vs_delaypixel;  // Vsync pixel delay
198*53ee8cc1Swenshuai.xi     MS_U16                                            hs_width;          // Hsync pulse width
199*53ee8cc1Swenshuai.xi     MS_U16                                            hs_bporch;        // Hsync back-porch
200*53ee8cc1Swenshuai.xi     MS_U16                                            hde_width;        // Hde active width
201*53ee8cc1Swenshuai.xi     MS_U16                                            hs_delay;          // Hsync delay
202*53ee8cc1Swenshuai.xi     MS_U16                                            vtotal;               // Vsync total
203*53ee8cc1Swenshuai.xi     MS_U16                                            htotal;	         // Hsync total
204*53ee8cc1Swenshuai.xi     MS_U16                                            frame_rate;       // Frame Rate
205*53ee8cc1Swenshuai.xi     MS_U32                                            pixel_clk;        //pixel clock
206*53ee8cc1Swenshuai.xi } MDrv_HDMITx_VIDEO_MODE_INFO_TYPE;
207*53ee8cc1Swenshuai.xi 
208*53ee8cc1Swenshuai.xi //*********************//
209*53ee8cc1Swenshuai.xi //             Packet  //
210*53ee8cc1Swenshuai.xi //*********************//
211*53ee8cc1Swenshuai.xi 
212*53ee8cc1Swenshuai.xi typedef enum
213*53ee8cc1Swenshuai.xi {
214*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_GCP_CMD    = 0,
215*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_ACR_CMD    = 1,
216*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_AVI_CMD    = 2,
217*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_AUD_CMD    = 3,
218*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_SPD_CMD    = 4,
219*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_MPG_CMD    = 5,
220*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_VSP_CMD    = 6,
221*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_NUL_CMD    = 7,
222*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_ACP_CMD    = 8,
223*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_ISRC_CMD    = 9,
224*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_GCP_DC_CMD    = 10, // GCP with non-zero CD
225*53ee8cc1Swenshuai.xi     E_HDMITX_ACT_GMP_CMD    = 11, // Gamut Metadata packet
226*53ee8cc1Swenshuai.xi } MDrvHDMITX_PKTS_ACT_CMD;
227*53ee8cc1Swenshuai.xi 
228*53ee8cc1Swenshuai.xi typedef struct PKT
229*53ee8cc1Swenshuai.xi {
230*53ee8cc1Swenshuai.xi     MS_BOOL User_Define;
231*53ee8cc1Swenshuai.xi     MsHDMITX_PACKET_PROCESS Define_Process;
232*53ee8cc1Swenshuai.xi     MS_U8 Define_FCnt;
233*53ee8cc1Swenshuai.xi }PKT_Behavior;
234*53ee8cc1Swenshuai.xi //*********************//
235*53ee8cc1Swenshuai.xi //             Audio   //
236*53ee8cc1Swenshuai.xi //*********************//
237*53ee8cc1Swenshuai.xi typedef struct
238*53ee8cc1Swenshuai.xi {
239*53ee8cc1Swenshuai.xi     MS_U8     CH_Status3;
240*53ee8cc1Swenshuai.xi     MS_U32   NcodeValue;
241*53ee8cc1Swenshuai.xi } MDrv_HDMITx_AUDIO_FREQ_TYPE;
242*53ee8cc1Swenshuai.xi 
243*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
244*53ee8cc1Swenshuai.xi //  Global Variables
245*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
246*53ee8cc1Swenshuai.xi MS_U8     gDivider = 0x00;
247*53ee8cc1Swenshuai.xi MS_BOOL   gDivFlag = FALSE;
248*53ee8cc1Swenshuai.xi static MS_U8 gu8ChipVerNum = 0x00;
249*53ee8cc1Swenshuai.xi MS_BOOL     g_bSupportSCDC = FALSE;
250*53ee8cc1Swenshuai.xi 
251*53ee8cc1Swenshuai.xi stHDMITx_PKT_ATTRIBUTE gbGeneralPktList[GENERAL_PKT_NUM]; //wilson@kano
252*53ee8cc1Swenshuai.xi stHDMITx_PKT_ATTRIBUTE gbInfoFrmPktList[INFOFRM_PKT_NUM]; //wilson@kano
253*53ee8cc1Swenshuai.xi 
254*53ee8cc1Swenshuai.xi // User defined packet behavior
255*53ee8cc1Swenshuai.xi PKT_Behavior NULL_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
256*53ee8cc1Swenshuai.xi PKT_Behavior ACR_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
257*53ee8cc1Swenshuai.xi PKT_Behavior AS_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
258*53ee8cc1Swenshuai.xi PKT_Behavior GC_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
259*53ee8cc1Swenshuai.xi PKT_Behavior ACP_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
260*53ee8cc1Swenshuai.xi PKT_Behavior ISRC1_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
261*53ee8cc1Swenshuai.xi PKT_Behavior ISRC2_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
262*53ee8cc1Swenshuai.xi PKT_Behavior DSD_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
263*53ee8cc1Swenshuai.xi PKT_Behavior HBR_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
264*53ee8cc1Swenshuai.xi PKT_Behavior GM_PACKET = {FALSE, E_HDMITX_STOP_PACKET, 0};
265*53ee8cc1Swenshuai.xi 
266*53ee8cc1Swenshuai.xi PKT_Behavior VS_INFORAME = {FALSE, E_HDMITX_STOP_PACKET, 0};
267*53ee8cc1Swenshuai.xi PKT_Behavior AVI_INFORAME = {FALSE, E_HDMITX_STOP_PACKET, 0};
268*53ee8cc1Swenshuai.xi PKT_Behavior SPD_INFORAME = {FALSE, E_HDMITX_STOP_PACKET, 0};
269*53ee8cc1Swenshuai.xi PKT_Behavior AUDIO_INFORAME = {FALSE, E_HDMITX_STOP_PACKET, 0};
270*53ee8cc1Swenshuai.xi PKT_Behavior MPEG_INFORAME = {FALSE, E_HDMITX_STOP_PACKET, 0};
271*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
272*53ee8cc1Swenshuai.xi //  Local Variables
273*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
274*53ee8cc1Swenshuai.xi 
275*53ee8cc1Swenshuai.xi //*********************//
276*53ee8cc1Swenshuai.xi //             Video   //
277*53ee8cc1Swenshuai.xi //*********************//
278*53ee8cc1Swenshuai.xi 
279*53ee8cc1Swenshuai.xi // It should be mapped with MsHDMITX_VIDEO_TIMING structure in drvHDMITx.h
280*53ee8cc1Swenshuai.xi MDrv_HDMITx_VIDEO_MODE_INFO_TYPE HDMITxVideoModeTbl[E_HDMITX_RES_MAX]=
281*53ee8cc1Swenshuai.xi {
282*53ee8cc1Swenshuai.xi     //IorPMode;                                             PolarityH;                                          PolarityV;                               VSW;      VbckP;   VDe;       VSDel;  VSDelP;  HSW;      HbckP;   HDe;      HSDel;    VSTotal; HSTotal;
283*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_LOW,    E_HDMITX_VIDEO_POLARITY_LOW,    0x0002, 0x0021, 0x01E0, 0x000A,     0, 0x0060, 0x0030, 0x0280, 0x0010, 0x020D, 0x0320,  60, 25175000},  // 0: 640x480p
284*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_INTERLACE_MODE,     E_HDMITX_VIDEO_POLARITY_LOW,    E_HDMITX_VIDEO_POLARITY_LOW,    0x0003, 0x000F, 0x01E0, 0x0004,     0, 0x007C, 0x0072, 0x05A0, 0x0026, 0x020D, 0x06B4,  60, 27000000},  // 1: 720x480i
285*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_INTERLACE_MODE,     E_HDMITX_VIDEO_POLARITY_LOW,    E_HDMITX_VIDEO_POLARITY_LOW,    0x0003, 0x0013, 0x0240, 0x0002,     0, 0x007E, 0x008A, 0x05A0, 0x0018, 0x0271, 0x06C0,  50, 27000000},  // 2: 720x576i
286*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_LOW,    E_HDMITX_VIDEO_POLARITY_LOW,    0x0006, 0x001E, 0x01E0, 0x0009,     0, 0x003E, 0x003C, 0x02D0, 0x0010, 0x020D, 0x035A,  60, 27000000},  // 3: 720x480p
287*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_LOW,    E_HDMITX_VIDEO_POLARITY_LOW,    0x0005, 0x0027, 0x0240, 0x0005,     0, 0x0040, 0x0044, 0x02D0, 0x000C, 0x0271, 0x0360,  50, 27000000},  // 4: 720x576p
288*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0014, 0x02D0, 0x0005,     0, 0x0028, 0x00DC, 0x0500, 0x01B8, 0x02EE, 0x07BC,  50, 74250000},  // 5: 1280x720p_50Hz
289*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0014, 0x02D0, 0x0005,     0, 0x0028, 0x00DC, 0x0500, 0x006E, 0x02EE, 0x0672,  60, 74250000},  // 6: 1280x720p_60Hz
290*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_INTERLACE_MODE,     E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x000F, 0x0438, 0x0002,     0, 0x002C, 0x0094, 0x0780, 0x0210, 0x0465, 0x0A50,  50, 74250000},  // 7: 1920x1080i_50Hz
291*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_INTERLACE_MODE,     E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x000F, 0x0438, 0x0002,     0, 0x002C, 0x0094, 0x0780, 0x0058, 0x0465, 0x0898,  60, 74250000},  // 8: 1920x1080i_60Hz
292*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0024, 0x0438, 0x0004,     0, 0x002C, 0x0094, 0x0780, 0x027E, 0x0465, 0x0ABE,  24, 74250000},  // 9: 1920x1080p_24Hz
293*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0024, 0x0438, 0x0004,     0, 0x002C, 0x0094, 0x0780, 0x0210, 0x0465, 0x0A50,  25, 74250000},  // 10: 1920x1080p_25Hz
294*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0024, 0x0438, 0x0004,     0, 0x002C, 0x0094, 0x0780, 0x0058, 0x0465, 0x0898,  30, 74250000},  // 11: 1920x1080p_30Hz
295*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0024, 0x0438, 0x0004,     0, 0x002C, 0x0094, 0x0780, 0x0210, 0x0465, 0x0A50,  50, 148500000},  // 12: 1920x1080p_50Hz
296*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0024, 0x0438, 0x0004,     0, 0x002C, 0x0094, 0x0780, 0x0058, 0x0465, 0x0898,  60, 148500000},  // 13: 1920x1080p_60Hz
297*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0024, 0x089D, 0x0004,     0, 0x002C, 0x0094, 0x0780, 0x027E, 0x08CA, 0x0ABE,  24, 148500000},  // 14: 1920x2205p_24Hz //3D: 1920x1080p_24Hz x2
298*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0014, 0x05BE, 0x0005,     0, 0x0028, 0x00DC, 0x0500, 0x01B8, 0x05DC, 0x07BC,  50, 148500000},  // 15: 1280x1470p_50Hz //3D: 1280x720_50Hz x2
299*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x0005, 0x0014, 0x05BE, 0x0005,     0, 0x0028, 0x00DC, 0x0500, 0x006E, 0x05DC, 0x0672,  60, 148500000},  // 16: 1280x1470p_60Hz //3D: 1280x720_60Hz x2
300*53ee8cc1Swenshuai.xi     // the following is 4k2k timing list, if not support, default is 3840x2160p@30
301*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0128, 0x0F00, 0x04FC, 0x08CA, 0x157C,  24, 297000000},  // 17:93: 3840x2160p_24Hz
302*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0128, 0x0F00, 0x0420, 0x08CA, 0x14A0,  25, 297000000},  // 18:94: 3840x2160p_25Hz
303*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0128, 0x0F00, 0x00B0, 0x08CA, 0x1130,  30, 297000000},  // 19:95: 3840x2160p_30Hz
304*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0128, 0x0F00, 0x0420, 0x08CA, 0x14A0,  50, 594000000},  // 20:96: 3840x2160p_50Hz
305*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0128, 0x0F00, 0x00B0, 0x08CA, 0x1130,  60, 594000000},  // 21:97: 3840x2160p_60Hz
306*53ee8cc1Swenshuai.xi 
307*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0128, 0x1000, 0x03FC, 0x08CA, 0x157C,  24, 297000000},  // 22:98: 4096x2160p_24Hz
308*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0080, 0x1000, 0x03C8, 0x08CA, 0x14A0,  25, 297000000},  // 23:99: 4096x2160p_25Hz
309*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0080, 0x1000, 0x0058, 0x08CA, 0x1130,  30, 297000000},  // 24:100: 4096x2160p_30Hz
310*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008,     0, 0x0058, 0x0080, 0x1000, 0x03C8, 0x08CA, 0x14A0,  50, 594000000},  // 25:101: 4096x2160p_50Hz
311*53ee8cc1Swenshuai.xi     {E_HDMITX_VIDEO_PROGRESSIVE_MODE,   E_HDMITX_VIDEO_POLARITY_HIGH,   E_HDMITX_VIDEO_POLARITY_HIGH,   0x000A, 0x0048, 0x0870, 0x0008, 	0, 0x0058, 0x0080, 0x1000, 0x0058, 0x08CA, 0x1130,  60, 594000000},  // 26:102: 4096x2160p_60Hz
312*53ee8cc1Swenshuai.xi };
313*53ee8cc1Swenshuai.xi 
314*53ee8cc1Swenshuai.xi //atop setting
315*53ee8cc1Swenshuai.xi stHDMITx_ATOP_SETTING HDMITxVideoAtopSetting[HDMITX_COLOR_DEPTH_TYPE_NUM][E_HDMITX_RES_MAX] =
316*53ee8cc1Swenshuai.xi {
317*53ee8cc1Swenshuai.xi     //color depth = 8bit
318*53ee8cc1Swenshuai.xi     {
319*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x00, 0x03, 0x14, 0x0F, 0x400000},  // 0: 640x480p
320*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x00, 0x03, 0x14, 0x0F, 0x400000},  // 1: 720x480i
321*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x00, 0x03, 0x14, 0x0F, 0x400000},  // 2: 720x576i
322*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x00, 0x03, 0x14, 0x0F, 0x400000},  // 3: 720x480p
323*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x00, 0x03, 0x14, 0x0F, 0x400000},  // 4: 720x576p
324*53ee8cc1Swenshuai.xi // 74Mhz
325*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 5: 1280x720p_50Hz
326*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 6: 1280x720p_60Hz
327*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 7: 1920x1080i_50Hz
328*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x00, 0x03, 0x14, 0x0F, 0x2E978D},  // 8: 1920x1080i_60Hz
329*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 9: 1920x1080p_24Hz
330*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 10: 1920x1080p_25Hz
331*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 11: 1920x1080p_30Hz
332*53ee8cc1Swenshuai.xi // 148Mhz
333*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 12: 1920x1080p_50Hz
334*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 13: 1920x1080p_60Hz
335*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 14: 1920x2205p_24Hz
336*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 15: 1280x1470p_50Hz
337*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 16: 1280x1470p_60Hz
338*53ee8cc1Swenshuai.xi         // the following is 4k2k timing list, if not support, default is 3840x2160p@30
339*53ee8cc1Swenshuai.xi // 300Mhz
340*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 17:93: 3840x2160p_24Hz
341*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 18:94: 3840x2160p_25Hz
342*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 19:95: 3840x2160p_30Hz
343*53ee8cc1Swenshuai.xi // 600Mhz
344*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 20:96: 3840x2160p_50Hz
345*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 21:97: 3840x2160p_60Hz
346*53ee8cc1Swenshuai.xi // 300Mhz
347*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 22:98: 4096x2160p_24Hz
348*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 23:99: 4096x2160p_25Hz
349*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 24:100: 4096x2160p_30Hz
350*53ee8cc1Swenshuai.xi // 600Mhz
351*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 25:101: 4096x2160p_50Hz
352*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x00, 0x0C, 0x38, 0x08, 0x1745D1},  // 26:102: 4096x2160p_60Hz
353*53ee8cc1Swenshuai.xi     },
354*53ee8cc1Swenshuai.xi 
355*53ee8cc1Swenshuai.xi     //color depth  = 10 bit
356*53ee8cc1Swenshuai.xi     {
357*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x01, 0x03, 0x14, 0x0F, 0x333333},  // 0: 640x480p
358*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x01, 0x03, 0x14, 0x0F, 0x333333},  // 1: 720x480i
359*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x01, 0x03, 0x14, 0x0F, 0x333333},  // 2: 720x576i
360*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x01, 0x03, 0x14, 0x0F, 0x333333},  // 3: 720x480p
361*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x01, 0x03, 0x14, 0x0F, 0x333333},  // 4: 720x576p
362*53ee8cc1Swenshuai.xi // 74Mhz
363*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 5: 1280x720p_50Hz
364*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 6: 1280x720p_60Hz
365*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 7: 1920x1080i_50Hz
366*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x01, 0x03, 0x14, 0x0F, 0x25460A},  // 8: 1920x1080i_60Hz
367*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 9: 1920x1080p_24Hz
368*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 10: 1920x1080p_25Hz
369*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 11: 1920x1080p_30Hz
370*53ee8cc1Swenshuai.xi // 148Mhz
371*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 12: 1920x1080p_50Hz
372*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 13: 1920x1080p_60Hz
373*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 14: 1920x2205p_24Hz
374*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 15: 1280x1470p_50Hz
375*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x01, 0x03, 0x14, 0x0F, 0x253C82},  // 16: 1280x1470p_60Hz
376*53ee8cc1Swenshuai.xi         // the following is 4k2k timing list, if not support, default is 3840x2160p@30
377*53ee8cc1Swenshuai.xi // 300Mhz
378*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 17:93: 3840x2160p_24Hz
379*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 18:94: 3840x2160p_25Hz
380*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 19:95: 3840x2160p_30Hz
381*53ee8cc1Swenshuai.xi // 600Mhz ==> not support !!!
382*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 20:96: 3840x2160p_50Hz
383*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 21:97: 3840x2160p_60Hz
384*53ee8cc1Swenshuai.xi // 300Mhz
385*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 22:98: 4096x2160p_24Hz
386*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 23:99: 4096x2160p_25Hz
387*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 24:100: 4096x2160p_30Hz
388*53ee8cc1Swenshuai.xi // 600Mhz ==> not support !!!
389*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 25:101: 4096x2160p_50Hz
390*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x01, 0x0C, 0x38, 0x08, 0x253C82},  // 26:102: 4096x2160p_60Hz
391*53ee8cc1Swenshuai.xi     },
392*53ee8cc1Swenshuai.xi 
393*53ee8cc1Swenshuai.xi     //color depth = 12 bit
394*53ee8cc1Swenshuai.xi     {
395*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x02, 0x03, 0x14, 0x0F, 0x2AAAAA},  // 0: 640x480p
396*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x02, 0x03, 0x14, 0x0F, 0x2AAAAA},  // 1: 720x480i
397*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x02, 0x03, 0x14, 0x0F, 0x2AAAAA},  // 2: 720x576i
398*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x02, 0x03, 0x14, 0x0F, 0x2AAAAA},  // 3: 720x480p
399*53ee8cc1Swenshuai.xi         {0x03, 0x03, 0x02, 0x03, 0x14, 0x0F, 0x2AAAAA},  // 4: 720x576p
400*53ee8cc1Swenshuai.xi // 74Mhz
401*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x02, 0x03, 0x14, 0x0F, 0x1F07C1},  // 5: 1280x720p_50Hz
402*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x02, 0x03, 0x14, 0x0F, 0x1F07C1},  // 6: 1280x720p_60Hz
403*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x02, 0x03, 0x14, 0x0F, 0x1F07C1},  // 7: 1920x1080i_50Hz
404*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x02, 0x03, 0x14, 0x0F, 0x1F0FB3},  // 8: 1920x1080i_60Hz
405*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x02, 0x03, 0x14, 0x0F, 0x1F07C1},  // 9: 1920x1080p_24Hz
406*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x02, 0x03, 0x14, 0x0F, 0x1F07C1},  // 10: 1920x1080p_25Hz
407*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x02, 0x03, 0x14, 0x0F, 0x1F07C1},  // 11: 1920x1080p_30Hz
408*53ee8cc1Swenshuai.xi // 148Mhz
409*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 12: 1920x1080p_50Hz
410*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 13: 1920x1080p_60Hz
411*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 14: 1920x2205p_24Hz
412*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 15: 1280x1470p_50Hz
413*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 16: 1280x1470p_60Hz
414*53ee8cc1Swenshuai.xi         // the following is 4k2k timing list, if not support, default is 3840x2160p@30
415*53ee8cc1Swenshuai.xi // 300Mhz
416*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 17:93: 3840x2160p_24Hz
417*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 18:94: 3840x2160p_25Hz
418*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 19:95: 3840x2160p_30Hz
419*53ee8cc1Swenshuai.xi // 600Mhz ==> not support !!!
420*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 20:96: 3840x2160p_50Hz
421*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 21:97: 3840x2160p_60Hz
422*53ee8cc1Swenshuai.xi // 300Mhz
423*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 22:98: 4096x2160p_24Hz
424*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 23:99: 4096x2160p_25Hz
425*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 24:100: 4096x2160p_30Hz
426*53ee8cc1Swenshuai.xi // 600Mhz ==> not support !!!
427*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 25:101: 4096x2160p_50Hz
428*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x02, 0x0C, 0x38, 0x08, 0x1F07C1},  // 26:102: 4096x2160p_60Hz
429*53ee8cc1Swenshuai.xi     },
430*53ee8cc1Swenshuai.xi 
431*53ee8cc1Swenshuai.xi     //color depth = 16 bit
432*53ee8cc1Swenshuai.xi     {
433*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x03, 0x03, 0x14, 0x0F, 0x400000},  // 0: 640x480p
434*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x03, 0x03, 0x14, 0x0F, 0x400000},  // 1: 720x480i
435*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x03, 0x03, 0x14, 0x0F, 0x400000},  // 2: 720x576i
436*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x03, 0x03, 0x14, 0x0F, 0x400000},  // 3: 720x480p
437*53ee8cc1Swenshuai.xi         {0x02, 0x02, 0x03, 0x03, 0x14, 0x0F, 0x400000},  // 4: 720x576p
438*53ee8cc1Swenshuai.xi // 74Mhz
439*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x03, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 5: 1280x720p_50Hz
440*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x03, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 6: 1280x720p_60Hz
441*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x03, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 7: 1920x1080i_50Hz
442*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x03, 0x03, 0x14, 0x0F, 0x2E978D},  // 8: 1920x1080i_60Hz
443*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x03, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 9: 1920x1080p_24Hz
444*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x03, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 10: 1920x1080p_25Hz
445*53ee8cc1Swenshuai.xi         {0x01, 0x01, 0x03, 0x03, 0x14, 0x0F, 0x2E8BA2},  // 11: 1920x1080p_30Hz
446*53ee8cc1Swenshuai.xi // 148Mhz
447*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x2E8BA2},  // 12: 1920x1080p_50Hz
448*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x2E8BA2},  // 13: 1920x1080p_60Hz
449*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x2E8BA2},  // 14: 1920x2205p_24Hz
450*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x2E8BA2},  // 15: 1280x1470p_50Hz
451*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x2E8BA2},  // 16: 1280x1470p_60Hz
452*53ee8cc1Swenshuai.xi         // the following is 4k2k timing list, if not support, default is 3840x2160p@30
453*53ee8cc1Swenshuai.xi // 300Mhz
454*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 17:93: 3840x2160p_24Hz
455*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 18:94: 3840x2160p_25Hz
456*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 19:95: 3840x2160p_30Hz
457*53ee8cc1Swenshuai.xi // 600Mhz ==> Not support !!!
458*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 20:96: 3840x2160p_50Hz
459*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 21:97: 3840x2160p_60Hz
460*53ee8cc1Swenshuai.xi // 300Mhz
461*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 22:98: 4096x2160p_24Hz
462*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 23:99: 4096x2160p_25Hz
463*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 24:100: 4096x2160p_30Hz
464*53ee8cc1Swenshuai.xi // 600Mhz ==> Not support !!!
465*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 25:101: 4096x2160p_50Hz
466*53ee8cc1Swenshuai.xi         {0x00, 0x00, 0x03, 0x0C, 0x38, 0x08, 0x1745D1},  // 26:102: 4096x2160p_60Hz
467*53ee8cc1Swenshuai.xi     },
468*53ee8cc1Swenshuai.xi };
469*53ee8cc1Swenshuai.xi 
470*53ee8cc1Swenshuai.xi //*********************//
471*53ee8cc1Swenshuai.xi //             Audio   //
472*53ee8cc1Swenshuai.xi //*********************//
473*53ee8cc1Swenshuai.xi 
474*53ee8cc1Swenshuai.xi MSTHDMITX_REG_TYPE HDMITxAudioOnTbl[] =
475*53ee8cc1Swenshuai.xi {
476*53ee8cc1Swenshuai.xi     {HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, 0x1087, 0x1086}, //[12]: CH status swap[7:0], [7]: enable audio FIFO, [2]:enable CTS Gen, [1]: automatically block start, [0]: audio FIFO not flush
477*53ee8cc1Swenshuai.xi };
478*53ee8cc1Swenshuai.xi 
479*53ee8cc1Swenshuai.xi MSTHDMITX_REG_TYPE HDMITxAudioOffTbl[] =
480*53ee8cc1Swenshuai.xi {
481*53ee8cc1Swenshuai.xi     {HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, 0x1087, 0x1003}, //[12]: CH status swap[7:0], [7]: disable audio FIFO, [2]:disable CTS Gen, [1]: automatically block start, [0]: audio FIFO flush
482*53ee8cc1Swenshuai.xi };
483*53ee8cc1Swenshuai.xi 
484*53ee8cc1Swenshuai.xi MSTHDMITX_REG_TYPE HDMITxAudioInitTbl[] =
485*53ee8cc1Swenshuai.xi {
486*53ee8cc1Swenshuai.xi     {HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, 0x1087, 0x1003}, //[12]: CH status swap[7:0], [7]: disable audio FIFO, [2]:disable CTS Gen, [1]: automatically block start, [0]: audio FIFO flush
487*53ee8cc1Swenshuai.xi };
488*53ee8cc1Swenshuai.xi 
489*53ee8cc1Swenshuai.xi MDrv_HDMITx_AUDIO_FREQ_TYPE TxAudioFreqTbl[E_HDMITX_AUDIO_FREQ_MAX_NUM] =
490*53ee8cc1Swenshuai.xi {
491*53ee8cc1Swenshuai.xi     {0x02, 0x001800},  // No signal, set to 48 KHz
492*53ee8cc1Swenshuai.xi     {0x03, 0x001000},  // 0 ~(32)~ 38 KHz,  4096
493*53ee8cc1Swenshuai.xi     {0x00, 0x001880},  // 38 ~(44.1)~ 46 KHz, 6272
494*53ee8cc1Swenshuai.xi     {0x02, 0x001800},  // 46 ~(48)~ 60 KHz, 6144
495*53ee8cc1Swenshuai.xi     {0x08, 0x003100}, //  60 ~(88.2)~ 92 KHz, 12544
496*53ee8cc1Swenshuai.xi     {0x0a, 0x003000}, //  92 ~(96)~ 140 KHz, 12288
497*53ee8cc1Swenshuai.xi     {0x0c, 0x006200}, //  140 ~(176.4)~ 180 KHz, 25088
498*53ee8cc1Swenshuai.xi     {0x0e, 0x006000},  //  180 ~(192)~ ~~ KHz, 24576
499*53ee8cc1Swenshuai.xi };
500*53ee8cc1Swenshuai.xi 
501*53ee8cc1Swenshuai.xi //*********************//
502*53ee8cc1Swenshuai.xi //             Packet  //
503*53ee8cc1Swenshuai.xi //*********************//
504*53ee8cc1Swenshuai.xi 
505*53ee8cc1Swenshuai.xi MS_U8 HDMITX_AviCmrTbl[E_HDMITX_RES_MAX] =
506*53ee8cc1Swenshuai.xi {
507*53ee8cc1Swenshuai.xi     0x48, 0x48, 0x48, 0x48, 0x48, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8,            // SDTV C=01(601),M=00(no data) ,R=1000(same)
508*53ee8cc1Swenshuai.xi     0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8, 0xA8,
509*53ee8cc1Swenshuai.xi };
510*53ee8cc1Swenshuai.xi 
511*53ee8cc1Swenshuai.xi MS_U8 HDMITX_AviVicTbl[E_HDMITX_RES_MAX] =
512*53ee8cc1Swenshuai.xi {
513*53ee8cc1Swenshuai.xi     1,  6,  21, 2,  17, 19, 4,  20, 5,  32, 33, 34, 31, 16,           // SDTV 480i60,576i50,480p60,576p50,720p50,720p60,1080i50,1080i60,1080p24,1080p25,1080p30, 1080p50, 1080p60
514*53ee8cc1Swenshuai.xi     32, 19, 4,  0, 0, 0, 96, 97, 0, 99, 100, 101, 102,
515*53ee8cc1Swenshuai.xi };
516*53ee8cc1Swenshuai.xi 
517*53ee8cc1Swenshuai.xi MS_U8 HDMITX_VendorName[8] =
518*53ee8cc1Swenshuai.xi {
519*53ee8cc1Swenshuai.xi     "MStar   "
520*53ee8cc1Swenshuai.xi };
521*53ee8cc1Swenshuai.xi 
522*53ee8cc1Swenshuai.xi MS_U8 HDMITX_ProductName[16] =
523*53ee8cc1Swenshuai.xi {
524*53ee8cc1Swenshuai.xi     "HDMI Tx Demo",
525*53ee8cc1Swenshuai.xi };
526*53ee8cc1Swenshuai.xi 
527*53ee8cc1Swenshuai.xi MS_U8 _gHPDGpioPin = 0;
528*53ee8cc1Swenshuai.xi 
529*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
530*53ee8cc1Swenshuai.xi //  Debug Functions
531*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
532*53ee8cc1Swenshuai.xi 
533*53ee8cc1Swenshuai.xi #ifdef MS_DEBUG
534*53ee8cc1Swenshuai.xi #define DBG_HDMITX(_f)                  (_f)
535*53ee8cc1Swenshuai.xi #else
536*53ee8cc1Swenshuai.xi #define DBG_HDMITX(_f)
537*53ee8cc1Swenshuai.xi #endif
538*53ee8cc1Swenshuai.xi 
539*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
540*53ee8cc1Swenshuai.xi //  Local Functions
541*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
542*53ee8cc1Swenshuai.xi 
543*53ee8cc1Swenshuai.xi 
544*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
545*53ee8cc1Swenshuai.xi //  Global Functions
546*53ee8cc1Swenshuai.xi //-------------------------------------------------------------------------------------------------
547*53ee8cc1Swenshuai.xi /*********************************************************************/
548*53ee8cc1Swenshuai.xi /*                                                                                                                     */
549*53ee8cc1Swenshuai.xi /*                                         HDCP22 Relative                                                    */
550*53ee8cc1Swenshuai.xi /*                                                                                                                     */
551*53ee8cc1Swenshuai.xi /*********************************************************************/
MHal_HDMITx_HDCP2TxInit(MS_BOOL bEnable)552*53ee8cc1Swenshuai.xi void MHal_HDMITx_HDCP2TxInit(MS_BOOL bEnable)
553*53ee8cc1Swenshuai.xi {
554*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_HDCP2TX_BASE, 0x0000, 0x11, bEnable ? 0x11 : 0x00); // bit 0: enable hdcp22; bit 4: enable EESS
555*53ee8cc1Swenshuai.xi     if (bEnable)
556*53ee8cc1Swenshuai.xi     {
557*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_HDCP2TX_BASE, 0x0000, 0x02, 0x02); //reset hdcp22 FSM
558*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_HDCP2TX_BASE, 0x0000, 0x02, 0x00);
559*53ee8cc1Swenshuai.xi     }
560*53ee8cc1Swenshuai.xi }
561*53ee8cc1Swenshuai.xi 
MHal_HDMITx_HDCP2TxEnableEncryptEnable(MS_BOOL bEnable)562*53ee8cc1Swenshuai.xi void MHal_HDMITx_HDCP2TxEnableEncryptEnable(MS_BOOL bEnable)
563*53ee8cc1Swenshuai.xi {
564*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_HDCP2TX_BASE, 0x0000, 0x04, bEnable ? 0x04 : 0x00); //bit 2: authentication pass
565*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_HDCP2TX_BASE, 0x0000, 0x08, bEnable ? 0x08 : 0x00); //bit 3: enable hdcp22 to issue encryption enable signal
566*53ee8cc1Swenshuai.xi }
567*53ee8cc1Swenshuai.xi 
MHal_HDMITx_HDCP2TxFillCipherKey(MS_U8 * pu8Riv,MS_U8 * pu8KsXORLC128)568*53ee8cc1Swenshuai.xi void MHal_HDMITx_HDCP2TxFillCipherKey(MS_U8 *pu8Riv, MS_U8 *pu8KsXORLC128)
569*53ee8cc1Swenshuai.xi {
570*53ee8cc1Swenshuai.xi #define DEF_HDCP2CIPHER_DBG 0
571*53ee8cc1Swenshuai.xi #define SIZE_OF_KSXORLC128  16
572*53ee8cc1Swenshuai.xi #define SIZE_OF_RIV         8
573*53ee8cc1Swenshuai.xi 
574*53ee8cc1Swenshuai.xi     MS_U8 cnt = 0;
575*53ee8cc1Swenshuai.xi 
576*53ee8cc1Swenshuai.xi #if (DEF_HDCP2CIPHER_DBG == 1)
577*53ee8cc1Swenshuai.xi     printf("Ks^LC128:\r\n");
578*53ee8cc1Swenshuai.xi     for ( cnt = 0; cnt < SIZE_OF_KSXORLC128; cnt++ )
579*53ee8cc1Swenshuai.xi     {
580*53ee8cc1Swenshuai.xi         printf("0x%02X ", *(pu8KsXORLC128 + cnt));
581*53ee8cc1Swenshuai.xi     }
582*53ee8cc1Swenshuai.xi     printf("\r\n");
583*53ee8cc1Swenshuai.xi 
584*53ee8cc1Swenshuai.xi     printf("Riv:\r\n");
585*53ee8cc1Swenshuai.xi     for ( cnt = 0; cnt < SIZE_OF_RIV; cnt++ )
586*53ee8cc1Swenshuai.xi     {
587*53ee8cc1Swenshuai.xi         printf("0x%02X ", *(pu8Riv + cnt));
588*53ee8cc1Swenshuai.xi     }
589*53ee8cc1Swenshuai.xi     printf("\r\n");
590*53ee8cc1Swenshuai.xi #endif
591*53ee8cc1Swenshuai.xi 
592*53ee8cc1Swenshuai.xi #undef DEF_HDCP2CIPHER_DBG
593*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Mask_Write(0x172F00, 0x01, 0x0020, 0x0020); //reverse order of cihper key
594*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Mask_Write(0x172B00, 0x01, 0x8000, 0x0000); //disable hdcp 1.4 module
595*53ee8cc1Swenshuai.xi 
596*53ee8cc1Swenshuai.xi     for ( cnt = 0; cnt < (SIZE_OF_KSXORLC128>>1); cnt++)
597*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_SECUTZPC_BASE, 0x60 + (SIZE_OF_KSXORLC128 >> 1) - 1 - cnt, *(pu8KsXORLC128 + cnt*2 + 1)|(*(pu8KsXORLC128 + cnt*2)<<8));
598*53ee8cc1Swenshuai.xi 
599*53ee8cc1Swenshuai.xi     for ( cnt = 0; cnt < (SIZE_OF_RIV>>1); cnt++)
600*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_SECUTZPC_BASE, 0x68 + (SIZE_OF_RIV >> 1) - 1 - cnt, *(pu8Riv + cnt*2 + 1)|(*(pu8Riv + cnt*2)<<8));
601*53ee8cc1Swenshuai.xi }
602*53ee8cc1Swenshuai.xi 
Mhal_HDMITx_SetSCDCCapability(MS_BOOL bFlag)603*53ee8cc1Swenshuai.xi void Mhal_HDMITx_SetSCDCCapability(MS_BOOL bFlag)
604*53ee8cc1Swenshuai.xi {
605*53ee8cc1Swenshuai.xi     g_bSupportSCDC = bFlag;
606*53ee8cc1Swenshuai.xi }
607*53ee8cc1Swenshuai.xi 
MHal_HDMITx_SetChipVersion(MS_U8 u8ChipVer)608*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetChipVersion(MS_U8 u8ChipVer)
609*53ee8cc1Swenshuai.xi {
610*53ee8cc1Swenshuai.xi     gu8ChipVerNum = u8ChipVer;
611*53ee8cc1Swenshuai.xi }
612*53ee8cc1Swenshuai.xi 
613*53ee8cc1Swenshuai.xi // HPD: GPIO_PM[11] -> external interrupt[11], register 0x000E00[14]
614*53ee8cc1Swenshuai.xi // DVI disconnet: must power down clock termination resistor: TM_REG[0] = 1, TM_REG[16:15] = 00, TM_REG[35:34] = 00.
615*53ee8cc1Swenshuai.xi // Interrupt helper functoins
616*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
617*53ee8cc1Swenshuai.xi /// @brief Disable interrupt
618*53ee8cc1Swenshuai.xi /// @param[in] u32Int interrupter value
619*53ee8cc1Swenshuai.xi /// @return None
620*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_Int_Disable(MS_U32 u32Int)621*53ee8cc1Swenshuai.xi void MHal_HDMITx_Int_Disable(MS_U32 u32Int)
622*53ee8cc1Swenshuai.xi {
623*53ee8cc1Swenshuai.xi     //MS_U16 u16reg_val = 0;
624*53ee8cc1Swenshuai.xi 
625*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_0C, (MS_U16)u32Int, (MS_U16)u32Int);
626*53ee8cc1Swenshuai.xi     // [9]: mask FIQ, [8]: mask IRQ
627*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_STATUS_0D, (MS_U16)(u32Int>>16), (MS_U16)(u32Int>>16) );
628*53ee8cc1Swenshuai.xi 
629*53ee8cc1Swenshuai.xi #if 0 // K1 HPD pin doesn't have interrupt function
630*53ee8cc1Swenshuai.xi     if(_gHPDGpioPin != 0xC4) // HPD != I2S_GPIO4
631*53ee8cc1Swenshuai.xi     {
632*53ee8cc1Swenshuai.xi         u16reg_val = (_gHPDGpioPin > 10) ? (1<<(_gHPDGpioPin+4)) : (1<<_gHPDGpioPin);
633*53ee8cc1Swenshuai.xi         if(u32Int & E_HDMITX_IRQ_12) // HPD IRQ is move to PM_Sleep bank
634*53ee8cc1Swenshuai.xi         {
635*53ee8cc1Swenshuai.xi             MHal_HDMITxPM_Mask_Write(PMBK_PMSLEEP_REG_BASE, 0x00, u16reg_val, u16reg_val); // GPIO_PM mask
636*53ee8cc1Swenshuai.xi         }
637*53ee8cc1Swenshuai.xi     }
638*53ee8cc1Swenshuai.xi #endif
639*53ee8cc1Swenshuai.xi }
640*53ee8cc1Swenshuai.xi 
641*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
642*53ee8cc1Swenshuai.xi /// @brief Enable interrupt
643*53ee8cc1Swenshuai.xi /// @param[in] u32Int interrupter value
644*53ee8cc1Swenshuai.xi /// @return None
645*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_Int_Enable(MS_U32 u32Int)646*53ee8cc1Swenshuai.xi void MHal_HDMITx_Int_Enable(MS_U32 u32Int)
647*53ee8cc1Swenshuai.xi {
648*53ee8cc1Swenshuai.xi     //MS_U16 u16reg_val = 0;
649*53ee8cc1Swenshuai.xi 
650*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_0C, 0xFFFF, ~u32Int);
651*53ee8cc1Swenshuai.xi     // [9]: mask FIQ, [8]: unmask IRQ
652*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_STATUS_0D, 0xFFFF, (~u32Int)>>16 );
653*53ee8cc1Swenshuai.xi 
654*53ee8cc1Swenshuai.xi #if 0 // K1 HPD pin doesn't have interrupt function
655*53ee8cc1Swenshuai.xi     if(_gHPDGpioPin != 0xC4) // HPD != I2S_GPIO4
656*53ee8cc1Swenshuai.xi     {
657*53ee8cc1Swenshuai.xi         u16reg_val = (_gHPDGpioPin > 10) ? (1<<(_gHPDGpioPin+4)) : (1<<_gHPDGpioPin);
658*53ee8cc1Swenshuai.xi         if(u32Int & E_HDMITX_IRQ_12)
659*53ee8cc1Swenshuai.xi         {
660*53ee8cc1Swenshuai.xi             MHal_HDMITxPM_Mask_Write(PMBK_PMSLEEP_REG_BASE, 0x0F, 1<<_gHPDGpioPin, 1<<_gHPDGpioPin); // GPIO_PM output disable
661*53ee8cc1Swenshuai.xi             MHal_HDMITxPM_Mask_Write(PMBK_PMSLEEP_REG_BASE, 0x00, u16reg_val, 0); // GPIO_PM non-mask
662*53ee8cc1Swenshuai.xi         }
663*53ee8cc1Swenshuai.xi     }
664*53ee8cc1Swenshuai.xi #endif
665*53ee8cc1Swenshuai.xi }
666*53ee8cc1Swenshuai.xi 
667*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
668*53ee8cc1Swenshuai.xi /// @brief MHal_HDMITx_Int_Clear
669*53ee8cc1Swenshuai.xi /// @param[in] u32Int interrupter value
670*53ee8cc1Swenshuai.xi /// @return None
671*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_Int_Clear(MS_U32 u32Int)672*53ee8cc1Swenshuai.xi void MHal_HDMITx_Int_Clear(MS_U32 u32Int)
673*53ee8cc1Swenshuai.xi {
674*53ee8cc1Swenshuai.xi     //MS_U16 u16reg_val = 0;
675*53ee8cc1Swenshuai.xi 
676*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_MISC_REG_BASE, REG_MISC_STATUS_0E, u32Int);
677*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_MISC_REG_BASE, REG_MISC_STATUS_0F, (u32Int>>16));
678*53ee8cc1Swenshuai.xi 
679*53ee8cc1Swenshuai.xi #if 0 // K1 HPD pin doesn't have interrupt function
680*53ee8cc1Swenshuai.xi     if(_gHPDGpioPin != 0xC4) // HPD != I2S_GPIO4
681*53ee8cc1Swenshuai.xi     {
682*53ee8cc1Swenshuai.xi         u16reg_val = (_gHPDGpioPin > 10) ? (1<<(_gHPDGpioPin+4)) : (1<<_gHPDGpioPin);
683*53ee8cc1Swenshuai.xi         if(u32Int & E_HDMITX_IRQ_12)
684*53ee8cc1Swenshuai.xi         {
685*53ee8cc1Swenshuai.xi             MHal_HDMITxPM_Mask_Write(PMBK_PMSLEEP_REG_BASE, 0x04, u16reg_val, u16reg_val);
686*53ee8cc1Swenshuai.xi             MHal_HDMITxPM_Mask_Write(PMBK_PMSLEEP_REG_BASE, 0x04, u16reg_val, 0);
687*53ee8cc1Swenshuai.xi         }
688*53ee8cc1Swenshuai.xi     }
689*53ee8cc1Swenshuai.xi #endif
690*53ee8cc1Swenshuai.xi }
691*53ee8cc1Swenshuai.xi 
692*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
693*53ee8cc1Swenshuai.xi /// @brief MHal_HDMITx_Int_Status
694*53ee8cc1Swenshuai.xi /// @param[in] u32Int interrupter value
695*53ee8cc1Swenshuai.xi /// @return None
696*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_Int_Status(void)697*53ee8cc1Swenshuai.xi MS_U32 MHal_HDMITx_Int_Status(void)
698*53ee8cc1Swenshuai.xi {
699*53ee8cc1Swenshuai.xi     //MS_U16 u16reg_val = 0;
700*53ee8cc1Swenshuai.xi     MS_U32 reg_value=0;
701*53ee8cc1Swenshuai.xi 
702*53ee8cc1Swenshuai.xi     reg_value |= MHal_HDMITx_Read(HDMITX_MISC_REG_BASE, REG_MISC_STATUS_0E);
703*53ee8cc1Swenshuai.xi     reg_value |= (MHal_HDMITx_Read(HDMITX_MISC_REG_BASE, REG_MISC_STATUS_0F)<<16);
704*53ee8cc1Swenshuai.xi 
705*53ee8cc1Swenshuai.xi #if 0 // K1 HPD pin doesn't have interrupt function
706*53ee8cc1Swenshuai.xi     if(_gHPDGpioPin != 0xC4) // HPD = I2S_GPIO4
707*53ee8cc1Swenshuai.xi     {
708*53ee8cc1Swenshuai.xi         u16reg_val = (_gHPDGpioPin > 10) ? (1<<(_gHPDGpioPin+4)) : (1<<_gHPDGpioPin);
709*53ee8cc1Swenshuai.xi         reg_value = ((MHal_HDMITxPM_Read(PMBK_PMSLEEP_REG_BASE, 0x0A) & u16reg_val) ? (reg_value|E_HDMITX_IRQ_12):(reg_value&(~E_HDMITX_IRQ_12)));
710*53ee8cc1Swenshuai.xi     }
711*53ee8cc1Swenshuai.xi #endif
712*53ee8cc1Swenshuai.xi     return reg_value;
713*53ee8cc1Swenshuai.xi }
714*53ee8cc1Swenshuai.xi 
715*53ee8cc1Swenshuai.xi 
716*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
717*53ee8cc1Swenshuai.xi /// @brief This routine is to get HDMI receiver DVI clock and HPD status.
718*53ee8cc1Swenshuai.xi /// @return MsHDMITX_RX_STATUS
719*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_GetRXStatus(void)720*53ee8cc1Swenshuai.xi MsHDMITX_RX_STATUS MHal_HDMITx_GetRXStatus(void)
721*53ee8cc1Swenshuai.xi {
722*53ee8cc1Swenshuai.xi     MS_BOOL dviclock_s, hpd_s = FALSE;
723*53ee8cc1Swenshuai.xi     MsHDMITX_RX_STATUS state;
724*53ee8cc1Swenshuai.xi 
725*53ee8cc1Swenshuai.xi     dviclock_s = MHal_HDMITx_Read(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3F) & BIT0 ? FALSE : TRUE;
726*53ee8cc1Swenshuai.xi 
727*53ee8cc1Swenshuai.xi     hpd_s = mdrv_gpio_get_level(_gHPDGpioPin);
728*53ee8cc1Swenshuai.xi 
729*53ee8cc1Swenshuai.xi     if((dviclock_s == FALSE) && (hpd_s == FALSE))
730*53ee8cc1Swenshuai.xi         state = E_HDMITX_DVIClock_L_HPD_L;
731*53ee8cc1Swenshuai.xi     else if((dviclock_s == FALSE) && (hpd_s == TRUE))
732*53ee8cc1Swenshuai.xi         state = E_HDMITX_DVIClock_L_HPD_H;
733*53ee8cc1Swenshuai.xi     else if((dviclock_s == TRUE) && (hpd_s == FALSE))
734*53ee8cc1Swenshuai.xi         state = E_HDMITX_DVIClock_H_HPD_L;
735*53ee8cc1Swenshuai.xi     else
736*53ee8cc1Swenshuai.xi         state = E_HDMITX_DVIClock_H_HPD_H;
737*53ee8cc1Swenshuai.xi 
738*53ee8cc1Swenshuai.xi     return state;
739*53ee8cc1Swenshuai.xi }
740*53ee8cc1Swenshuai.xi 
741*53ee8cc1Swenshuai.xi 
742*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
743*53ee8cc1Swenshuai.xi /// @brief MHal_HDMITX_SetHDCPConfig
744*53ee8cc1Swenshuai.xi /// @param[in] u32Int HDCP mode
745*53ee8cc1Swenshuai.xi /// @return None
746*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITX_SetHDCPConfig(MS_U8 HDCP_mode)747*53ee8cc1Swenshuai.xi void MHal_HDMITX_SetHDCPConfig(MS_U8 HDCP_mode)
748*53ee8cc1Swenshuai.xi {
749*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_HDCP_REG_BASE, REG_HDCP_TX_MODE_01, 0x0E00, HDCP_mode << 8);
750*53ee8cc1Swenshuai.xi }
751*53ee8cc1Swenshuai.xi 
752*53ee8cc1Swenshuai.xi 
753*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
754*53ee8cc1Swenshuai.xi /// @brief MHal_HDMITX_GetM02Bytes
755*53ee8cc1Swenshuai.xi /// @param[in] u16Int index
756*53ee8cc1Swenshuai.xi /// @return M0 2 bytes
757*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITX_GetM02Bytes(MS_U16 idx)758*53ee8cc1Swenshuai.xi MS_U16 MHal_HDMITX_GetM02Bytes(MS_U16 idx)
759*53ee8cc1Swenshuai.xi {
760*53ee8cc1Swenshuai.xi     return (MHal_HDMITx_Read(HDMITX_HDCP_REG_BASE, REG_HDCP_TX_MI_0C + idx));
761*53ee8cc1Swenshuai.xi }
762*53ee8cc1Swenshuai.xi 
763*53ee8cc1Swenshuai.xi 
764*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
765*53ee8cc1Swenshuai.xi /// @brief MHal_HDMITx_InitSeq
766*53ee8cc1Swenshuai.xi /// @param[in] None
767*53ee8cc1Swenshuai.xi /// @return None
768*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_InitSeq(void)769*53ee8cc1Swenshuai.xi void MHal_HDMITx_InitSeq(void)
770*53ee8cc1Swenshuai.xi {
771*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(CLKGEN1_REG_BASE, REG_CKG_HDMITx_CLK_28, 0); // enable clk_hdmi_tx_p
772*53ee8cc1Swenshuai.xi 
773*53ee8cc1Swenshuai.xi     //wilson@temp solution
774*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(0x101E00, 0x0B, BIT12, BIT12); //enable hdmitx DDC
775*53ee8cc1Swenshuai.xi 
776*53ee8cc1Swenshuai.xi     //MAC setting
777*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_1C, 0x0000);
778*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_1D, 0x0000);
779*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_1E, 0xFFFF);
780*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_1F, 0x0000);
781*53ee8cc1Swenshuai.xi 
782*53ee8cc1Swenshuai.xi     //sw reset modules
783*53ee8cc1Swenshuai.xi     if(MHal_HDMITx_Read(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_2E) & 0xE800)
784*53ee8cc1Swenshuai.xi     {
785*53ee8cc1Swenshuai.xi         //MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_2E, 0xEA00, 0x0200);
786*53ee8cc1Swenshuai.xi     }
787*53ee8cc1Swenshuai.xi     else
788*53ee8cc1Swenshuai.xi     {
789*53ee8cc1Swenshuai.xi         //disable power down
790*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_39, 0xFFFF, 0xFFFF);
791*53ee8cc1Swenshuai.xi         //[9]:pixel clock [11]:tmds clock [15..13]:enable data out
792*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_2E, 0xEA00, 0x0200);
793*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_00, 0x0017, 0x0017);
794*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_00, 0x0017, 0x0000);
795*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_0F, 0x001F, 0x001F);
796*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_0F, 0x001F, 0x0000);
797*53ee8cc1Swenshuai.xi     }
798*53ee8cc1Swenshuai.xi 
799*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Write(HDMITX_REG_BASE, REG_HPLL_LOCK_CNT_53, 0x0300); // HPLL lock counter
800*53ee8cc1Swenshuai.xi 
801*53ee8cc1Swenshuai.xi     //enable PHY setting
802*53ee8cc1Swenshuai.xi     //[0]:enable synth clock; [4]:enable synth clock to a top; [8]:enable tmds clock; [12]: enable atop 40 bit clock
803*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_10, 0x1101, 0x1101);
804*53ee8cc1Swenshuai.xi     //[9]:pixel clock [11]:tmds clock [15..13]:enable data out
805*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_2E, 0xEA00, 0xEA00);
806*53ee8cc1Swenshuai.xi 
807*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3F, 0x0010, 0x0010); //reg_atop_nodie_en_disc
808*53ee8cc1Swenshuai.xi 
809*53ee8cc1Swenshuai.xi     //disable power down
810*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_39, 0xFFFF, 0xF000);
811*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3A, 0x0070, 0x0000);
812*53ee8cc1Swenshuai.xi 
813*53ee8cc1Swenshuai.xi     //rterm set by Mboot according to data of EFUSE, rterm 50 Ohm
814*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_38, 0x01F0, 0x0000);
815*53ee8cc1Swenshuai.xi 
816*53ee8cc1Swenshuai.xi     //txpll input div 1
817*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3C, 0x03F3, 0x0051);
818*53ee8cc1Swenshuai.xi 
819*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3D, 0x030F, 0x0003); //REG_TXPLL_SEL_CLKIN, REG_TXPLL_ICP_ICTRL
820*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_34, 0x003F, 0x0003); //REG_ICTRL_PREDRV_MAIN_CLK
821*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_34, 0x003F, 0x0000); //REG_ICTRL_PREDRV_MAIN_CLK
822*53ee8cc1Swenshuai.xi     //Curry only, Follow suggestion from Analog RD(Eric Lu) and set this value to 0x10
823*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_30, 0x003F, 0x0010); //REG_ICTRL_DRV_MAIN_CLK
824*53ee8cc1Swenshuai.xi 
825*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_32, 0x3F3F, 0x0000);
826*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_36, 0x3F3F, 0x0000);
827*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_37, 0x3F3F, 0x0000);
828*53ee8cc1Swenshuai.xi 
829*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_11, BIT0, 0x0000); //tmds clock div 2;
830*53ee8cc1Swenshuai.xi 
831*53ee8cc1Swenshuai.xi     //lane fifo setting
832*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_16, 0x0007, 0x0004);
833*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_17, 0x0007, 0x0005);
834*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_18, 0x0007, 0x0006);
835*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_19, 0x0007, 0x0007);
836*53ee8cc1Swenshuai.xi 
837*53ee8cc1Swenshuai.xi     //timing field regen enable (due to scaler can't guarantee field signal and even/odd frame is asynchronize)
838*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_00, 0x0010, 0x0010);
839*53ee8cc1Swenshuai.xi 
840*53ee8cc1Swenshuai.xi     //QD980 CTS compatibility issue. Change SSCP
841*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x8000, 0x8000);
842*53ee8cc1Swenshuai.xi 
843*53ee8cc1Swenshuai.xi }
844*53ee8cc1Swenshuai.xi 
845*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
846*53ee8cc1Swenshuai.xi /// @brief This routine is the initialization for Video module.
847*53ee8cc1Swenshuai.xi /// @return None
848*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_VideoInit(void)849*53ee8cc1Swenshuai.xi void MHal_HDMITx_VideoInit(void)
850*53ee8cc1Swenshuai.xi {
851*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_01, BIT4, BIT4); //enable video engine fifo r/w pointer
852*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_12, 0x000F, BIT3); // [3]: manual mode of pixel-repetition enable
853*53ee8cc1Swenshuai.xi }
854*53ee8cc1Swenshuai.xi 
855*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
856*53ee8cc1Swenshuai.xi /// @brief This routine is the initialization for Audio module.
857*53ee8cc1Swenshuai.xi /// @return None
858*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_AudioInit(void)859*53ee8cc1Swenshuai.xi void MHal_HDMITx_AudioInit(void)
860*53ee8cc1Swenshuai.xi {
861*53ee8cc1Swenshuai.xi     int num;
862*53ee8cc1Swenshuai.xi 
863*53ee8cc1Swenshuai.xi     num = sizeof(HDMITxAudioInitTbl) / sizeof(MSTHDMITX_REG_TYPE);
864*53ee8cc1Swenshuai.xi     MHal_HDMITx_RegsTbl_Write(HDMITxAudioInitTbl, num);
865*53ee8cc1Swenshuai.xi }
866*53ee8cc1Swenshuai.xi 
867*53ee8cc1Swenshuai.xi 
868*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
869*53ee8cc1Swenshuai.xi /// @brief This routine turn on/off HDMI PLL
870*53ee8cc1Swenshuai.xi /// @return None
871*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_PLLOnOff(MS_BOOL bflag)872*53ee8cc1Swenshuai.xi void MHal_HDMITx_PLLOnOff(MS_BOOL bflag)
873*53ee8cc1Swenshuai.xi {
874*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3A, 0x0070, bflag ? 0x0000 : 0x0010);
875*53ee8cc1Swenshuai.xi }
876*53ee8cc1Swenshuai.xi 
877*53ee8cc1Swenshuai.xi 
MHal_HDMITx_PKT_User_Define_Clear(void)878*53ee8cc1Swenshuai.xi void MHal_HDMITx_PKT_User_Define_Clear(void)
879*53ee8cc1Swenshuai.xi {
880*53ee8cc1Swenshuai.xi     MS_U8 i = 0;
881*53ee8cc1Swenshuai.xi 
882*53ee8cc1Swenshuai.xi     for ( i = 0; i < GENERAL_PKT_NUM; i++ )
883*53ee8cc1Swenshuai.xi     {
884*53ee8cc1Swenshuai.xi         gbGeneralPktList[i].EnableUserDef = FALSE;
885*53ee8cc1Swenshuai.xi         gbGeneralPktList[i].FrmCntNum = 0x00;
886*53ee8cc1Swenshuai.xi         gbGeneralPktList[i].enPktCtrl = E_HDMITX_STOP_PACKET;
887*53ee8cc1Swenshuai.xi         memset(&gbGeneralPktList[i].PktPara, 0x00, sizeof(gbGeneralPktList[i].PktPara));
888*53ee8cc1Swenshuai.xi     }
889*53ee8cc1Swenshuai.xi 
890*53ee8cc1Swenshuai.xi     for ( i = 0; i < INFOFRM_PKT_NUM; i++ )
891*53ee8cc1Swenshuai.xi     {
892*53ee8cc1Swenshuai.xi         gbInfoFrmPktList[i].EnableUserDef = FALSE;
893*53ee8cc1Swenshuai.xi         gbInfoFrmPktList[i].FrmCntNum = 0x00;
894*53ee8cc1Swenshuai.xi         gbInfoFrmPktList[i].enPktCtrl = E_HDMITX_STOP_PACKET;
895*53ee8cc1Swenshuai.xi         memset(&gbInfoFrmPktList[i].PktPara, 0x00, sizeof(gbInfoFrmPktList[i].PktPara));
896*53ee8cc1Swenshuai.xi     }
897*53ee8cc1Swenshuai.xi }
898*53ee8cc1Swenshuai.xi 
MHal_HDMITx_PKT_User_Define(MsHDMITX_PACKET_TYPE packet_type,MS_BOOL def_flag,MsHDMITX_PACKET_PROCESS def_process,MS_U8 def_fcnt)899*53ee8cc1Swenshuai.xi void MHal_HDMITx_PKT_User_Define(MsHDMITX_PACKET_TYPE packet_type, MS_BOOL def_flag,
900*53ee8cc1Swenshuai.xi         MsHDMITX_PACKET_PROCESS def_process, MS_U8 def_fcnt)
901*53ee8cc1Swenshuai.xi {
902*53ee8cc1Swenshuai.xi     if (packet_type & 0x80) //infoframe packet type
903*53ee8cc1Swenshuai.xi 	{
904*53ee8cc1Swenshuai.xi 		gbInfoFrmPktList[packet_type & (~0x80)].EnableUserDef = def_flag;
905*53ee8cc1Swenshuai.xi 		gbInfoFrmPktList[packet_type & (~0x80)].FrmCntNum = def_fcnt;
906*53ee8cc1Swenshuai.xi 		gbInfoFrmPktList[packet_type & (~0x80)].enPktCtrl = def_process;
907*53ee8cc1Swenshuai.xi 	}
908*53ee8cc1Swenshuai.xi 	else
909*53ee8cc1Swenshuai.xi 	{
910*53ee8cc1Swenshuai.xi 		gbGeneralPktList[packet_type].EnableUserDef = def_flag;
911*53ee8cc1Swenshuai.xi 		gbGeneralPktList[packet_type].FrmCntNum = def_fcnt;
912*53ee8cc1Swenshuai.xi 		gbGeneralPktList[packet_type].enPktCtrl = def_process;
913*53ee8cc1Swenshuai.xi 	}
914*53ee8cc1Swenshuai.xi }
915*53ee8cc1Swenshuai.xi 
MHal_HDMITx_PKT_Content_Define(MsHDMITX_PACKET_TYPE packet_type,MS_U8 * data,MS_U8 length)916*53ee8cc1Swenshuai.xi MS_BOOL MHal_HDMITx_PKT_Content_Define(MsHDMITX_PACKET_TYPE packet_type, MS_U8* data, MS_U8 length)
917*53ee8cc1Swenshuai.xi {
918*53ee8cc1Swenshuai.xi     MS_BOOL bRet = TRUE;
919*53ee8cc1Swenshuai.xi     MS_U8 i, j, *ptr;
920*53ee8cc1Swenshuai.xi 	ptr = data;
921*53ee8cc1Swenshuai.xi 
922*53ee8cc1Swenshuai.xi     switch(packet_type)
923*53ee8cc1Swenshuai.xi 	{
924*53ee8cc1Swenshuai.xi 	    case E_HDMITX_VS_INFOFRAME:
925*53ee8cc1Swenshuai.xi             for (i=0; i < length; i++)
926*53ee8cc1Swenshuai.xi             {
927*53ee8cc1Swenshuai.xi                 j = i>>1;
928*53ee8cc1Swenshuai.xi 
929*53ee8cc1Swenshuai.xi                 if ((REG_PKT_VS_1_27+j > REG_PKT_VS_14_34) || ((REG_PKT_VS_1_27+j == REG_PKT_VS_14_34) && (i % 2 == 1)))
930*53ee8cc1Swenshuai.xi                 {
931*53ee8cc1Swenshuai.xi                     //Packet over size, last VS packet PB register is REG_PKT_VS_14_34[7:0]
932*53ee8cc1Swenshuai.xi                     DBG_HDMITX(printf("VS packet over size, length = %d \n", length));
933*53ee8cc1Swenshuai.xi                     break;
934*53ee8cc1Swenshuai.xi                 }
935*53ee8cc1Swenshuai.xi 
936*53ee8cc1Swenshuai.xi                 if((i%2)==0)
937*53ee8cc1Swenshuai.xi 			        MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_1_27+j, 0x00FF, *(ptr+i));
938*53ee8cc1Swenshuai.xi 				else
939*53ee8cc1Swenshuai.xi 			        MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_1_27+j, 0xFF00, (*(ptr+i))<<8);
940*53ee8cc1Swenshuai.xi             }
941*53ee8cc1Swenshuai.xi 		break;
942*53ee8cc1Swenshuai.xi 	    case E_HDMITX_SPD_INFOFRAME:
943*53ee8cc1Swenshuai.xi             for(i=0;i<length;i++)
944*53ee8cc1Swenshuai.xi             {
945*53ee8cc1Swenshuai.xi                 j = i>>1;
946*53ee8cc1Swenshuai.xi 
947*53ee8cc1Swenshuai.xi                 if((REG_PKT_SPD_1_15+j > REG_PKT_SPD_13_21) || ((REG_PKT_SPD_1_15+j == REG_PKT_SPD_13_21) && (i % 2 == 1)))
948*53ee8cc1Swenshuai.xi                 {
949*53ee8cc1Swenshuai.xi                     //Packet over size, last SPD packet PB register is REG_PKT_SPD_13_21[7:0]
950*53ee8cc1Swenshuai.xi                     DBG_HDMITX(printf("VS packet over size, length = %d \n", length));
951*53ee8cc1Swenshuai.xi                     break;
952*53ee8cc1Swenshuai.xi                 }
953*53ee8cc1Swenshuai.xi 
954*53ee8cc1Swenshuai.xi                 if((i%2)==0)
955*53ee8cc1Swenshuai.xi 			        MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_SPD_1_15+j, 0x00FF, *(ptr+i));
956*53ee8cc1Swenshuai.xi 				else
957*53ee8cc1Swenshuai.xi 			        MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_SPD_1_15+j, 0xFF00, (*(ptr+i))<<8);
958*53ee8cc1Swenshuai.xi             }
959*53ee8cc1Swenshuai.xi 		break;
960*53ee8cc1Swenshuai.xi 
961*53ee8cc1Swenshuai.xi         case E_HDMITX_AVI_INFOFRAME:
962*53ee8cc1Swenshuai.xi             for ( i = 0; i < length; i++ )
963*53ee8cc1Swenshuai.xi             {
964*53ee8cc1Swenshuai.xi                 j = i >> 1;
965*53ee8cc1Swenshuai.xi 
966*53ee8cc1Swenshuai.xi                 if (((REG_PKT_AVI_1_09 + j) > REG_PKT_AVI_7_0F) || (((REG_PKT_AVI_1_09 + j) == REG_PKT_AVI_7_0F) && (i % 2 == 1)))
967*53ee8cc1Swenshuai.xi                 {
968*53ee8cc1Swenshuai.xi                     DBG_HDMITX(printf("AVI packet over size, length = %d \n", length));
969*53ee8cc1Swenshuai.xi                     break;
970*53ee8cc1Swenshuai.xi                 }
971*53ee8cc1Swenshuai.xi 
972*53ee8cc1Swenshuai.xi                 if ((i % 2) == 0)
973*53ee8cc1Swenshuai.xi                     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_1_09 + j, 0x00FF, *(ptr+i));
974*53ee8cc1Swenshuai.xi                 else
975*53ee8cc1Swenshuai.xi                     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_1_09 + j, 0xFF00, *(ptr+i) << 8);
976*53ee8cc1Swenshuai.xi             }
977*53ee8cc1Swenshuai.xi         break;
978*53ee8cc1Swenshuai.xi 
979*53ee8cc1Swenshuai.xi         //wilson@kano HDR packet
980*53ee8cc1Swenshuai.xi         case E_HDMITX_HDR_INFOFRAME:
981*53ee8cc1Swenshuai.xi             //first 3 bytes will follow spec, (1) type code (2) version (3) length, and reamins will be content
982*53ee8cc1Swenshuai.xi             length = (length > (HDMITX_HDR_INFO_PKT_LEN + 3)) ? (HDMITX_HDR_INFO_PKT_LEN + 3) : length;
983*53ee8cc1Swenshuai.xi             //fill length and version
984*53ee8cc1Swenshuai.xi             MHal_HDMITx_Write(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_1F,(*(ptr+2) << 8) | *(ptr+1));
985*53ee8cc1Swenshuai.xi 
986*53ee8cc1Swenshuai.xi 	    if (length >= 3)
987*53ee8cc1Swenshuai.xi             {
988*53ee8cc1Swenshuai.xi                 for ( i = 0; i < (length-3); i++ )
989*53ee8cc1Swenshuai.xi                 {
990*53ee8cc1Swenshuai.xi                     j = i >> 1;
991*53ee8cc1Swenshuai.xi 
992*53ee8cc1Swenshuai.xi                     if ( ((REG_HDMI_2_CONFIG_10 + j) > REG_HDMI_2_CONFIG_1D) || (((REG_HDMI_2_CONFIG_10 + j) == REG_HDMI_2_CONFIG_1D) && (i % 2 == 1)) )
993*53ee8cc1Swenshuai.xi                     {
994*53ee8cc1Swenshuai.xi                         DBG_HDMITX(printf("HDR packet over size, length = %d \n", length));
995*53ee8cc1Swenshuai.xi                         break;
996*53ee8cc1Swenshuai.xi                     }
997*53ee8cc1Swenshuai.xi 
998*53ee8cc1Swenshuai.xi                     if ((i % 2) == 0)
999*53ee8cc1Swenshuai.xi                     {
1000*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_2_REG_BASE, (REG_HDMI_2_CONFIG_10 + j), 0x00FF, *(ptr+i+3));
1001*53ee8cc1Swenshuai.xi                     }
1002*53ee8cc1Swenshuai.xi                     else
1003*53ee8cc1Swenshuai.xi                     {
1004*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_2_REG_BASE, (REG_HDMI_2_CONFIG_10 + j), 0xFF00, (*(ptr+i+3))<<8);
1005*53ee8cc1Swenshuai.xi                     }
1006*53ee8cc1Swenshuai.xi                 }
1007*53ee8cc1Swenshuai.xi             }
1008*53ee8cc1Swenshuai.xi         break;
1009*53ee8cc1Swenshuai.xi 
1010*53ee8cc1Swenshuai.xi         case E_HDMITX_AUDIO_INFOFRAME:
1011*53ee8cc1Swenshuai.xi             {
1012*53ee8cc1Swenshuai.xi                 //total length should be 192 bits *2 = 384 bits = 48 bytes;
1013*53ee8cc1Swenshuai.xi 
1014*53ee8cc1Swenshuai.xi                 length = (length < ((192>>3)<<1) ) ? length : ((192>>3)<<1);
1015*53ee8cc1Swenshuai.xi 
1016*53ee8cc1Swenshuai.xi                 for ( i = 0; i < length; i++ )
1017*53ee8cc1Swenshuai.xi                 {
1018*53ee8cc1Swenshuai.xi                     j = i >> 1;
1019*53ee8cc1Swenshuai.xi 
1020*53ee8cc1Swenshuai.xi                     if ((i % 2) == 0)
1021*53ee8cc1Swenshuai.xi                     {
1022*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS0_0A + j, 0x00FF, *(ptr+i));
1023*53ee8cc1Swenshuai.xi                     }
1024*53ee8cc1Swenshuai.xi                     else
1025*53ee8cc1Swenshuai.xi                     {
1026*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS0_0A + j, 0xFF00, (*(ptr+i) << 8));
1027*53ee8cc1Swenshuai.xi                     }
1028*53ee8cc1Swenshuai.xi                 }
1029*53ee8cc1Swenshuai.xi             }
1030*53ee8cc1Swenshuai.xi         break;
1031*53ee8cc1Swenshuai.xi 
1032*53ee8cc1Swenshuai.xi 	    default:
1033*53ee8cc1Swenshuai.xi 		    i = 0;
1034*53ee8cc1Swenshuai.xi 			j = 0;
1035*53ee8cc1Swenshuai.xi             bRet = FALSE;
1036*53ee8cc1Swenshuai.xi             DBG_HDMITX(printf("Not implemented, packet type = %u\n", packet_type));
1037*53ee8cc1Swenshuai.xi 	    break;
1038*53ee8cc1Swenshuai.xi     }
1039*53ee8cc1Swenshuai.xi 
1040*53ee8cc1Swenshuai.xi     return bRet;
1041*53ee8cc1Swenshuai.xi }
1042*53ee8cc1Swenshuai.xi 
1043*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1044*53ee8cc1Swenshuai.xi /// @brief This routine turn on/off HDMI Tx TMDS signal
1045*53ee8cc1Swenshuai.xi /// @param[in] bRB_Swap: R/B swap; bTMDS: TMDS flag
1046*53ee8cc1Swenshuai.xi /// @return None
1047*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetTMDSOnOff(MS_BOOL bRB_Swap,MS_BOOL bTMDS)1048*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetTMDSOnOff(MS_BOOL bRB_Swap, MS_BOOL bTMDS)
1049*53ee8cc1Swenshuai.xi {
1050*53ee8cc1Swenshuai.xi     if(bRB_Swap) // R/B channel swap
1051*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_00, BIT13, BIT13);
1052*53ee8cc1Swenshuai.xi     else
1053*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_00, BIT13, 0);
1054*53ee8cc1Swenshuai.xi 
1055*53ee8cc1Swenshuai.xi     //reg_atop_en_data_out[13..15]:  Enable data channel data output
1056*53ee8cc1Swenshuai.xi     if (bTMDS == TRUE)
1057*53ee8cc1Swenshuai.xi     {
1058*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_39, 0xFFFF, 0xF000);
1059*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_2E, 0xE800, 0xE800);
1060*53ee8cc1Swenshuai.xi         //TBD: turn off tmds clock
1061*53ee8cc1Swenshuai.xi 
1062*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, 0x0001, 0x0001); //flush audio fifo
1063*53ee8cc1Swenshuai.xi         MsOS_DelayTask(10);
1064*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, 0x0001, 0x0000);
1065*53ee8cc1Swenshuai.xi     }
1066*53ee8cc1Swenshuai.xi     else
1067*53ee8cc1Swenshuai.xi     {
1068*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_39, 0xFFFF, 0xFFFF);
1069*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_2E, 0xE800, 0x0000);
1070*53ee8cc1Swenshuai.xi         //TBD: turn off tmds clock
1071*53ee8cc1Swenshuai.xi     }
1072*53ee8cc1Swenshuai.xi }
1073*53ee8cc1Swenshuai.xi 
1074*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1075*53ee8cc1Swenshuai.xi /// @brief This routine turn on/off HDMI Tx video output
1076*53ee8cc1Swenshuai.xi /// @param[in] bVideo: Video flag; bCSC: CSC flag, b709format = BT.709-5
1077*53ee8cc1Swenshuai.xi /// @return None
1078*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetVideoOnOff(MS_BOOL bVideo,MS_BOOL bCSC,MS_BOOL b709format)1079*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetVideoOnOff(MS_BOOL bVideo, MS_BOOL bCSC, MS_BOOL b709format)
1080*53ee8cc1Swenshuai.xi {
1081*53ee8cc1Swenshuai.xi     if (bVideo == TRUE)
1082*53ee8cc1Swenshuai.xi     {
1083*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_30, BIT0, 0x0000); // disable test pattern
1084*53ee8cc1Swenshuai.xi     }
1085*53ee8cc1Swenshuai.xi     else
1086*53ee8cc1Swenshuai.xi     {
1087*53ee8cc1Swenshuai.xi         MS_U8 i = 0x00;
1088*53ee8cc1Swenshuai.xi 
1089*53ee8cc1Swenshuai.xi         DBG_HDMITX(printf("MDrv_HDMITx_SetVideoOnOff: csc flag= %d \n", bCSC));
1090*53ee8cc1Swenshuai.xi 
1091*53ee8cc1Swenshuai.xi         // enable test pattern
1092*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_3A, 0x0000);
1093*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_3B, 0x0000);
1094*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_3C, 0x03FF); // whole-blue
1095*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_30, BIT0|BIT1, BIT0|BIT1);
1096*53ee8cc1Swenshuai.xi 
1097*53ee8cc1Swenshuai.xi         for ( i = 0; i < 6; i++ )
1098*53ee8cc1Swenshuai.xi             MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_3D + i, 0x0000);
1099*53ee8cc1Swenshuai.xi     }
1100*53ee8cc1Swenshuai.xi }
1101*53ee8cc1Swenshuai.xi 
1102*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1103*53ee8cc1Swenshuai.xi /// @brief This routine sets video color formatt
1104*53ee8cc1Swenshuai.xi /// @param[in] bCSC: CSC flag, YUV422 12 bit, b709format = BT.709-5
1105*53ee8cc1Swenshuai.xi /// @return None
1106*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetColorFormat(MS_BOOL bCSC,MS_BOOL bHdmi422b12,MS_BOOL b709format)1107*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetColorFormat(MS_BOOL bCSC, MS_BOOL bHdmi422b12, MS_BOOL b709format)
1108*53ee8cc1Swenshuai.xi {
1109*53ee8cc1Swenshuai.xi     if (bCSC) // YUV -> RGB
1110*53ee8cc1Swenshuai.xi     {
1111*53ee8cc1Swenshuai.xi         DBG_HDMITX(printf("YUV -> RGB \n"));
1112*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, BIT0, BIT0); //bypass
1113*53ee8cc1Swenshuai.xi     }
1114*53ee8cc1Swenshuai.xi     else // bypass
1115*53ee8cc1Swenshuai.xi     {
1116*53ee8cc1Swenshuai.xi         DBG_HDMITX(printf("bypass YUV -> RGB \n"));
1117*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, BIT0, 0x00); //bypass
1118*53ee8cc1Swenshuai.xi     }
1119*53ee8cc1Swenshuai.xi 
1120*53ee8cc1Swenshuai.xi     // YUV422 12 bits output
1121*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_17, BIT15, bHdmi422b12 ? BIT15 : 0x00);
1122*53ee8cc1Swenshuai.xi }
1123*53ee8cc1Swenshuai.xi 
1124*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1125*53ee8cc1Swenshuai.xi /// @brief This routine get CSC capability
1126*53ee8cc1Swenshuai.xi /// @param[in]
1127*53ee8cc1Swenshuai.xi /// @return False : not support R2Y. Ture : ok.
1128*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_CSC_Support_R2Y(void * pDatatIn)1129*53ee8cc1Swenshuai.xi MS_BOOL MHal_HDMITx_CSC_Support_R2Y(void* pDatatIn)
1130*53ee8cc1Swenshuai.xi {
1131*53ee8cc1Swenshuai.xi     pDatatIn = pDatatIn;
1132*53ee8cc1Swenshuai.xi     return HDMITX_CSC_SUPPORT_R2Y;
1133*53ee8cc1Swenshuai.xi }
1134*53ee8cc1Swenshuai.xi 
1135*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1136*53ee8cc1Swenshuai.xi /// @brief This routine sets color domain and color range transform
1137*53ee8cc1Swenshuai.xi /// @param[in]
1138*53ee8cc1Swenshuai.xi /// @return False : not support this command. Ture : ok.
1139*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_ColorandRange_Transform(MsHDMITX_VIDEO_COLOR_FORMAT incolor,MsHDMITX_VIDEO_COLOR_FORMAT outcolor,MsHDMITX_YCC_QUANT_RANGE inrange,MsHDMITX_YCC_QUANT_RANGE outrange)1140*53ee8cc1Swenshuai.xi MS_BOOL MHal_HDMITx_ColorandRange_Transform(MsHDMITX_VIDEO_COLOR_FORMAT incolor, MsHDMITX_VIDEO_COLOR_FORMAT outcolor, MsHDMITX_YCC_QUANT_RANGE inrange, MsHDMITX_YCC_QUANT_RANGE outrange)
1141*53ee8cc1Swenshuai.xi {
1142*53ee8cc1Swenshuai.xi     MS_BOOL bReturn = FALSE;
1143*53ee8cc1Swenshuai.xi 
1144*53ee8cc1Swenshuai.xi     if(incolor == E_HDMITX_VIDEO_COLOR_RGB444)
1145*53ee8cc1Swenshuai.xi     {
1146*53ee8cc1Swenshuai.xi         if(inrange == E_HDMITX_YCC_QUANT_LIMIT)//LR
1147*53ee8cc1Swenshuai.xi         {
1148*53ee8cc1Swenshuai.xi             if(((outcolor == E_HDMITX_VIDEO_COLOR_YUV444)||(outcolor == E_HDMITX_VIDEO_COLOR_YUV422)) && (outrange == E_HDMITX_YCC_QUANT_LIMIT))
1149*53ee8cc1Swenshuai.xi             { //LR -> LY
1150*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x00A0);
1151*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x020C);
1152*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x1E24);
1153*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x1FD0);
1154*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x00DA);
1155*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x02DC);
1156*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x004A);
1157*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x1F88);
1158*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x1E6C);
1159*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x020C);
1160*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1161*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1162*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LR->LY! \n"));
1163*53ee8cc1Swenshuai.xi             }
1164*53ee8cc1Swenshuai.xi             else if(((outcolor == E_HDMITX_VIDEO_COLOR_YUV444)||(outcolor == E_HDMITX_VIDEO_COLOR_YUV422)) && (outrange == E_HDMITX_YCC_QUANT_FULL))
1165*53ee8cc1Swenshuai.xi             { //LR -> FY
1166*53ee8cc1Swenshuai.xi                 #if 1
1167*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x00A0);
1168*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x020C);
1169*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x1E24);
1170*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x1FD0);
1171*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x00DA);
1172*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x02DC);
1173*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x004A);
1174*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x1F88);
1175*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x1E6C);
1176*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x020C);
1177*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1178*53ee8cc1Swenshuai.xi 
1179*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("Not Support This! Replace by LR -> LY\n"));
1180*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LR->FY! \n"));
1181*53ee8cc1Swenshuai.xi                 bReturn = FALSE;
1182*53ee8cc1Swenshuai.xi                 #else
1183*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x0CB0);
1184*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x0256);
1185*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x1DE1);
1186*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x1FC9);
1187*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x00FE);
1188*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x0357);
1189*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x0056);
1190*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x1F77);
1191*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x1E33);
1192*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x0256);
1193*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1194*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1195*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LR->FY! \n"));
1196*53ee8cc1Swenshuai.xi                 #endif
1197*53ee8cc1Swenshuai.xi             }
1198*53ee8cc1Swenshuai.xi             else if((outcolor == E_HDMITX_VIDEO_COLOR_RGB444)&& (outrange == E_HDMITX_YCC_QUANT_FULL))
1199*53ee8cc1Swenshuai.xi             { //LR -> FR
1200*53ee8cc1Swenshuai.xi                 #if 1
1201*53ee8cc1Swenshuai.xi                 //MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1202*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("Not Support This! \n"));
1203*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LR->FR! \n"));
1204*53ee8cc1Swenshuai.xi                 bReturn = FALSE;
1205*53ee8cc1Swenshuai.xi                 #else
1206*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x0C10);
1207*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x04AC);
1208*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x0000);
1209*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1210*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x0000);
1211*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x04AC);
1212*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x0000);
1213*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1214*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x0000);
1215*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x04AC);
1216*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1217*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1218*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LR->FR! \n"));
1219*53ee8cc1Swenshuai.xi                 #endif
1220*53ee8cc1Swenshuai.xi             }
1221*53ee8cc1Swenshuai.xi             else
1222*53ee8cc1Swenshuai.xi             {
1223*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LR->LR! \n"));
1224*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1225*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("In/Out Same Color! \n"));
1226*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1227*53ee8cc1Swenshuai.xi             }
1228*53ee8cc1Swenshuai.xi 
1229*53ee8cc1Swenshuai.xi         }
1230*53ee8cc1Swenshuai.xi         else if(inrange == E_HDMITX_YCC_QUANT_FULL)//FR
1231*53ee8cc1Swenshuai.xi         {
1232*53ee8cc1Swenshuai.xi             if(((outcolor == E_HDMITX_VIDEO_COLOR_YUV444)||(outcolor == E_HDMITX_VIDEO_COLOR_YUV422)) && (outrange == E_HDMITX_YCC_QUANT_LIMIT))
1233*53ee8cc1Swenshuai.xi             { //FR -> LY
1234*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x00E0);
1235*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x01C0);
1236*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x1E69);
1237*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x1FD7);
1238*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x00BA);
1239*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x0273);
1240*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x003F);
1241*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x1F99);
1242*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x1EA6);
1243*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x01C0);
1244*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1245*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1246*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FR->LY! \n"));
1247*53ee8cc1Swenshuai.xi             }
1248*53ee8cc1Swenshuai.xi             else if(((outcolor == E_HDMITX_VIDEO_COLOR_YUV444)||(outcolor == E_HDMITX_VIDEO_COLOR_YUV422)) && (outrange == E_HDMITX_YCC_QUANT_FULL))
1249*53ee8cc1Swenshuai.xi             { //FR -> FY
1250*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x00A0);
1251*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x0200);
1252*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x1E2F);
1253*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x1FD1);
1254*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x00DA);
1255*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x02DC);
1256*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x004A);
1257*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x1F8B);
1258*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x1E75);
1259*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x0200);
1260*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1261*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1262*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FR->FY! \n"));
1263*53ee8cc1Swenshuai.xi             }
1264*53ee8cc1Swenshuai.xi             else if((outcolor == E_HDMITX_VIDEO_COLOR_RGB444)&& (outrange == E_HDMITX_YCC_QUANT_LIMIT))
1265*53ee8cc1Swenshuai.xi             { //FR -> LR
1266*53ee8cc1Swenshuai.xi                 #if 1
1267*53ee8cc1Swenshuai.xi                 //MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1268*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("Not Support This! \n"));
1269*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FR->LR! \n"));
1270*53ee8cc1Swenshuai.xi                 bReturn = FALSE;
1271*53ee8cc1Swenshuai.xi                 #else
1272*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x5040);
1273*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x0381);
1274*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x0000);
1275*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1276*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x0000);
1277*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x036D);
1278*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x0000);
1279*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1280*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x0000);
1281*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x0381);
1282*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1283*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1284*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FR->LR! \n"));
1285*53ee8cc1Swenshuai.xi                 #endif
1286*53ee8cc1Swenshuai.xi             }
1287*53ee8cc1Swenshuai.xi             else
1288*53ee8cc1Swenshuai.xi             {
1289*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FR->FR! \n"));
1290*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1291*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("In/Out Same Color! \n"));
1292*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1293*53ee8cc1Swenshuai.xi             }
1294*53ee8cc1Swenshuai.xi         }
1295*53ee8cc1Swenshuai.xi         else
1296*53ee8cc1Swenshuai.xi         {
1297*53ee8cc1Swenshuai.xi             //MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1298*53ee8cc1Swenshuai.xi             DBG_HDMITX(printf("Not Support This! \n"));
1299*53ee8cc1Swenshuai.xi         }
1300*53ee8cc1Swenshuai.xi     }
1301*53ee8cc1Swenshuai.xi     else if((incolor == E_HDMITX_VIDEO_COLOR_YUV444) || (incolor == E_HDMITX_VIDEO_COLOR_YUV422))
1302*53ee8cc1Swenshuai.xi     {
1303*53ee8cc1Swenshuai.xi         if(inrange == E_HDMITX_YCC_QUANT_LIMIT)//LY
1304*53ee8cc1Swenshuai.xi         {
1305*53ee8cc1Swenshuai.xi             if((outcolor == E_HDMITX_VIDEO_COLOR_RGB444) && (outrange == E_HDMITX_YCC_QUANT_FULL))
1306*53ee8cc1Swenshuai.xi             {//LY->FR
1307*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x001A);
1308*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x0731);
1309*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x04AC);
1310*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1311*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x1DDD);
1312*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x04AC);
1313*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x1F25);
1314*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1315*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x04AC);
1316*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x0879);
1317*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1318*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1319*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LY->FR! \n"));
1320*53ee8cc1Swenshuai.xi             }
1321*53ee8cc1Swenshuai.xi             else if((outcolor == E_HDMITX_VIDEO_COLOR_RGB444) && (outrange == E_HDMITX_YCC_QUANT_LIMIT))
1322*53ee8cc1Swenshuai.xi             {//LY->LR
1323*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x000A);
1324*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x0629);
1325*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x0400);
1326*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1327*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x1E2B);
1328*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x0400);
1329*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x1F44);
1330*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1331*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x0400);
1332*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x0742);
1333*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1334*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1335*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("May over range! \n"));
1336*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LY->LR! \n"));
1337*53ee8cc1Swenshuai.xi             }
1338*53ee8cc1Swenshuai.xi             else if(((outcolor == E_HDMITX_VIDEO_COLOR_YUV444)||(outcolor == E_HDMITX_VIDEO_COLOR_YUV422)) && (outrange == E_HDMITX_YCC_QUANT_FULL))
1339*53ee8cc1Swenshuai.xi             {//LY->FY
1340*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x00BA);
1341*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x0491);
1342*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x0000);
1343*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1344*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x0000);
1345*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x04AC);
1346*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x0000);
1347*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1348*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x0000);
1349*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x0491);
1350*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1351*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1352*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LY->FY! \n"));
1353*53ee8cc1Swenshuai.xi             }
1354*53ee8cc1Swenshuai.xi             else
1355*53ee8cc1Swenshuai.xi             {
1356*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1357*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("In/Out Same Color! \n"));
1358*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("LY->LY! \n"));
1359*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1360*53ee8cc1Swenshuai.xi             }
1361*53ee8cc1Swenshuai.xi 
1362*53ee8cc1Swenshuai.xi         }
1363*53ee8cc1Swenshuai.xi         else if(inrange == E_HDMITX_YCC_QUANT_FULL)//FY
1364*53ee8cc1Swenshuai.xi         {
1365*53ee8cc1Swenshuai.xi             if((outcolor == E_HDMITX_VIDEO_COLOR_RGB444) && (outrange == E_HDMITX_YCC_QUANT_FULL))
1366*53ee8cc1Swenshuai.xi             {//FY->FR
1367*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x000A);
1368*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x064D);
1369*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x0400);
1370*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1371*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x1E21);
1372*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x0400);
1373*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x1F40);
1374*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1375*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x0400);
1376*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x076C);
1377*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1378*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1379*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FY->FR! \n"));
1380*53ee8cc1Swenshuai.xi             }
1381*53ee8cc1Swenshuai.xi             else if((outcolor == E_HDMITX_VIDEO_COLOR_RGB444) && (outrange == E_HDMITX_YCC_QUANT_LIMIT))
1382*53ee8cc1Swenshuai.xi             {//FY->LR
1383*53ee8cc1Swenshuai.xi                 #if 1
1384*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x000A);
1385*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x064D);
1386*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x0400);
1387*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1388*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x1E21);
1389*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x0400);
1390*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x1F40);
1391*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1392*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x0400);
1393*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x076C);
1394*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1395*53ee8cc1Swenshuai.xi 
1396*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("Not Support This! Replace by FY -> FR\n"));
1397*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FY->LR! \n"));
1398*53ee8cc1Swenshuai.xi                 bReturn = FALSE;
1399*53ee8cc1Swenshuai.xi                 #else
1400*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x504A);
1401*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x0565);
1402*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x036D);
1403*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1404*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x1E66);
1405*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x036D);
1406*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x1F5C);
1407*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1408*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x036D);
1409*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x065B);
1410*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1411*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1412*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FY->LR! \n"));
1413*53ee8cc1Swenshuai.xi                 #endif
1414*53ee8cc1Swenshuai.xi             }
1415*53ee8cc1Swenshuai.xi             else if(((outcolor == E_HDMITX_VIDEO_COLOR_YUV444)||(outcolor == E_HDMITX_VIDEO_COLOR_YUV422)) && (outrange == E_HDMITX_YCC_QUANT_LIMIT))
1416*53ee8cc1Swenshuai.xi             {//FY->LY
1417*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x7FFF, 0x00EA);
1418*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_21, 0x1FFF, 0x04AC);
1419*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_22, 0x1FFF, 0x0000);
1420*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_23, 0x1FFF, 0x0000);
1421*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_24, 0x1FFF, 0x0000);
1422*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_25, 0x1FFF, 0x04AC);
1423*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_26, 0x1FFF, 0x0000);
1424*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_27, 0x1FFF, 0x0000);
1425*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_28, 0x1FFF, 0x0000);
1426*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_29, 0x1FFF, 0x04AC);
1427*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0001);
1428*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1429*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FY->LY! \n"));
1430*53ee8cc1Swenshuai.xi             }
1431*53ee8cc1Swenshuai.xi             else
1432*53ee8cc1Swenshuai.xi             {
1433*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1434*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("In/Out Same Color! \n"));
1435*53ee8cc1Swenshuai.xi                 DBG_HDMITX(printf("FY->FY! \n"));
1436*53ee8cc1Swenshuai.xi                 bReturn = TRUE;
1437*53ee8cc1Swenshuai.xi             }
1438*53ee8cc1Swenshuai.xi         }
1439*53ee8cc1Swenshuai.xi         else
1440*53ee8cc1Swenshuai.xi         {
1441*53ee8cc1Swenshuai.xi             //MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1442*53ee8cc1Swenshuai.xi             DBG_HDMITX(printf("Not Support This! \n"));
1443*53ee8cc1Swenshuai.xi         }
1444*53ee8cc1Swenshuai.xi     }
1445*53ee8cc1Swenshuai.xi     else
1446*53ee8cc1Swenshuai.xi     {
1447*53ee8cc1Swenshuai.xi         //MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_20, 0x0001, 0x0000);
1448*53ee8cc1Swenshuai.xi         DBG_HDMITX(printf("Not Support This! \n"));
1449*53ee8cc1Swenshuai.xi     }
1450*53ee8cc1Swenshuai.xi 
1451*53ee8cc1Swenshuai.xi     //if((bReturn == TRUE) && (outcolor == E_HDMITX_VIDEO_COLOR_YUV422))
1452*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_17, BIT15, (outcolor == E_HDMITX_VIDEO_COLOR_YUV422) ? BIT15 : 0);
1453*53ee8cc1Swenshuai.xi 
1454*53ee8cc1Swenshuai.xi     return bReturn;
1455*53ee8cc1Swenshuai.xi }
1456*53ee8cc1Swenshuai.xi 
1457*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1458*53ee8cc1Swenshuai.xi /// @brief This routine will set or stop all HDMI packet generation
1459*53ee8cc1Swenshuai.xi /// @param[in] bflag  True: Enable packet gen, False : Disable packet gen
1460*53ee8cc1Swenshuai.xi /// @return None
1461*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_EnablePacketGen(MS_BOOL bflag)1462*53ee8cc1Swenshuai.xi void MHal_HDMITx_EnablePacketGen(MS_BOOL bflag)
1463*53ee8cc1Swenshuai.xi {
1464*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_HDMI_CONFIG1_00, BIT2, bflag ? BIT2:0);
1465*53ee8cc1Swenshuai.xi }
1466*53ee8cc1Swenshuai.xi 
1467*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1468*53ee8cc1Swenshuai.xi /// @brief This routine sets HDMI/DVI mode
1469*53ee8cc1Swenshuai.xi /// @param[in] bflag
1470*53ee8cc1Swenshuai.xi /// @return None
1471*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetHDMImode(MS_BOOL bflag,MsHDMITX_VIDEO_COLORDEPTH_VAL cd_val)1472*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetHDMImode(MS_BOOL bflag, MsHDMITX_VIDEO_COLORDEPTH_VAL cd_val)
1473*53ee8cc1Swenshuai.xi {
1474*53ee8cc1Swenshuai.xi     MS_U8 ucRegVal = 0x00;
1475*53ee8cc1Swenshuai.xi 
1476*53ee8cc1Swenshuai.xi     DBG_HDMITX(printf("[%s][%d]HDMI mode = %d, Color Depth = %d \n", __FUNCTION__, __LINE__, bflag, bflag));
1477*53ee8cc1Swenshuai.xi 
1478*53ee8cc1Swenshuai.xi     if (bflag) // HDMI mode
1479*53ee8cc1Swenshuai.xi     {
1480*53ee8cc1Swenshuai.xi         switch(cd_val)
1481*53ee8cc1Swenshuai.xi         {
1482*53ee8cc1Swenshuai.xi             case E_HDMITX_VIDEO_CD_NoID:
1483*53ee8cc1Swenshuai.xi             case E_HDMITX_VIDEO_CD_24Bits:
1484*53ee8cc1Swenshuai.xi             default:
1485*53ee8cc1Swenshuai.xi                 ucRegVal = 0x00;
1486*53ee8cc1Swenshuai.xi             break;
1487*53ee8cc1Swenshuai.xi 
1488*53ee8cc1Swenshuai.xi             case E_HDMITX_VIDEO_CD_30Bits:
1489*53ee8cc1Swenshuai.xi                 ucRegVal = 0x40;
1490*53ee8cc1Swenshuai.xi             break;
1491*53ee8cc1Swenshuai.xi 
1492*53ee8cc1Swenshuai.xi             case E_HDMITX_VIDEO_CD_36Bits:
1493*53ee8cc1Swenshuai.xi                 ucRegVal = 0x80;
1494*53ee8cc1Swenshuai.xi             break;
1495*53ee8cc1Swenshuai.xi 
1496*53ee8cc1Swenshuai.xi             case E_HDMITX_VIDEO_CD_48Bits:
1497*53ee8cc1Swenshuai.xi                 ucRegVal = 0xC0;
1498*53ee8cc1Swenshuai.xi             break;
1499*53ee8cc1Swenshuai.xi         }
1500*53ee8cc1Swenshuai.xi 
1501*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_HDMI_CONFIG1_00, 0x00FF, ucRegVal|BIT2); // [7:6]: DC_mode, [2]: packet enable, [0]: HDMI/DVI
1502*53ee8cc1Swenshuai.xi     }
1503*53ee8cc1Swenshuai.xi     else // DVI
1504*53ee8cc1Swenshuai.xi     {
1505*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_HDMI_CONFIG1_00, 0x00FF, BIT0); // [7:6]: DC_mode, [2]: packet enable, [0]: HDMI/DVI
1506*53ee8cc1Swenshuai.xi     }
1507*53ee8cc1Swenshuai.xi }
1508*53ee8cc1Swenshuai.xi 
1509*53ee8cc1Swenshuai.xi 
1510*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1511*53ee8cc1Swenshuai.xi /// @brief This routine sets audio on/off
1512*53ee8cc1Swenshuai.xi /// @param[in] bflag
1513*53ee8cc1Swenshuai.xi /// @return None
1514*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetAudioOnOff(MS_BOOL bflag)1515*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetAudioOnOff(MS_BOOL bflag)
1516*53ee8cc1Swenshuai.xi {
1517*53ee8cc1Swenshuai.xi     MS_U8 num;
1518*53ee8cc1Swenshuai.xi 
1519*53ee8cc1Swenshuai.xi     if(bflag) // audio on
1520*53ee8cc1Swenshuai.xi     {
1521*53ee8cc1Swenshuai.xi         num = sizeof(HDMITxAudioOnTbl)/sizeof(MSTHDMITX_REG_TYPE);
1522*53ee8cc1Swenshuai.xi         MHal_HDMITx_RegsTbl_Write(HDMITxAudioOnTbl, num);
1523*53ee8cc1Swenshuai.xi     }
1524*53ee8cc1Swenshuai.xi     else // audio off
1525*53ee8cc1Swenshuai.xi     {
1526*53ee8cc1Swenshuai.xi         num = sizeof(HDMITxAudioOffTbl)/sizeof(MSTHDMITX_REG_TYPE);
1527*53ee8cc1Swenshuai.xi         MHal_HDMITx_RegsTbl_Write(HDMITxAudioOffTbl, num);
1528*53ee8cc1Swenshuai.xi     }
1529*53ee8cc1Swenshuai.xi }
1530*53ee8cc1Swenshuai.xi 
1531*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1532*53ee8cc1Swenshuai.xi /// @brief This routine sets audio sampling freq.
1533*53ee8cc1Swenshuai.xi /// @return None
1534*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetAudioFrequency(MsHDMITX_AUDIO_FREQUENCY afidx,MsHDMITX_AUDIO_CHANNEL_COUNT achidx,MsHDMITX_AUDIO_CODING_TYPE actidx)1535*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetAudioFrequency(MsHDMITX_AUDIO_FREQUENCY afidx,
1536*53ee8cc1Swenshuai.xi         MsHDMITX_AUDIO_CHANNEL_COUNT achidx, MsHDMITX_AUDIO_CODING_TYPE actidx
1537*53ee8cc1Swenshuai.xi )
1538*53ee8cc1Swenshuai.xi {
1539*53ee8cc1Swenshuai.xi     // HDMI audio channel setting
1540*53ee8cc1Swenshuai.xi     if(achidx == E_HDMITX_AUDIO_CH_2) // 2 channels
1541*53ee8cc1Swenshuai.xi     {
1542*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, BIT4|BIT5|BIT6, BIT5|BIT6); //[6:5]: audio FIFO depth ch1234, [4]=1'b0: 2 channels
1543*53ee8cc1Swenshuai.xi     }
1544*53ee8cc1Swenshuai.xi     else // 8 channels
1545*53ee8cc1Swenshuai.xi     {
1546*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, BIT4, BIT4); //[4]=1'b1: 8 channels
1547*53ee8cc1Swenshuai.xi     }
1548*53ee8cc1Swenshuai.xi 
1549*53ee8cc1Swenshuai.xi     // Audio channel status
1550*53ee8cc1Swenshuai.xi     #if 1 //NOTE:: kano: move channel status from address 0x00 to  address 0x0A
1551*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS0_0A, ((actidx == E_HDMITX_AUDIO_PCM) ? 0 : BIT1) ); // [1]: PCM / non-PCM
1552*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS1_0B, (TxAudioFreqTbl[afidx].CH_Status3 << 8) | (achidx << 4)); //[11:8]: audio sampling frequncy; [7:4]: audio channel count
1553*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS2_0C, 0x0000);
1554*53ee8cc1Swenshuai.xi     #else
1555*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS0_00, ((actidx == E_HDMITX_AUDIO_PCM) ? 0 : BIT1) ); // [1]: PCM / non-PCM
1556*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS1_01, 0);
1557*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS2_02, (achidx<<4)); // [7:4]: audio channel count
1558*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS3_03, TxAudioFreqTbl[afidx].CH_Status3); // [3:0]: audio sampling frequncy
1559*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS4_04, 0);
1560*53ee8cc1Swenshuai.xi     #endif
1561*53ee8cc1Swenshuai.xi     // ACR N code
1562*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACR_2_06, 0x0F00, (TxAudioFreqTbl[afidx].NcodeValue & 0x0F0000));
1563*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACR_3_07, 0xFFFF, (TxAudioFreqTbl[afidx].NcodeValue & 0x00FFFF));
1564*53ee8cc1Swenshuai.xi 
1565*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_N_PKT_61, 0x000F, (TxAudioFreqTbl[afidx].NcodeValue & 0x0F0000) >> 8);
1566*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_N_PKT_60, 0xFFFF, (TxAudioFreqTbl[afidx].NcodeValue & 0x00FFFF));
1567*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACR_CFG_08, 0x0100, 0x0100); //enable cts * 2
1568*53ee8cc1Swenshuai.xi }
1569*53ee8cc1Swenshuai.xi 
1570*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1571*53ee8cc1Swenshuai.xi /// @brief This routine sets audio source format.
1572*53ee8cc1Swenshuai.xi /// @return None
1573*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetAudioSourceFormat(MsHDMITX_AUDIO_SOURCE_FORMAT fmt)1574*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetAudioSourceFormat(MsHDMITX_AUDIO_SOURCE_FORMAT fmt)
1575*53ee8cc1Swenshuai.xi {
1576*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, BIT9|BIT8, fmt << 8);
1577*53ee8cc1Swenshuai.xi }
1578*53ee8cc1Swenshuai.xi 
1579*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1580*53ee8cc1Swenshuai.xi /// @brief This routine Get Audio CTS value
1581*53ee8cc1Swenshuai.xi /// @return CTS
1582*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_GetAudioCTS(void)1583*53ee8cc1Swenshuai.xi MS_U32 MHal_HDMITx_GetAudioCTS(void)
1584*53ee8cc1Swenshuai.xi {
1585*53ee8cc1Swenshuai.xi     MS_U32 ret;
1586*53ee8cc1Swenshuai.xi 
1587*53ee8cc1Swenshuai.xi     ret = ((MHal_HDMITx_Read(HDMITX_REG_BASE, REG_PKT_ACR_2_06) & 0x000F) << 16) | MHal_HDMITx_Read(HDMITX_REG_BASE, REG_PKT_ACR_1_05);
1588*53ee8cc1Swenshuai.xi     return ret;
1589*53ee8cc1Swenshuai.xi }
1590*53ee8cc1Swenshuai.xi 
1591*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1592*53ee8cc1Swenshuai.xi /// @brief This routine Mute Audio FIFO
1593*53ee8cc1Swenshuai.xi /// @param[in] bflag: True: mute audio, False: unmute audio
1594*53ee8cc1Swenshuai.xi /// @return None
1595*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_MuteAudioFIFO(MS_BOOL bflag)1596*53ee8cc1Swenshuai.xi void MHal_HDMITx_MuteAudioFIFO(MS_BOOL bflag)
1597*53ee8cc1Swenshuai.xi {
1598*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, 0x0001, (MS_U16)bflag);
1599*53ee8cc1Swenshuai.xi }
1600*53ee8cc1Swenshuai.xi 
1601*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1602*53ee8cc1Swenshuai.xi /// @brief This routine sets HDMI Tx HDCP encryption On/Off
1603*53ee8cc1Swenshuai.xi /// @return None
1604*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetHDCPOnOff(MS_BOOL hdcp_flag,MS_BOOL hdmi_flag)1605*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetHDCPOnOff(MS_BOOL hdcp_flag, MS_BOOL hdmi_flag)
1606*53ee8cc1Swenshuai.xi {
1607*53ee8cc1Swenshuai.xi     if(hdcp_flag) // HDCP on
1608*53ee8cc1Swenshuai.xi     {
1609*53ee8cc1Swenshuai.xi         if (hdmi_flag) // HDMI EESS
1610*53ee8cc1Swenshuai.xi             MHal_HDMITx_Mask_Write(HDMITX_HDCP_REG_BASE, REG_HDCP_TX_MODE_01, 0x0C00, 0x0400);
1611*53ee8cc1Swenshuai.xi         else // DVI OESS
1612*53ee8cc1Swenshuai.xi             MHal_HDMITx_Mask_Write(HDMITX_HDCP_REG_BASE, REG_HDCP_TX_MODE_01, 0x0C00, 0x0000);
1613*53ee8cc1Swenshuai.xi         // HDCP encryption
1614*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_HDCP_REG_BASE, REG_HDCP_TX_COMMAND_02, 0x0008, 0x0008);
1615*53ee8cc1Swenshuai.xi     }
1616*53ee8cc1Swenshuai.xi     else // HDCP off
1617*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_HDCP_REG_BASE, REG_HDCP_TX_COMMAND_02, 0x0008, 0x0000);
1618*53ee8cc1Swenshuai.xi }
1619*53ee8cc1Swenshuai.xi 
1620*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1621*53ee8cc1Swenshuai.xi /// @brief This routine calculate check sum of infoframes.
1622*53ee8cc1Swenshuai.xi /// @param[in] packet_type packet type
1623*53ee8cc1Swenshuai.xi /// @return checksum
1624*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_InfoFrameCheckSum(MsHDMITX_PACKET_TYPE packet_type)1625*53ee8cc1Swenshuai.xi MS_U8 MHal_HDMITx_InfoFrameCheckSum(MsHDMITX_PACKET_TYPE packet_type)
1626*53ee8cc1Swenshuai.xi {
1627*53ee8cc1Swenshuai.xi     MS_U8 ucSumVal = 0;
1628*53ee8cc1Swenshuai.xi     MS_U8 i = 0;
1629*53ee8cc1Swenshuai.xi     MS_U8 j = 0;
1630*53ee8cc1Swenshuai.xi     MS_U16 wRegVal = 0;
1631*53ee8cc1Swenshuai.xi 
1632*53ee8cc1Swenshuai.xi     switch (packet_type)
1633*53ee8cc1Swenshuai.xi     {
1634*53ee8cc1Swenshuai.xi         case E_HDMITX_VS_INFOFRAME:
1635*53ee8cc1Swenshuai.xi             ucSumVal += (E_HDMITX_VS_INFOFRAME + HDMITX_VS_INFO_PKT_VER + HDMITX_VS_INFO_PKT_LEN);
1636*53ee8cc1Swenshuai.xi 
1637*53ee8cc1Swenshuai.xi             for ( i = 0; i < (HDMITX_VS_INFO_PKT_LEN + 1) >> 1; i++ )
1638*53ee8cc1Swenshuai.xi             {
1639*53ee8cc1Swenshuai.xi                 wRegVal = MHal_HDMITx_Read(HDMITX_REG_BASE, REG_PKT_VS_1_27 + i);
1640*53ee8cc1Swenshuai.xi 
1641*53ee8cc1Swenshuai.xi                 for ( j = 0; j < 2; j++ )
1642*53ee8cc1Swenshuai.xi                 {
1643*53ee8cc1Swenshuai.xi                     if ((i == 13) && (j==1))
1644*53ee8cc1Swenshuai.xi                     {
1645*53ee8cc1Swenshuai.xi                         ucSumVal += 0x00;
1646*53ee8cc1Swenshuai.xi                     }
1647*53ee8cc1Swenshuai.xi                     else
1648*53ee8cc1Swenshuai.xi                     {
1649*53ee8cc1Swenshuai.xi                         ucSumVal += (j % 2 == 0) ? ((MS_U8)(wRegVal & 0x00FF)) : ((MS_U8)((wRegVal & 0xFF00) >> 8));
1650*53ee8cc1Swenshuai.xi                     }
1651*53ee8cc1Swenshuai.xi                 }
1652*53ee8cc1Swenshuai.xi             }
1653*53ee8cc1Swenshuai.xi         break;
1654*53ee8cc1Swenshuai.xi 
1655*53ee8cc1Swenshuai.xi         case E_HDMITX_AVI_INFOFRAME:
1656*53ee8cc1Swenshuai.xi             ucSumVal += (E_HDMITX_AVI_INFOFRAME + HDMITX_AVI_INFO_PKT_VER + HDMITX_AVI_INFO_PKT_LEN);
1657*53ee8cc1Swenshuai.xi 
1658*53ee8cc1Swenshuai.xi             for ( i = 0; i < ((HDMITX_AVI_INFO_PKT_LEN + 1) >> 1); i++ )
1659*53ee8cc1Swenshuai.xi             {
1660*53ee8cc1Swenshuai.xi                 wRegVal = MHal_HDMITx_Read(HDMITX_REG_BASE, REG_PKT_AVI_1_09 + i);
1661*53ee8cc1Swenshuai.xi 
1662*53ee8cc1Swenshuai.xi                 for ( j = 0; j < 2; j++ )
1663*53ee8cc1Swenshuai.xi                 {
1664*53ee8cc1Swenshuai.xi                     if ((i == 1) && (j == 0)) // SC[1:0]
1665*53ee8cc1Swenshuai.xi                     {
1666*53ee8cc1Swenshuai.xi                         ucSumVal += (HDMITX_AVI_INFO_PKT_VER >= 0x02U) ? ((MS_U8)(wRegVal & 0x00FF)) : ((MS_U8)(wRegVal & 0x00FF) & 0x03);
1667*53ee8cc1Swenshuai.xi                     }
1668*53ee8cc1Swenshuai.xi                     else if ((i == 1) && (j == 1)) // VIC[6:0]
1669*53ee8cc1Swenshuai.xi                     {
1670*53ee8cc1Swenshuai.xi                         ucSumVal += ((HDMITX_AVI_INFO_PKT_VER >= 0x02U) ? ((MS_U8)((wRegVal & 0xFF00) >> 8) & 0x7F) : 0x00);
1671*53ee8cc1Swenshuai.xi                     }
1672*53ee8cc1Swenshuai.xi                     else if ((i == 2) && (j == 0)) // PR[3:0]
1673*53ee8cc1Swenshuai.xi                     {
1674*53ee8cc1Swenshuai.xi                         ucSumVal += (MS_U8)(wRegVal & 0x00FF); //bit 4:7 used for HDR; //ucSumVal += ((MS_U8)(wRegVal & 0x00FF) & 0x0F);
1675*53ee8cc1Swenshuai.xi                     }
1676*53ee8cc1Swenshuai.xi                     #if 0 //not resevered byte anymore; should be counted
1677*53ee8cc1Swenshuai.xi                     else if ((i == 2) && (j == 1)) // reserved
1678*53ee8cc1Swenshuai.xi                     {
1679*53ee8cc1Swenshuai.xi                         ucSumVal += 0x00;
1680*53ee8cc1Swenshuai.xi                     }
1681*53ee8cc1Swenshuai.xi                     #endif
1682*53ee8cc1Swenshuai.xi                     else if (( i == ((HDMITX_AVI_INFO_PKT_LEN + 1) >> 1) - 1)&&(j == 1))
1683*53ee8cc1Swenshuai.xi                     {
1684*53ee8cc1Swenshuai.xi                         ucSumVal += 0x00;
1685*53ee8cc1Swenshuai.xi                     }
1686*53ee8cc1Swenshuai.xi                     else
1687*53ee8cc1Swenshuai.xi                     {
1688*53ee8cc1Swenshuai.xi                         ucSumVal += (j % 2 == 0) ? ((MS_U8)(wRegVal & 0x00FF)) : ((MS_U8)((wRegVal & 0xFF00) >> 8));
1689*53ee8cc1Swenshuai.xi                     }
1690*53ee8cc1Swenshuai.xi                 }
1691*53ee8cc1Swenshuai.xi             }
1692*53ee8cc1Swenshuai.xi         break;
1693*53ee8cc1Swenshuai.xi 
1694*53ee8cc1Swenshuai.xi         case E_HDMITX_SPD_INFOFRAME:
1695*53ee8cc1Swenshuai.xi             ucSumVal += (E_HDMITX_SPD_INFOFRAME + HDMITX_SPD_INFO_PKT_VER + HDMITX_SPD_INFO_PKT_LEN);
1696*53ee8cc1Swenshuai.xi 
1697*53ee8cc1Swenshuai.xi             for ( i = 0; i < ((HDMITX_SPD_INFO_PKT_LEN+ 1) >> 1); i++ )
1698*53ee8cc1Swenshuai.xi             {
1699*53ee8cc1Swenshuai.xi                 wRegVal = MHal_HDMITx_Read(HDMITX_REG_BASE, REG_PKT_SPD_1_15 + i);
1700*53ee8cc1Swenshuai.xi 
1701*53ee8cc1Swenshuai.xi                 for ( j = 0; j < 2; j++ )
1702*53ee8cc1Swenshuai.xi                 {
1703*53ee8cc1Swenshuai.xi                     if ((i == 12) && (j == 0))
1704*53ee8cc1Swenshuai.xi                     {
1705*53ee8cc1Swenshuai.xi                         ucSumVal += (MS_U8)(wRegVal & 0x00FF);
1706*53ee8cc1Swenshuai.xi                     }
1707*53ee8cc1Swenshuai.xi                     else if ((i == 12) && (j == 1)) //reserved
1708*53ee8cc1Swenshuai.xi                     {
1709*53ee8cc1Swenshuai.xi                         ucSumVal += 0x00;
1710*53ee8cc1Swenshuai.xi                     }
1711*53ee8cc1Swenshuai.xi                     else
1712*53ee8cc1Swenshuai.xi                     {
1713*53ee8cc1Swenshuai.xi                         ucSumVal += (j % 2 == 0) ? ((MS_U8)(wRegVal & 0x00FF)) : ((MS_U8)((wRegVal & 0xFF00) >> 8));
1714*53ee8cc1Swenshuai.xi                     }
1715*53ee8cc1Swenshuai.xi                 }
1716*53ee8cc1Swenshuai.xi             }
1717*53ee8cc1Swenshuai.xi         break;
1718*53ee8cc1Swenshuai.xi 
1719*53ee8cc1Swenshuai.xi         case E_HDMITX_AUDIO_INFOFRAME:
1720*53ee8cc1Swenshuai.xi             ucSumVal += (E_HDMITX_AUDIO_INFOFRAME + HDMITX_AUD_INFO_PKT_VER + HDMITX_AUD_INFO_PKT_LEN);
1721*53ee8cc1Swenshuai.xi 
1722*53ee8cc1Swenshuai.xi             for ( i = 0; i < (((HDMITX_AUD_INFO_PKT_LEN >> 1) + 1) >> 1); i++ )
1723*53ee8cc1Swenshuai.xi             {
1724*53ee8cc1Swenshuai.xi                 wRegVal = MHal_HDMITx_Read(HDMITX_REG_BASE, REG_PKT_AUD_1_11 + i);
1725*53ee8cc1Swenshuai.xi 
1726*53ee8cc1Swenshuai.xi                 if (i == 1)
1727*53ee8cc1Swenshuai.xi                 {
1728*53ee8cc1Swenshuai.xi                     for ( j = 0; j < 2; j++ )
1729*53ee8cc1Swenshuai.xi                         ucSumVal += (j % 2 == 0) ? ((MS_U8)(wRegVal & 0x00FF)) : ((MS_U8)((wRegVal & 0xFF00) >> 8));
1730*53ee8cc1Swenshuai.xi                 }
1731*53ee8cc1Swenshuai.xi 
1732*53ee8cc1Swenshuai.xi                 if (i == 0)
1733*53ee8cc1Swenshuai.xi                 {
1734*53ee8cc1Swenshuai.xi                     for ( j = 0; j < 2; j++ )
1735*53ee8cc1Swenshuai.xi                         ucSumVal += ( (j % 2 == 0) ? ((MS_U8)(wRegVal & 0x00FF) & 0xF7) : (((MS_U8)(wRegVal & 0xFF00) >> 8) & 0x1F));
1736*53ee8cc1Swenshuai.xi                 }
1737*53ee8cc1Swenshuai.xi 
1738*53ee8cc1Swenshuai.xi                 if (i == 2)
1739*53ee8cc1Swenshuai.xi                 {
1740*53ee8cc1Swenshuai.xi                     for ( j = 0; j < 2; j++ )
1741*53ee8cc1Swenshuai.xi                         ucSumVal +=  ((j % 2 == 0) ? ((MS_U8)(wRegVal & 0x00FF) & 0xFB) : 0x00);
1742*53ee8cc1Swenshuai.xi                 }
1743*53ee8cc1Swenshuai.xi             }
1744*53ee8cc1Swenshuai.xi         break;
1745*53ee8cc1Swenshuai.xi 
1746*53ee8cc1Swenshuai.xi         case E_HDMITX_MPEG_INFOFRAME:
1747*53ee8cc1Swenshuai.xi             //TBD
1748*53ee8cc1Swenshuai.xi         break;
1749*53ee8cc1Swenshuai.xi 
1750*53ee8cc1Swenshuai.xi         case E_HDMITX_HDR_INFOFRAME:
1751*53ee8cc1Swenshuai.xi             {
1752*53ee8cc1Swenshuai.xi                 MS_U8 u8PktLen = 0x00;
1753*53ee8cc1Swenshuai.xi 
1754*53ee8cc1Swenshuai.xi                 u8PktLen = (MHal_HDMITx_Read(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_1F) & 0xFF00) >> 8;
1755*53ee8cc1Swenshuai.xi                 ucSumVal += (E_HDMITX_HDR_INFOFRAME + (MS_U8)(MHal_HDMITx_Read(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_1F) & 0x00FF) + u8PktLen);
1756*53ee8cc1Swenshuai.xi 
1757*53ee8cc1Swenshuai.xi                 for ( i = 0; i < ((u8PktLen + 1) >> 1); i++ )
1758*53ee8cc1Swenshuai.xi                 {
1759*53ee8cc1Swenshuai.xi                     wRegVal = MHal_HDMITx_Read(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_10 + i);
1760*53ee8cc1Swenshuai.xi 
1761*53ee8cc1Swenshuai.xi                     for ( j = 0; j < 2; j++ )
1762*53ee8cc1Swenshuai.xi                     {
1763*53ee8cc1Swenshuai.xi                         if ((i == 0x0D) && (j % 2 == 0x00))
1764*53ee8cc1Swenshuai.xi                             ucSumVal += (j % 2 == 0) ? (MS_U8)(wRegVal & 0x00FF) : 0x00;
1765*53ee8cc1Swenshuai.xi                         else
1766*53ee8cc1Swenshuai.xi                             ucSumVal += (j % 2 == 0) ? ((MS_U8)(wRegVal & 0x00FF)) : ((MS_U8)((wRegVal & 0xFF00) >> 8));
1767*53ee8cc1Swenshuai.xi                     }
1768*53ee8cc1Swenshuai.xi                 }
1769*53ee8cc1Swenshuai.xi             }
1770*53ee8cc1Swenshuai.xi         break;
1771*53ee8cc1Swenshuai.xi 
1772*53ee8cc1Swenshuai.xi         default:
1773*53ee8cc1Swenshuai.xi         break;
1774*53ee8cc1Swenshuai.xi     }
1775*53ee8cc1Swenshuai.xi 
1776*53ee8cc1Swenshuai.xi     return (MS_U8)((~ucSumVal) + 0x01);
1777*53ee8cc1Swenshuai.xi 
1778*53ee8cc1Swenshuai.xi }
1779*53ee8cc1Swenshuai.xi 
1780*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1781*53ee8cc1Swenshuai.xi /// @brief This routine sets video output mode (color/repetition/regen)
1782*53ee8cc1Swenshuai.xi /// @param[in] idx: gHDMITxInfo.output_video_timing
1783*53ee8cc1Swenshuai.xi /// @return None
1784*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetVideoOutputMode(MsHDMITX_VIDEO_TIMING idx,MS_BOOL bflag,MsHDMITX_VIDEO_COLORDEPTH_VAL cd_val,MsHDMITX_ANALOG_TUNING * pInfo,MS_U8 ubSSCEn)1785*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetVideoOutputMode(MsHDMITX_VIDEO_TIMING idx, MS_BOOL bflag, MsHDMITX_VIDEO_COLORDEPTH_VAL cd_val, MsHDMITX_ANALOG_TUNING *pInfo, MS_U8 ubSSCEn)
1786*53ee8cc1Swenshuai.xi {
1787*53ee8cc1Swenshuai.xi     //MS_U16 reg_value=0;
1788*53ee8cc1Swenshuai.xi     MS_U8 ucCDIdx = 0;
1789*53ee8cc1Swenshuai.xi     MS_U16 wHfront = 0;
1790*53ee8cc1Swenshuai.xi     MS_U16 wVfront = 0;
1791*53ee8cc1Swenshuai.xi     MS_BOOL bIsHDMI20 = FALSE;
1792*53ee8cc1Swenshuai.xi     MS_BOOL bIs420Fmt = FALSE;
1793*53ee8cc1Swenshuai.xi     MS_BOOL bIsRPMode = FALSE;
1794*53ee8cc1Swenshuai.xi 
1795*53ee8cc1Swenshuai.xi //wilson@kano:TBD
1796*53ee8cc1Swenshuai.xi     printf("video idx = 0x%X, color depth = 0x%X\r\n", idx, cd_val);
1797*53ee8cc1Swenshuai.xi     // Deep color FIFO reset
1798*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_HDMI_CONFIG1_00, BIT10, BIT10);
1799*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_HDMI_CONFIG1_00, BIT10, 0);
1800*53ee8cc1Swenshuai.xi     MsOS_DelayTask(10);
1801*53ee8cc1Swenshuai.xi 
1802*53ee8cc1Swenshuai.xi     // Interlace mode
1803*53ee8cc1Swenshuai.xi     if (HDMITxVideoModeTbl[idx].i_p_mode == E_HDMITX_VIDEO_INTERLACE_MODE)
1804*53ee8cc1Swenshuai.xi     {
1805*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_00, 0x017F, 0x005F);
1806*53ee8cc1Swenshuai.xi         //MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_17, 0x4000, 0x4000); //reg_interlace_mode_sel
1807*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_1B, 0x0040, 0x0040); //video clock div 2
1808*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_30, 0x0004, 0x0004); // PG interlace enable
1809*53ee8cc1Swenshuai.xi     }
1810*53ee8cc1Swenshuai.xi     else
1811*53ee8cc1Swenshuai.xi     {
1812*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_00, 0x017F, 0x004E);
1813*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_17, 0x4000, 0x0000); //reg_interlace_mode_sel
1814*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_1B, 0x0040, 0x0000); //video clock div 2
1815*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_30, 0x0004, 0x0000); // PG interlace disable
1816*53ee8cc1Swenshuai.xi     }
1817*53ee8cc1Swenshuai.xi 
1818*53ee8cc1Swenshuai.xi     if ((gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME &(~0x80)].PktPara.AVIInfoPktPara.enColorFmt != E_HDMITX_VIDEO_COLOR_YUV420) &&
1819*53ee8cc1Swenshuai.xi         ((idx == E_HDMITX_RES_3840x2160p_60Hz) || (idx == E_HDMITX_RES_3840x2160p_50Hz) || \
1820*53ee8cc1Swenshuai.xi         (idx == E_HDMITX_RES_4096x2160p_50Hz) || (idx == E_HDMITX_RES_4096x2160p_60Hz) || \
1821*53ee8cc1Swenshuai.xi         ((idx > E_HDMITX_RES_1280x1470p_60Hz) && (cd_val > E_HDMITX_VIDEO_CD_24Bits))))
1822*53ee8cc1Swenshuai.xi         bIsHDMI20 = TRUE;
1823*53ee8cc1Swenshuai.xi 
1824*53ee8cc1Swenshuai.xi     if ((gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME &(~0x80)].PktPara.AVIInfoPktPara.enColorFmt == E_HDMITX_VIDEO_COLOR_YUV420) &&
1825*53ee8cc1Swenshuai.xi         ((idx == E_HDMITX_RES_3840x2160p_60Hz) || (idx == E_HDMITX_RES_3840x2160p_50Hz) || (idx == E_HDMITX_RES_4096x2160p_50Hz) || (idx == E_HDMITX_RES_4096x2160p_60Hz)) &&
1826*53ee8cc1Swenshuai.xi         (cd_val > E_HDMITX_VIDEO_CD_24Bits))
1827*53ee8cc1Swenshuai.xi         bIsHDMI20 = TRUE;
1828*53ee8cc1Swenshuai.xi 
1829*53ee8cc1Swenshuai.xi     if (g_bSupportSCDC == TRUE)
1830*53ee8cc1Swenshuai.xi     {
1831*53ee8cc1Swenshuai.xi         //for 2.0
1832*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_46, 0x0100, bIsHDMI20 ? 0x0100 : 0x00);
1833*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_52, BIT0, bIsHDMI20 ? BIT0 : 0x00);
1834*53ee8cc1Swenshuai.xi 
1835*53ee8cc1Swenshuai.xi         //scdc
1836*53ee8cc1Swenshuai.xi         if (bIsHDMI20 == TRUE)
1837*53ee8cc1Swenshuai.xi             Mhal_HDMITx_SCDCSetTmdsConfig(TRUE, TRUE);
1838*53ee8cc1Swenshuai.xi         else
1839*53ee8cc1Swenshuai.xi             Mhal_HDMITx_SCDCSetTmdsConfig(FALSE, FALSE);
1840*53ee8cc1Swenshuai.xi     }
1841*53ee8cc1Swenshuai.xi     else
1842*53ee8cc1Swenshuai.xi     {
1843*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_46, 0x0100, 0x00);
1844*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_52, BIT0, 0x00);
1845*53ee8cc1Swenshuai.xi     }
1846*53ee8cc1Swenshuai.xi 
1847*53ee8cc1Swenshuai.xi     //Curry only, RD suggests(Eric Lu) 0x41[15:8] = 0x11 and 0x42[15:0] = 0x1111 if TMDS is less than 300MHz
1848*53ee8cc1Swenshuai.xi     if(!bIsHDMI20)
1849*53ee8cc1Swenshuai.xi     {
1850*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_41, 0xFF00, 0x1100);
1851*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_42, 0xFFFF, 0x1111);
1852*53ee8cc1Swenshuai.xi     }
1853*53ee8cc1Swenshuai.xi     else
1854*53ee8cc1Swenshuai.xi     {
1855*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_41, 0xFF00, 0x0000);
1856*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_42, 0xFFFF, 0x0000);
1857*53ee8cc1Swenshuai.xi     }
1858*53ee8cc1Swenshuai.xi 
1859*53ee8cc1Swenshuai.xi     if (gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME &(~0x80)].PktPara.AVIInfoPktPara.enColorFmt == E_HDMITX_VIDEO_COLOR_YUV420)
1860*53ee8cc1Swenshuai.xi     {
1861*53ee8cc1Swenshuai.xi         switch (idx)
1862*53ee8cc1Swenshuai.xi         {
1863*53ee8cc1Swenshuai.xi             case E_HDMITX_RES_3840x2160p_50Hz:
1864*53ee8cc1Swenshuai.xi                 idx = E_HDMITX_RES_3840x2160p_25Hz;
1865*53ee8cc1Swenshuai.xi             break;
1866*53ee8cc1Swenshuai.xi 
1867*53ee8cc1Swenshuai.xi             case E_HDMITX_RES_3840x2160p_60Hz:
1868*53ee8cc1Swenshuai.xi                 idx = E_HDMITX_RES_3840x2160p_30Hz;
1869*53ee8cc1Swenshuai.xi             break;
1870*53ee8cc1Swenshuai.xi 
1871*53ee8cc1Swenshuai.xi             case E_HDMITX_RES_4096x2160p_50Hz:
1872*53ee8cc1Swenshuai.xi                 idx = E_HDMITX_RES_4096x2160p_25Hz;
1873*53ee8cc1Swenshuai.xi             break;
1874*53ee8cc1Swenshuai.xi 
1875*53ee8cc1Swenshuai.xi             case E_HDMITX_RES_4096x2160p_60Hz:
1876*53ee8cc1Swenshuai.xi                 idx = E_HDMITX_RES_4096x2160p_30Hz;
1877*53ee8cc1Swenshuai.xi             break;
1878*53ee8cc1Swenshuai.xi 
1879*53ee8cc1Swenshuai.xi             default:
1880*53ee8cc1Swenshuai.xi                 printf("[HDMITX] Invalid Combination of Color Format & Video Timing, Keep Origional Timing Setting!!\r\n");
1881*53ee8cc1Swenshuai.xi             break;
1882*53ee8cc1Swenshuai.xi         }
1883*53ee8cc1Swenshuai.xi 
1884*53ee8cc1Swenshuai.xi         bIs420Fmt = TRUE;
1885*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_1B, 0x0040, 0x0040); //video clock div 2 for 420
1886*53ee8cc1Swenshuai.xi     }
1887*53ee8cc1Swenshuai.xi 
1888*53ee8cc1Swenshuai.xi     if((idx == E_HDMITX_RES_720x480i) || (idx == E_HDMITX_RES_720x576i))
1889*53ee8cc1Swenshuai.xi     {
1890*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_39, 0x00FF, 0x008B);
1891*53ee8cc1Swenshuai.xi 
1892*53ee8cc1Swenshuai.xi         bIsRPMode = TRUE;
1893*53ee8cc1Swenshuai.xi     }
1894*53ee8cc1Swenshuai.xi     else
1895*53ee8cc1Swenshuai.xi     {
1896*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_39, 0x00FF, 0x00AC);
1897*53ee8cc1Swenshuai.xi 
1898*53ee8cc1Swenshuai.xi         bIsRPMode = FALSE;
1899*53ee8cc1Swenshuai.xi     }
1900*53ee8cc1Swenshuai.xi 
1901*53ee8cc1Swenshuai.xi     //enable H, VSync regen
1902*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_01, 0x8001, 0x8001);
1903*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_01, 0x0002, HDMITxVideoModeTbl[idx].h_polarity ? 0x0002 : 0x0000);
1904*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_01, 0x0004, HDMITxVideoModeTbl[idx].v_polarity ? 0x0004 : 0x0000);
1905*53ee8cc1Swenshuai.xi 
1906*53ee8cc1Swenshuai.xi     ucCDIdx = (cd_val == 0)? 0x00 : (cd_val - 4);
1907*53ee8cc1Swenshuai.xi 
1908*53ee8cc1Swenshuai.xi     //deep color setting
1909*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_HDMI_CONFIG1_00, 0x00C0, ucCDIdx << 6);
1910*53ee8cc1Swenshuai.xi 
1911*53ee8cc1Swenshuai.xi     //HDMITx phy clock
1912*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_10, 0xCC0C, 0x0000);
1913*53ee8cc1Swenshuai.xi 
1914*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_15, 0x7000, HDMITxVideoAtopSetting[ucCDIdx][idx].TXPLL_DIVSEL_POST << 12);
1915*53ee8cc1Swenshuai.xi 
1916*53ee8cc1Swenshuai.xi     //sythesizer setting
1917*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_02, (MS_U16)(HDMITxVideoAtopSetting[ucCDIdx][idx].SynthSSCSet & 0x0000FFFF));
1918*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_03, 0x0FFF, (MS_U16)((HDMITxVideoAtopSetting[ucCDIdx][idx].SynthSSCSet & 0x0FFF0000) >> 16));
1919*53ee8cc1Swenshuai.xi 
1920*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_79, 0x1003, 0x0000);
1921*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_26, 0x0100, 0x0000);
1922*53ee8cc1Swenshuai.xi 
1923*53ee8cc1Swenshuai.xi     //atop
1924*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_38, 0x0003, HDMITxVideoAtopSetting[ucCDIdx][idx].MUX_DIVSEL_POST);
1925*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3C, 0xC000, HDMITxVideoAtopSetting[ucCDIdx][idx].TXPLL_DIVSEL_POST << 14);
1926*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3C, 0x3000, HDMITxVideoAtopSetting[ucCDIdx][idx].TXPLL_DIVSEL_PIXEL << 12);
1927*53ee8cc1Swenshuai.xi 
1928*53ee8cc1Swenshuai.xi #if 0
1929*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_34, 0x3F00, HDMITxVideoAtopSetting[ucCDIdx][idx].ICTRL_PREDRV_MAIN_L012 << 8);
1930*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_35, 0x3F00, HDMITxVideoAtopSetting[ucCDIdx][idx].ICTRL_PREDRV_MAIN_L012 << 8);
1931*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_35, 0x003F, HDMITxVideoAtopSetting[ucCDIdx][idx].ICTRL_PREDRV_MAIN_L012);
1932*53ee8cc1Swenshuai.xi #else //RD suggestion
1933*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_34, 0x3F00, 0x0000);
1934*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_35, 0x3F00, 0x0000);
1935*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_35, 0x003F, 0x0000);
1936*53ee8cc1Swenshuai.xi #endif
1937*53ee8cc1Swenshuai.xi 
1938*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_30, 0x3F00, HDMITxVideoAtopSetting[ucCDIdx][idx].ICTRL_DRV_MAIN_L012 << 8);
1939*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_31, 0x3F00, HDMITxVideoAtopSetting[ucCDIdx][idx].ICTRL_DRV_MAIN_L012 << 8);
1940*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_31, 0x003F, HDMITxVideoAtopSetting[ucCDIdx][idx].ICTRL_DRV_MAIN_L012);
1941*53ee8cc1Swenshuai.xi 
1942*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3A, 0x000F, HDMITxVideoAtopSetting[ucCDIdx][idx].PD_RT);
1943*53ee8cc1Swenshuai.xi 
1944*53ee8cc1Swenshuai.xi 
1945*53ee8cc1Swenshuai.xi     // Timing regeneration
1946*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_17, BIT10|BIT13, 0x0000/*BIT10|BIT13*/); // 0: delay from DE end; 1: delay from end of h, v sync
1947*53ee8cc1Swenshuai.xi 
1948*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_02, HDMITxVideoModeTbl[idx].vs_width);
1949*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_05, HDMITxVideoModeTbl[idx].vs_delayline);
1950*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_06, HDMITxVideoModeTbl[idx].vs_delaypixel);
1951*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_07, HDMITxVideoModeTbl[idx].hs_width >> (bIs420Fmt ? 0x01 : 0x00));
1952*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_0A, HDMITxVideoModeTbl[idx].hs_delay >> (bIs420Fmt ? 0x01 : 0x00));
1953*53ee8cc1Swenshuai.xi 
1954*53ee8cc1Swenshuai.xi     //for PG
1955*53ee8cc1Swenshuai.xi     wHfront = HDMITxVideoModeTbl[idx].hs_delay;
1956*53ee8cc1Swenshuai.xi     wVfront = HDMITxVideoModeTbl[idx].vs_delayline;
1957*53ee8cc1Swenshuai.xi 
1958*53ee8cc1Swenshuai.xi     //MHal_HDMITx_Mask_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_30, 0x0003, 0x0003);
1959*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_31, (bIs420Fmt||bIsRPMode) ? (HDMITxVideoModeTbl[idx].hde_width/4 - 1) : (HDMITxVideoModeTbl[idx].hde_width/2 - 1));
1960*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_32, (bIs420Fmt||bIsRPMode) ?
1961*53ee8cc1Swenshuai.xi         ((HDMITxVideoModeTbl[idx].htotal - HDMITxVideoModeTbl[idx].hde_width)/4 - 1) : ((HDMITxVideoModeTbl[idx].htotal - HDMITxVideoModeTbl[idx].hde_width)/2 - 1));
1962*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_33, (bIs420Fmt||bIsRPMode) ? (wHfront/4 - 1) : (wHfront/2 - 1));
1963*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_34, (bIs420Fmt||bIsRPMode) ? (HDMITxVideoModeTbl[idx].hs_width/4 - 1) : (HDMITxVideoModeTbl[idx].hs_width/2 - 1));
1964*53ee8cc1Swenshuai.xi 
1965*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_35, HDMITxVideoModeTbl[idx].vde_width - 1);
1966*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_36, (HDMITxVideoModeTbl[idx].i_p_mode == E_HDMITX_VIDEO_INTERLACE_MODE) ?
1967*53ee8cc1Swenshuai.xi         ((HDMITxVideoModeTbl[idx].vtotal - HDMITxVideoModeTbl[idx].vde_width)/2 - 1) : (HDMITxVideoModeTbl[idx].vtotal - HDMITxVideoModeTbl[idx].vde_width - 1));
1968*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_37, wVfront - 1);
1969*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_VIDEO_REG_BASE, REG_VE_CONFIG_38, HDMITxVideoModeTbl[idx].vs_width - 1);
1970*53ee8cc1Swenshuai.xi 
1971*53ee8cc1Swenshuai.xi     if(!bIsHDMI20)
1972*53ee8cc1Swenshuai.xi         MHal_HDMITx_EnableSSC(ubSSCEn);
1973*53ee8cc1Swenshuai.xi 
1974*53ee8cc1Swenshuai.xi     // fifo reset
1975*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_0F, 0x0008, 0x0008);
1976*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_0F, 0x0008, 0);
1977*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_03, 0x0FFF, (MS_U16)((HDMITxVideoAtopSetting[ucCDIdx][idx].SynthSSCSet & 0x0FFF0000) >> 16));
1978*53ee8cc1Swenshuai.xi }
1979*53ee8cc1Swenshuai.xi 
1980*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
1981*53ee8cc1Swenshuai.xi /// @brief This routine will power on or off HDMITx clock (power saving)
1982*53ee8cc1Swenshuai.xi /// @param[in] bEnable: TRUE/FALSE
1983*53ee8cc1Swenshuai.xi /// @return None
1984*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_Power_OnOff(MS_BOOL bEnable)1985*53ee8cc1Swenshuai.xi void MHal_HDMITx_Power_OnOff(MS_BOOL bEnable)
1986*53ee8cc1Swenshuai.xi {
1987*53ee8cc1Swenshuai.xi     if (bEnable)
1988*53ee8cc1Swenshuai.xi     {
1989*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(CLKGEN1_REG_BASE, REG_CKG_HDMITx_CLK_28, BIT0, 0);
1990*53ee8cc1Swenshuai.xi     }
1991*53ee8cc1Swenshuai.xi     else
1992*53ee8cc1Swenshuai.xi     {
1993*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(CLKGEN1_REG_BASE, REG_CKG_HDMITx_CLK_28, BIT0, BIT0);
1994*53ee8cc1Swenshuai.xi     }
1995*53ee8cc1Swenshuai.xi }
1996*53ee8cc1Swenshuai.xi 
1997*53ee8cc1Swenshuai.xi 
MHal_HDMITx_RxBypass_Mode(MsHDMITX_INPUT_FREQ freq,MS_BOOL bflag)1998*53ee8cc1Swenshuai.xi MS_BOOL MHal_HDMITx_RxBypass_Mode(MsHDMITX_INPUT_FREQ freq, MS_BOOL bflag)
1999*53ee8cc1Swenshuai.xi {
2000*53ee8cc1Swenshuai.xi     //wilson@kano:TBD
2001*53ee8cc1Swenshuai.xi     #if 0
2002*53ee8cc1Swenshuai.xi     return FALSE;
2003*53ee8cc1Swenshuai.xi     #else
2004*53ee8cc1Swenshuai.xi     printf("[HDMITx] Bypass Mode = 0x%d\r\n", bflag);
2005*53ee8cc1Swenshuai.xi     if (bflag == TRUE)
2006*53ee8cc1Swenshuai.xi     {
2007*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY1_REG_BASE, REG_COMBOPHY1_CONFIG_3C, BIT0, BIT0); //reg_atop_en_clko_vcodiv8_syn
2008*53ee8cc1Swenshuai.xi 
2009*53ee8cc1Swenshuai.xi         //Note: change frequency tolerance if need
2010*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY0_REG_BASE, REG_COMBOPHY0_CONFIG_4C, 0xE000, 0xA000); //[13..15] reg_hdmi_clk_thr1 tolerance
2011*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY0_REG_BASE, REG_COMBOPHY0_CONFIG_4B, 0xE000, 0xA000); //[13..15] reg_hdmi_clk_thr1 tolerance
2012*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY0_REG_BASE, REG_COMBOPHY0_CONFIG_4A, 0xE000, 0xA000); //[13..15] reg_hdmi_clk_thr1 tolerance
2013*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY0_REG_BASE, REG_COMBOPHY0_CONFIG_49, 0xE000, 0xA000); //[13..15] reg_hdmi_clk_thr1 tolerance
2014*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY0_REG_BASE, REG_COMBOPHY0_CONFIG_09, 0xE000, 0xA000); //[13..15] reg_hdmi_clk_thr1 tolerance
2015*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY0_REG_BASE, REG_COMBOPHY0_CONFIG_22, 0xE000, 0xA000); //[13..15] reg_hdmi_clk_thr1 tolerance
2016*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY0_REG_BASE, REG_COMBOPHY0_CONFIG_49, 0x1FFF, 0x0C6A); //change 250Mhz -> 297Mhz
2017*53ee8cc1Swenshuai.xi 
2018*53ee8cc1Swenshuai.xi         //Enable Fifo and select input source
2019*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_10, 0x1919); //selct clock from Rx;
2020*53ee8cc1Swenshuai.xi 
2021*53ee8cc1Swenshuai.xi #if 0
2022*53ee8cc1Swenshuai.xi         if (MHal_HDMITx_Read(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_7A) & 0x00C0) //for HDMI 2.0 timing bypass mode
2023*53ee8cc1Swenshuai.xi         {
2024*53ee8cc1Swenshuai.xi             MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_11, BIT0, BIT0); //tmds clock div 2;
2025*53ee8cc1Swenshuai.xi         }
2026*53ee8cc1Swenshuai.xi #endif
2027*53ee8cc1Swenshuai.xi 
2028*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_16, 0x000E, 0x0004); //[1:0]: Lane 0 to fifo; [2]: enable
2029*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_17, 0x000E, 0x0005); //[1:0]: Lane 1 to fifo; [2]: enable
2030*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_18, 0x000E, 0x0006); //[1:0]: Lane 2 to fifo; [2]: enable
2031*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_19, 0x000E, 0x0007); //[1:0]: Lane 3 to fifo; [2]: enable
2032*53ee8cc1Swenshuai.xi 
2033*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_79, 0x1000, 0x1000); //bit repetition HW mode;
2034*53ee8cc1Swenshuai.xi 
2035*53ee8cc1Swenshuai.xi         //synthesizer setting //TBD
2036*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_10, 0x0001, 0x0001);
2037*53ee8cc1Swenshuai.xi         //ssc_set = 0x140000
2038*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_02, 0x0000); //ssc_set [15..0]
2039*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_03, 0x00FF, 0x0014);//ssc_set [7..0]
2040*53ee8cc1Swenshuai.xi 
2041*53ee8cc1Swenshuai.xi         #if 0 //with SSC clock
2042*53ee8cc1Swenshuai.xi             MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_05, 0xFFF0, ssc_step);
2043*53ee8cc1Swenshuai.xi             MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_06, 0x3000, ssc_span);
2044*53ee8cc1Swenshuai.xi         #else //without SSC clock
2045*53ee8cc1Swenshuai.xi             MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_05, 0xFFF0, 0x0000);
2046*53ee8cc1Swenshuai.xi             MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_06, 0x3FFF, 0x0000);
2047*53ee8cc1Swenshuai.xi         #endif
2048*53ee8cc1Swenshuai.xi 
2049*53ee8cc1Swenshuai.xi         //ATOP setting
2050*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_2E, 0xEA00, 0xEA00); //[9]:en_clk_pixel;[11]:en_clk_tmds;[13..15]:en_data_out
2051*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_39, 0xFFFF, 0x0000); //[11..0]: disable power down;[15:12]:pre-emphasis
2052*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_3A, 0x007F, 0x000F); //[3:0]:rterm turn off;[6:4]:disable power down
2053*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_79, 0x2001, 0x2001); //[0]:turn on HW mode; [13]: Rx to tmds bypass
2054*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_46, 0x0200, 0x0200); //[9] hdmi20 hw config mode;
2055*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_7E, 0x0200, 0x0200); //[9]: freq range tolerance up direction;
2056*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_60, 0x0001, 0x0001); //[0]: freq range reset follow rx big change;
2057*53ee8cc1Swenshuai.xi     }
2058*53ee8cc1Swenshuai.xi     else
2059*53ee8cc1Swenshuai.xi     {
2060*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY1_REG_BASE, REG_COMBOPHY1_CONFIG_3C, BIT0, 0x0000);
2061*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_10, 0x1101); //selct clock from Rx;
2062*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_11, BIT0, 0x0000); //tmds clock div 2;
2063*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_79, 0x2001, 0x0000); //[0]:turn on HW mode; [13]: Rx to tmds bypass
2064*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_46, 0x0200, 0x0000); //[9] hdmi20 hw config mode;
2065*53ee8cc1Swenshuai.xi     }
2066*53ee8cc1Swenshuai.xi 
2067*53ee8cc1Swenshuai.xi     return TRUE;
2068*53ee8cc1Swenshuai.xi 
2069*53ee8cc1Swenshuai.xi     #endif
2070*53ee8cc1Swenshuai.xi }
2071*53ee8cc1Swenshuai.xi 
2072*53ee8cc1Swenshuai.xi 
2073*53ee8cc1Swenshuai.xi /// @brief This routine will disable TMDS clock, data, and DDC... bypass mode
2074*53ee8cc1Swenshuai.xi /// @return None
2075*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_Disable_RxBypass(void)2076*53ee8cc1Swenshuai.xi MS_BOOL MHal_HDMITx_Disable_RxBypass(void)
2077*53ee8cc1Swenshuai.xi {
2078*53ee8cc1Swenshuai.xi #if 0
2079*53ee8cc1Swenshuai.xi     return FALSE;
2080*53ee8cc1Swenshuai.xi #else
2081*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMIRX_COMBOPHY0_REG_BASE, REG_COMBOPHY1_CONFIG_3C, BIT0, 0x0000);
2082*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_10, 0x1101); //selct clock from Rx;
2083*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_11, BIT0, 0x0000); //tmds clock div 2;
2084*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_79, 0x2001, 0x0000); //[0]:turn on HW mode; [13]: Rx to tmds bypass
2085*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_46, 0x0200, 0x0000); //[9] hdmi20 hw config mode;
2086*53ee8cc1Swenshuai.xi 
2087*53ee8cc1Swenshuai.xi     return TRUE;
2088*53ee8cc1Swenshuai.xi #endif
2089*53ee8cc1Swenshuai.xi }
2090*53ee8cc1Swenshuai.xi 
2091*53ee8cc1Swenshuai.xi 
2092*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
2093*53ee8cc1Swenshuai.xi /// @brief This routine will set GPIO pin for HPD
2094*53ee8cc1Swenshuai.xi /// @param[in] u8pin: GPIO0 ~ 12
2095*53ee8cc1Swenshuai.xi /// @return None
2096*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_SetHPDGpioPin(MS_U8 u8pin)2097*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetHPDGpioPin(MS_U8 u8pin)
2098*53ee8cc1Swenshuai.xi {
2099*53ee8cc1Swenshuai.xi     printf("_gHPDGpioPin = 0x%X\r\n", u8pin);
2100*53ee8cc1Swenshuai.xi     _gHPDGpioPin = u8pin;
2101*53ee8cc1Swenshuai.xi }
2102*53ee8cc1Swenshuai.xi 
2103*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
2104*53ee8cc1Swenshuai.xi /// @brief This routine return CHIP capability of DVI mode
2105*53ee8cc1Swenshuai.xi /// @return TRUE, FALSE
2106*53ee8cc1Swenshuai.xi //------------------------------------------------------------------------------
MHal_HDMITx_IsSupportDVIMode(void)2107*53ee8cc1Swenshuai.xi MS_BOOL MHal_HDMITx_IsSupportDVIMode(void)
2108*53ee8cc1Swenshuai.xi {
2109*53ee8cc1Swenshuai.xi     return TRUE;
2110*53ee8cc1Swenshuai.xi }
2111*53ee8cc1Swenshuai.xi 
2112*53ee8cc1Swenshuai.xi // *************  For customer NDS **************//
2113*53ee8cc1Swenshuai.xi 
MHal_HDMITx_Set_AVI_InfoFrame(MsHDMITX_PACKET_PROCESS packet_process,MsHDMITX_AVI_CONTENT_TYPE content_type,MS_U16 * data)2114*53ee8cc1Swenshuai.xi void MHal_HDMITx_Set_AVI_InfoFrame(MsHDMITX_PACKET_PROCESS packet_process, MsHDMITX_AVI_CONTENT_TYPE content_type, MS_U16 *data)
2115*53ee8cc1Swenshuai.xi {
2116*53ee8cc1Swenshuai.xi     MS_U16 tmp_value=0;
2117*53ee8cc1Swenshuai.xi 
2118*53ee8cc1Swenshuai.xi     if (IS_STOP_PKT(packet_process))   // Stop sending packet
2119*53ee8cc1Swenshuai.xi     {
2120*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_CFG_10, 0x0005, 0x0000);  // Stop AVI packet
2121*53ee8cc1Swenshuai.xi     }
2122*53ee8cc1Swenshuai.xi     else
2123*53ee8cc1Swenshuai.xi     {
2124*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_1_09, 0x0080, 0x80); // EIA version 2
2125*53ee8cc1Swenshuai.xi         switch(content_type)
2126*53ee8cc1Swenshuai.xi         {
2127*53ee8cc1Swenshuai.xi             case E_HDMITX_AVI_PIXEL_FROMAT:
2128*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_1_09, 0x0060, *data);
2129*53ee8cc1Swenshuai.xi 				break;
2130*53ee8cc1Swenshuai.xi             case E_HDMITX_AVI_ASPECT_RATIO:
2131*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_1_09, 0x3F1F, *data);
2132*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_2_0A, 0x0003, *(data+1));
2133*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_4_0C, 0xFFFF, *(data+2));
2134*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_5_0D, 0xFFFF, *(data+3));
2135*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_6_0E, 0xFFFF, *(data+4));
2136*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_7_0F, 0xFFFF, *(data+5));
2137*53ee8cc1Swenshuai.xi                 break;
2138*53ee8cc1Swenshuai.xi             case E_HDMITX_AVI_COLORIMETRY:
2139*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_1_09, 0xC000, *data);
2140*53ee8cc1Swenshuai.xi                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_2_0A, 0x0030, *(data+1));
2141*53ee8cc1Swenshuai.xi                 break;
2142*53ee8cc1Swenshuai.xi             default:
2143*53ee8cc1Swenshuai.xi                 break;
2144*53ee8cc1Swenshuai.xi         }
2145*53ee8cc1Swenshuai.xi 
2146*53ee8cc1Swenshuai.xi         tmp_value = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_AVI_INFOFRAME);  // Checksum
2147*53ee8cc1Swenshuai.xi         // cyclic packet
2148*53ee8cc1Swenshuai.xi         if (IS_CYCLIC_PKT(packet_process))
2149*53ee8cc1Swenshuai.xi             MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AVI_CFG_10, ( (tmp_value<<8) | (HDMITX_PACKET_AVI_FCNT<<3) | 0x0005));  // send AVI packet
2150*53ee8cc1Swenshuai.xi         // single packet
2151*53ee8cc1Swenshuai.xi         else
2152*53ee8cc1Swenshuai.xi         {
2153*53ee8cc1Swenshuai.xi             MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AVI_CFG_10, (tmp_value<<8) | 0x0001);
2154*53ee8cc1Swenshuai.xi             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1<<E_HDMITX_ACT_AVI_CMD);
2155*53ee8cc1Swenshuai.xi         }
2156*53ee8cc1Swenshuai.xi     }
2157*53ee8cc1Swenshuai.xi }
2158*53ee8cc1Swenshuai.xi 
2159*53ee8cc1Swenshuai.xi //wilson@kano
2160*53ee8cc1Swenshuai.xi //**************************************************************************
2161*53ee8cc1Swenshuai.xi //  [Function Name]:
2162*53ee8cc1Swenshuai.xi //                      MHal_HDMITx_SetGCPParameter()
2163*53ee8cc1Swenshuai.xi //  [Description]:
2164*53ee8cc1Swenshuai.xi //                      setting General Control packet attribute
2165*53ee8cc1Swenshuai.xi //  [Arguments]:
2166*53ee8cc1Swenshuai.xi //                      [stGC_PktPara] stPktPara
2167*53ee8cc1Swenshuai.xi //  [Return]:
2168*53ee8cc1Swenshuai.xi //                      void
2169*53ee8cc1Swenshuai.xi //
2170*53ee8cc1Swenshuai.xi //**************************************************************************
MHal_HDMITx_SetGCPParameter(stGC_PktPara stPktPara)2171*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetGCPParameter(stGC_PktPara stPktPara)
2172*53ee8cc1Swenshuai.xi {
2173*53ee8cc1Swenshuai.xi     gbGeneralPktList[E_HDMITX_GC_PACKET].PktPara.GCPktPara.enAVMute = stPktPara.enAVMute;
2174*53ee8cc1Swenshuai.xi     gbGeneralPktList[E_HDMITX_GC_PACKET].PktPara.GCPktPara.enColorDepInfo = stPktPara.enColorDepInfo;
2175*53ee8cc1Swenshuai.xi }
2176*53ee8cc1Swenshuai.xi 
2177*53ee8cc1Swenshuai.xi //**************************************************************************
2178*53ee8cc1Swenshuai.xi //  [Function Name]:
2179*53ee8cc1Swenshuai.xi //                      MHal_HDMITx_SetPktAttribute()
2180*53ee8cc1Swenshuai.xi //  [Description]:
2181*53ee8cc1Swenshuai.xi //                      configure settings to corresponding packet
2182*53ee8cc1Swenshuai.xi //  [Arguments]:
2183*53ee8cc1Swenshuai.xi //                      [MsHDMITX_PACKET_TYPE] enPktType
2184*53ee8cc1Swenshuai.xi //                      [MS_BOOL] bEnUserDef
2185*53ee8cc1Swenshuai.xi //                      [MS_U8] u8FrmCntNum
2186*53ee8cc1Swenshuai.xi //                      [MsHDMITX_PACKET_PROCESS] enPktCtrl
2187*53ee8cc1Swenshuai.xi //  [Return]:
2188*53ee8cc1Swenshuai.xi //                      void
2189*53ee8cc1Swenshuai.xi //
2190*53ee8cc1Swenshuai.xi //**************************************************************************
MHal_HDMITx_SetPktAttribute(MsHDMITX_PACKET_TYPE enPktType,MS_BOOL bEnUserDef,MS_U8 u8FrmCntNum,MsHDMITX_PACKET_PROCESS enPktCtrl)2191*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetPktAttribute(MsHDMITX_PACKET_TYPE enPktType, MS_BOOL bEnUserDef, MS_U8 u8FrmCntNum, MsHDMITX_PACKET_PROCESS enPktCtrl)
2192*53ee8cc1Swenshuai.xi {
2193*53ee8cc1Swenshuai.xi 	if (enPktType & 0x80) //infoframe packet type
2194*53ee8cc1Swenshuai.xi 	{
2195*53ee8cc1Swenshuai.xi 		gbInfoFrmPktList[enPktType & (~0x80)].EnableUserDef = bEnUserDef;
2196*53ee8cc1Swenshuai.xi 		gbInfoFrmPktList[enPktType & (~0x80)].FrmCntNum = u8FrmCntNum;
2197*53ee8cc1Swenshuai.xi 		gbInfoFrmPktList[enPktType & (~0x80)].enPktCtrl = enPktCtrl;
2198*53ee8cc1Swenshuai.xi 	}
2199*53ee8cc1Swenshuai.xi 	else
2200*53ee8cc1Swenshuai.xi 	{
2201*53ee8cc1Swenshuai.xi 		gbGeneralPktList[enPktType].EnableUserDef = bEnUserDef;
2202*53ee8cc1Swenshuai.xi 		gbGeneralPktList[enPktType].FrmCntNum = u8FrmCntNum;
2203*53ee8cc1Swenshuai.xi 		gbGeneralPktList[enPktType].enPktCtrl = enPktCtrl;
2204*53ee8cc1Swenshuai.xi 	}
2205*53ee8cc1Swenshuai.xi }
2206*53ee8cc1Swenshuai.xi 
2207*53ee8cc1Swenshuai.xi //**************************************************************************
2208*53ee8cc1Swenshuai.xi //  [Function Name]:
2209*53ee8cc1Swenshuai.xi //                      MHal_HDMITx_SetAVIInfoParameter()
2210*53ee8cc1Swenshuai.xi //  [Description]:
2211*53ee8cc1Swenshuai.xi //                      Assign content to AVI Infoframe packet
2212*53ee8cc1Swenshuai.xi //  [Arguments]:
2213*53ee8cc1Swenshuai.xi //                      [stAVIInfo_PktPara] stPktPara
2214*53ee8cc1Swenshuai.xi //  [Return]:
2215*53ee8cc1Swenshuai.xi //                      void
2216*53ee8cc1Swenshuai.xi //
2217*53ee8cc1Swenshuai.xi //**************************************************************************
MHal_HDMITx_SetAVIInfoParameter(stAVIInfo_PktPara stPktPara)2218*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetAVIInfoParameter(stAVIInfo_PktPara stPktPara)
2219*53ee8cc1Swenshuai.xi {
2220*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.A0Value = stPktPara.A0Value;
2221*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enableAFDoverWrite = stPktPara.enableAFDoverWrite;
2222*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enColorFmt = stPktPara.enColorFmt;
2223*53ee8cc1Swenshuai.xi     gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enExtColorimetry = stPktPara.enExtColorimetry;
2224*53ee8cc1Swenshuai.xi     gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enColorimetry = stPktPara.enColorimetry;
2225*53ee8cc1Swenshuai.xi     gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enYCCQuantRange = stPktPara.enYCCQuantRange;
2226*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enVidTiming = stPktPara.enVidTiming;
2227*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enAFDRatio = stPktPara.enAFDRatio;
2228*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enScanInfo = stPktPara.enScanInfo;
2229*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AVI_INFOFRAME & (~0x80)].PktPara.AVIInfoPktPara.enAspectRatio = stPktPara.enAspectRatio;
2230*53ee8cc1Swenshuai.xi }
2231*53ee8cc1Swenshuai.xi 
2232*53ee8cc1Swenshuai.xi //**************************************************************************
2233*53ee8cc1Swenshuai.xi //  [Function Name]:
2234*53ee8cc1Swenshuai.xi //                      MHal_HDMITx_SetVSInfoParameter()
2235*53ee8cc1Swenshuai.xi //  [Description]:
2236*53ee8cc1Swenshuai.xi //                      Assign content to VendorSpecific Infoframe packet
2237*53ee8cc1Swenshuai.xi //  [Arguments]:
2238*53ee8cc1Swenshuai.xi //                      [stVSInfo_PktPara] stPketPara
2239*53ee8cc1Swenshuai.xi //  [Return]:
2240*53ee8cc1Swenshuai.xi //                      void
2241*53ee8cc1Swenshuai.xi //
2242*53ee8cc1Swenshuai.xi //**************************************************************************
MHal_HDMITx_SetVSInfoParameter(stVSInfo_PktPara stPktPara)2243*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetVSInfoParameter(stVSInfo_PktPara stPktPara)
2244*53ee8cc1Swenshuai.xi {
2245*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_VS_INFOFRAME & (~0x80)].PktPara.VSInfoPktPara.en3DStruct = stPktPara.en3DStruct;
2246*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_VS_INFOFRAME & (~0x80)].PktPara.VSInfoPktPara.en4k2kVIC = stPktPara.en4k2kVIC;
2247*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_VS_INFOFRAME & (~0x80)].PktPara.VSInfoPktPara.enVSFmt = stPktPara.enVSFmt;
2248*53ee8cc1Swenshuai.xi }
2249*53ee8cc1Swenshuai.xi 
2250*53ee8cc1Swenshuai.xi //**************************************************************************
2251*53ee8cc1Swenshuai.xi //  [Function Name]:
2252*53ee8cc1Swenshuai.xi //                      MHal_HDMITx_SetVSInfoParameter()
2253*53ee8cc1Swenshuai.xi //  [Description]:
2254*53ee8cc1Swenshuai.xi //                      Assign content to VendorSpecific Infoframe packet
2255*53ee8cc1Swenshuai.xi //  [Arguments]:
2256*53ee8cc1Swenshuai.xi //                      [stVSInfo_PktPara] stPketPara
2257*53ee8cc1Swenshuai.xi //  [Return]:
2258*53ee8cc1Swenshuai.xi //                      void
2259*53ee8cc1Swenshuai.xi //
2260*53ee8cc1Swenshuai.xi //**************************************************************************
MHal_HDMITx_SetAudioInfoParameter(stAUDInfo_PktPara stPktPara)2261*53ee8cc1Swenshuai.xi void MHal_HDMITx_SetAudioInfoParameter(stAUDInfo_PktPara stPktPara)
2262*53ee8cc1Swenshuai.xi {
2263*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AUDIO_INFOFRAME & (~0x80)].PktPara.AUDInfoPktPara.enAudChCnt = stPktPara.enAudChCnt;
2264*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AUDIO_INFOFRAME & (~0x80)].PktPara.AUDInfoPktPara.enAudType = stPktPara.enAudType;
2265*53ee8cc1Swenshuai.xi 	gbInfoFrmPktList[E_HDMITX_AUDIO_INFOFRAME & (~0x80)].PktPara.AUDInfoPktPara.enAudFreq = stPktPara.enAudFreq;
2266*53ee8cc1Swenshuai.xi }
2267*53ee8cc1Swenshuai.xi 
2268*53ee8cc1Swenshuai.xi //**************************************************************************
2269*53ee8cc1Swenshuai.xi //  [Function Name]:
2270*53ee8cc1Swenshuai.xi //                      MHal_HDMITx_SendPacket()
2271*53ee8cc1Swenshuai.xi //  [Description]:
2272*53ee8cc1Swenshuai.xi //                      configure  packet content and process according to user define or defalut setting
2273*53ee8cc1Swenshuai.xi //  [Arguments]:
2274*53ee8cc1Swenshuai.xi //                      [MsHDMITX_PACKET_TYPE] enPktType
2275*53ee8cc1Swenshuai.xi //  [Return]:
2276*53ee8cc1Swenshuai.xi //                      void
2277*53ee8cc1Swenshuai.xi //
2278*53ee8cc1Swenshuai.xi //**************************************************************************
MHal_HDMITx_SendPacket(MsHDMITX_PACKET_TYPE enPktType,MsHDMITX_PACKET_PROCESS packet_process)2279*53ee8cc1Swenshuai.xi void MHal_HDMITx_SendPacket(MsHDMITX_PACKET_TYPE enPktType, MsHDMITX_PACKET_PROCESS packet_process)
2280*53ee8cc1Swenshuai.xi {
2281*53ee8cc1Swenshuai.xi 	if (enPktType & 0x80) //info frame packet
2282*53ee8cc1Swenshuai.xi 	{
2283*53ee8cc1Swenshuai.xi 		MS_U8 ucInfoPktType = enPktType & (~0x80);
2284*53ee8cc1Swenshuai.xi 		MS_U8 ucChkSum = 0;
2285*53ee8cc1Swenshuai.xi 
2286*53ee8cc1Swenshuai.xi         gbInfoFrmPktList[ucInfoPktType].enPktCtrl = packet_process;
2287*53ee8cc1Swenshuai.xi 
2288*53ee8cc1Swenshuai.xi 		switch (enPktType)
2289*53ee8cc1Swenshuai.xi 		{
2290*53ee8cc1Swenshuai.xi 			case E_HDMITX_VS_INFOFRAME:
2291*53ee8cc1Swenshuai.xi 				if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_STOP_PACKET)
2292*53ee8cc1Swenshuai.xi 				{
2293*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_CFG_35, 0x0005, 0x0000);
2294*53ee8cc1Swenshuai.xi 				}
2295*53ee8cc1Swenshuai.xi 				else
2296*53ee8cc1Swenshuai.xi 				{
2297*53ee8cc1Swenshuai.xi 					if (gbInfoFrmPktList[ucInfoPktType].EnableUserDef == TRUE)
2298*53ee8cc1Swenshuai.xi 					{
2299*53ee8cc1Swenshuai.xi 						ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_VS_INFOFRAME);
2300*53ee8cc1Swenshuai.xi 
2301*53ee8cc1Swenshuai.xi 						if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2302*53ee8cc1Swenshuai.xi 						{
2303*53ee8cc1Swenshuai.xi 							MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_VS_CFG_35, (ucChkSum << 8) | 0x0001);
2304*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_VSP_CMD);
2305*53ee8cc1Swenshuai.xi 						}
2306*53ee8cc1Swenshuai.xi 						else
2307*53ee8cc1Swenshuai.xi 						{
2308*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_VS_CFG_35, ((ucChkSum<<8) | (gbGeneralPktList[ucInfoPktType].FrmCntNum << 3) | 0x0005));
2309*53ee8cc1Swenshuai.xi 						}
2310*53ee8cc1Swenshuai.xi 					}
2311*53ee8cc1Swenshuai.xi 					else
2312*53ee8cc1Swenshuai.xi 					{
2313*53ee8cc1Swenshuai.xi 						//fill IEEE HDMI tag
2314*53ee8cc1Swenshuai.xi 						MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_1_27, 0xFFFF, 0x0C03);
2315*53ee8cc1Swenshuai.xi 
2316*53ee8cc1Swenshuai.xi 						//check content
2317*53ee8cc1Swenshuai.xi 						if (gbInfoFrmPktList[ucInfoPktType].PktPara.VSInfoPktPara.enVSFmt == E_HDMITX_VIDEO_VS_3D)
2318*53ee8cc1Swenshuai.xi 						{
2319*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_2_28, 0xE000, E_HDMITX_VIDEO_VS_3D << 13);  // video format
2320*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_3_29, 0x00FF, (gbInfoFrmPktList[ucInfoPktType].PktPara.VSInfoPktPara.en3DStruct) << 4);  // 3D structure
2321*53ee8cc1Swenshuai.xi 						}
2322*53ee8cc1Swenshuai.xi 						else if (gbInfoFrmPktList[ucInfoPktType].PktPara.VSInfoPktPara.enVSFmt == E_HDMITX_VIDEO_VS_4k_2k)
2323*53ee8cc1Swenshuai.xi 						{
2324*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_2_28, 0xE000, E_HDMITX_VIDEO_VS_4k_2k << 13);  // video format
2325*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_3_29, 0x00FF, (gbInfoFrmPktList[ucInfoPktType].PktPara.VSInfoPktPara.en4k2kVIC));	// 4k2k vic
2326*53ee8cc1Swenshuai.xi 						}
2327*53ee8cc1Swenshuai.xi 						else
2328*53ee8cc1Swenshuai.xi 						{
2329*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_2_28, 0xE000, 0);  // video format
2330*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_VS_3_29, 0x00FF, 0);
2331*53ee8cc1Swenshuai.xi 						}
2332*53ee8cc1Swenshuai.xi 
2333*53ee8cc1Swenshuai.xi 						ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_VS_INFOFRAME);
2334*53ee8cc1Swenshuai.xi 
2335*53ee8cc1Swenshuai.xi 						if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2336*53ee8cc1Swenshuai.xi 						{
2337*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_VS_CFG_35, (ucChkSum << 8) | 0x0001);
2338*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_VSP_CMD);
2339*53ee8cc1Swenshuai.xi 						}
2340*53ee8cc1Swenshuai.xi 						else
2341*53ee8cc1Swenshuai.xi 						{
2342*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_VS_CFG_35, ((ucChkSum << 8) | (HDMITX_PACKET_VS_FCNT << 3) | 0x0005));
2343*53ee8cc1Swenshuai.xi 						}
2344*53ee8cc1Swenshuai.xi 					}
2345*53ee8cc1Swenshuai.xi 				}
2346*53ee8cc1Swenshuai.xi 			break;
2347*53ee8cc1Swenshuai.xi 
2348*53ee8cc1Swenshuai.xi     		case E_HDMITX_AVI_INFOFRAME:
2349*53ee8cc1Swenshuai.xi 				if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_STOP_PACKET)
2350*53ee8cc1Swenshuai.xi 				{
2351*53ee8cc1Swenshuai.xi 				    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_CFG_10, 0x0005, 0x0000);
2352*53ee8cc1Swenshuai.xi 				}
2353*53ee8cc1Swenshuai.xi 				else
2354*53ee8cc1Swenshuai.xi 				{
2355*53ee8cc1Swenshuai.xi                     if (gbInfoFrmPktList[ucInfoPktType].EnableUserDef == TRUE)
2356*53ee8cc1Swenshuai.xi                     {
2357*53ee8cc1Swenshuai.xi                         ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_AVI_INFOFRAME);
2358*53ee8cc1Swenshuai.xi 
2359*53ee8cc1Swenshuai.xi     					if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2360*53ee8cc1Swenshuai.xi     					{
2361*53ee8cc1Swenshuai.xi     						MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AVI_CFG_10, (ucChkSum << 8) | 0x0001);
2362*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_AVI_CMD);
2363*53ee8cc1Swenshuai.xi     					}
2364*53ee8cc1Swenshuai.xi     					else
2365*53ee8cc1Swenshuai.xi     					{
2366*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AVI_CFG_10, ((ucChkSum << 8) | (gbInfoFrmPktList[ucInfoPktType].FrmCntNum << 3) | 0x0005));
2367*53ee8cc1Swenshuai.xi     					}
2368*53ee8cc1Swenshuai.xi                     }
2369*53ee8cc1Swenshuai.xi                     else
2370*53ee8cc1Swenshuai.xi                     {
2371*53ee8cc1Swenshuai.xi     					MS_U8 ucPktVal = 0;
2372*53ee8cc1Swenshuai.xi 
2373*53ee8cc1Swenshuai.xi     					//Y2, Y1, Y0: RGB, YCbCr 422, 444, 420
2374*53ee8cc1Swenshuai.xi     					ucPktVal = (gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enColorFmt << 5);// | 0x10;
2375*53ee8cc1Swenshuai.xi     					//A0 field
2376*53ee8cc1Swenshuai.xi     					ucPktVal |= ((gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.A0Value == 0x01) ? 0x10 : 0x00);
2377*53ee8cc1Swenshuai.xi     					//S1, S0 field
2378*53ee8cc1Swenshuai.xi     					ucPktVal |= (gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enScanInfo);
2379*53ee8cc1Swenshuai.xi 
2380*53ee8cc1Swenshuai.xi     					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_1_09, 0x00FF, (MS_U16)ucPktVal); //MDrv_WriteByte(REG_HDMITX_09_L, ucPktVal);
2381*53ee8cc1Swenshuai.xi 
2382*53ee8cc1Swenshuai.xi     					//C1, C0, M1, M0
2383*53ee8cc1Swenshuai.xi     					if ((gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming >= E_HDMITX_RES_720x480i) &&
2384*53ee8cc1Swenshuai.xi     						(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming <= E_HDMITX_RES_720x576p))
2385*53ee8cc1Swenshuai.xi     					{
2386*53ee8cc1Swenshuai.xi     						ucPktVal = HDMITX_AviCmrTbl[gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming];
2387*53ee8cc1Swenshuai.xi     						ucPktVal |= (gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enAspectRatio << 4);
2388*53ee8cc1Swenshuai.xi     					}
2389*53ee8cc1Swenshuai.xi     					else
2390*53ee8cc1Swenshuai.xi     					{
2391*53ee8cc1Swenshuai.xi     						//HD timing is always 16:9
2392*53ee8cc1Swenshuai.xi     						ucPktVal = HDMITX_AviCmrTbl[gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming];
2393*53ee8cc1Swenshuai.xi     					}
2394*53ee8cc1Swenshuai.xi 
2395*53ee8cc1Swenshuai.xi     					//R3, R2, R1, R0: active porting aspect ration
2396*53ee8cc1Swenshuai.xi     					if (gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enableAFDoverWrite == TRUE)
2397*53ee8cc1Swenshuai.xi     					{
2398*53ee8cc1Swenshuai.xi     						ucPktVal |= (gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enAFDRatio & 0x0F);
2399*53ee8cc1Swenshuai.xi     					}
2400*53ee8cc1Swenshuai.xi 
2401*53ee8cc1Swenshuai.xi                         //ucPktVal |= ((MS_U8)gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enExtColorimetry == 0) ? 0 : 0xC0; //set [C1, C0] = [1, 1]
2402*53ee8cc1Swenshuai.xi 
2403*53ee8cc1Swenshuai.xi                         if(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enColorimetry != E_HDMITX_COLORIMETRY_MAX)
2404*53ee8cc1Swenshuai.xi                         {
2405*53ee8cc1Swenshuai.xi                             ucPktVal = (ucPktVal & 0x3F) | ( ((MS_U8)gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enColorimetry & 0x03) << 6);
2406*53ee8cc1Swenshuai.xi                         }
2407*53ee8cc1Swenshuai.xi 
2408*53ee8cc1Swenshuai.xi     					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_1_09, 0xFF00, ucPktVal << 8); //MDrv_WriteByte(REG_HDMITX_09_H, ucPktVal);
2409*53ee8cc1Swenshuai.xi 
2410*53ee8cc1Swenshuai.xi                         //EC0, EC1, EC2
2411*53ee8cc1Swenshuai.xi                         ucPktVal = (MS_U8)gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enExtColorimetry;
2412*53ee8cc1Swenshuai.xi                         ucPktVal = (ucPktVal > 6) ? 6 : ucPktVal; //BT2020 RGB & BT2020 YCbCr share same value 6; 7 is reserved;
2413*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_2_0A, 0x0070, ucPktVal << 4); //MDrv_WriteByteMask(REG_HDMITX_0A_L, ucPktVal << 4, 0x70);
2414*53ee8cc1Swenshuai.xi 
2415*53ee8cc1Swenshuai.xi                                         if(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enColorFmt == E_HDMITX_VIDEO_COLOR_RGB444)
2416*53ee8cc1Swenshuai.xi                                         {
2417*53ee8cc1Swenshuai.xi                                             //Q1, Q0
2418*53ee8cc1Swenshuai.xi                                             if(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enYCCQuantRange == E_HDMITX_YCC_QUANT_LIMIT)
2419*53ee8cc1Swenshuai.xi                                             {
2420*53ee8cc1Swenshuai.xi                                                 ucPktVal = 1;
2421*53ee8cc1Swenshuai.xi                                             }
2422*53ee8cc1Swenshuai.xi                                             else if(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enYCCQuantRange == E_HDMITX_YCC_QUANT_FULL)
2423*53ee8cc1Swenshuai.xi                                             {
2424*53ee8cc1Swenshuai.xi                                                 ucPktVal = 2;
2425*53ee8cc1Swenshuai.xi                                             }
2426*53ee8cc1Swenshuai.xi                                             else
2427*53ee8cc1Swenshuai.xi                                             {
2428*53ee8cc1Swenshuai.xi                                                 ucPktVal = 0;
2429*53ee8cc1Swenshuai.xi                                             }
2430*53ee8cc1Swenshuai.xi 
2431*53ee8cc1Swenshuai.xi                                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_2_0A, 0x000C, ucPktVal << 2);
2432*53ee8cc1Swenshuai.xi                                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_3_0B, 0x00C0, 0x00);
2433*53ee8cc1Swenshuai.xi                                         }
2434*53ee8cc1Swenshuai.xi                                         else
2435*53ee8cc1Swenshuai.xi                                         {
2436*53ee8cc1Swenshuai.xi                                             //YQ1, YQ0
2437*53ee8cc1Swenshuai.xi                                             if(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enYCCQuantRange == E_HDMITX_YCC_QUANT_LIMIT)
2438*53ee8cc1Swenshuai.xi                                             {
2439*53ee8cc1Swenshuai.xi                                                 ucPktVal = 0;
2440*53ee8cc1Swenshuai.xi                                             }
2441*53ee8cc1Swenshuai.xi                                             else if(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enYCCQuantRange == E_HDMITX_YCC_QUANT_FULL)
2442*53ee8cc1Swenshuai.xi                                             {
2443*53ee8cc1Swenshuai.xi                                                 ucPktVal = 1;
2444*53ee8cc1Swenshuai.xi                                             }
2445*53ee8cc1Swenshuai.xi                                             else
2446*53ee8cc1Swenshuai.xi                                             {
2447*53ee8cc1Swenshuai.xi                                                 ucPktVal = 3;
2448*53ee8cc1Swenshuai.xi                                             }
2449*53ee8cc1Swenshuai.xi 
2450*53ee8cc1Swenshuai.xi                                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_2_0A, 0x000C, 0x00);
2451*53ee8cc1Swenshuai.xi                                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_3_0B, 0x00C0, ucPktVal << 6);
2452*53ee8cc1Swenshuai.xi                                         }
2453*53ee8cc1Swenshuai.xi 
2454*53ee8cc1Swenshuai.xi     					//VIC code: VIC code shoud +1 if aspect ration is 16:9
2455*53ee8cc1Swenshuai.xi     					ucPktVal = HDMITX_AviVicTbl[gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming];
2456*53ee8cc1Swenshuai.xi 
2457*53ee8cc1Swenshuai.xi     					if (((gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming >= E_HDMITX_RES_720x480i) &&
2458*53ee8cc1Swenshuai.xi     						(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming <= E_HDMITX_RES_720x576p)) &&
2459*53ee8cc1Swenshuai.xi     						(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enAspectRatio == E_HDMITX_VIDEO_AR_16_9))
2460*53ee8cc1Swenshuai.xi     					{
2461*53ee8cc1Swenshuai.xi     						ucPktVal += 1;
2462*53ee8cc1Swenshuai.xi     					}
2463*53ee8cc1Swenshuai.xi                         else if (gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enAspectRatio == E_HDMITX_VIDEO_AR_21_9)
2464*53ee8cc1Swenshuai.xi                         {
2465*53ee8cc1Swenshuai.xi                             MS_U8 AR21_9MappingTbl[14][2] = {
2466*53ee8cc1Swenshuai.xi                                     {60, 65},
2467*53ee8cc1Swenshuai.xi                                     {61, 66},
2468*53ee8cc1Swenshuai.xi                                     {62, 67},
2469*53ee8cc1Swenshuai.xi                                     {19, 68},
2470*53ee8cc1Swenshuai.xi                                     { 4, 69},
2471*53ee8cc1Swenshuai.xi                                     {41, 70},
2472*53ee8cc1Swenshuai.xi                                     {47, 71},
2473*53ee8cc1Swenshuai.xi                                     {32, 72},
2474*53ee8cc1Swenshuai.xi                                     {33, 73},
2475*53ee8cc1Swenshuai.xi                                     {34, 74},
2476*53ee8cc1Swenshuai.xi                                     {31, 75},
2477*53ee8cc1Swenshuai.xi                                     {16, 76},
2478*53ee8cc1Swenshuai.xi                                     {64, 77},
2479*53ee8cc1Swenshuai.xi                                     {63, 78}
2480*53ee8cc1Swenshuai.xi                                 };
2481*53ee8cc1Swenshuai.xi 
2482*53ee8cc1Swenshuai.xi                             if ((ucPktVal >= 93) && (ucPktVal <= 97))//3840*2160p@24 ~ 3840*2160@60
2483*53ee8cc1Swenshuai.xi                             {
2484*53ee8cc1Swenshuai.xi                                 ucPktVal += 10;
2485*53ee8cc1Swenshuai.xi                             }
2486*53ee8cc1Swenshuai.xi                             else if ((gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming >= 17) &&\
2487*53ee8cc1Swenshuai.xi                                 (gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming <= 19))
2488*53ee8cc1Swenshuai.xi                             {
2489*53ee8cc1Swenshuai.xi                                 ucPktVal += (103 + (gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming - 17));
2490*53ee8cc1Swenshuai.xi                             }
2491*53ee8cc1Swenshuai.xi                             else if ((ucPktVal > 78) && (ucPktVal <= 92))
2492*53ee8cc1Swenshuai.xi                             {
2493*53ee8cc1Swenshuai.xi                                 //do nothing;
2494*53ee8cc1Swenshuai.xi                             }
2495*53ee8cc1Swenshuai.xi                             else
2496*53ee8cc1Swenshuai.xi                             {
2497*53ee8cc1Swenshuai.xi                                 MS_U8 i = 0;
2498*53ee8cc1Swenshuai.xi                                 MS_BOOL bValidVIC = FALSE;
2499*53ee8cc1Swenshuai.xi 
2500*53ee8cc1Swenshuai.xi                                 for ( i = 0; i < 14; i++ )
2501*53ee8cc1Swenshuai.xi                                 {
2502*53ee8cc1Swenshuai.xi                                     if (AR21_9MappingTbl[i][0] == ucPktVal)
2503*53ee8cc1Swenshuai.xi                                     {
2504*53ee8cc1Swenshuai.xi                                         ucPktVal = AR21_9MappingTbl[i][1];
2505*53ee8cc1Swenshuai.xi                                         bValidVIC = TRUE;
2506*53ee8cc1Swenshuai.xi                                         break;
2507*53ee8cc1Swenshuai.xi                                     }
2508*53ee8cc1Swenshuai.xi                                 }
2509*53ee8cc1Swenshuai.xi 
2510*53ee8cc1Swenshuai.xi                                 if (!bValidVIC)
2511*53ee8cc1Swenshuai.xi                                 {
2512*53ee8cc1Swenshuai.xi                                     printf("%s :: Invalid VIC Code for 21:9 Aspect Ratio!!!\r\n", __FUNCTION__);
2513*53ee8cc1Swenshuai.xi                                 }
2514*53ee8cc1Swenshuai.xi                             }
2515*53ee8cc1Swenshuai.xi                         }
2516*53ee8cc1Swenshuai.xi 
2517*53ee8cc1Swenshuai.xi     					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_2_0A, 0x7F00, ucPktVal << 8); //MDrv_WriteByte(REG_HDMITX_0A_H, (ucPktVal & 0x7F));
2518*53ee8cc1Swenshuai.xi 
2519*53ee8cc1Swenshuai.xi     					//check repetition
2520*53ee8cc1Swenshuai.xi     					if ((HDMITxVideoModeTbl[gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming].i_p_mode == E_HDMITX_VIDEO_INTERLACE_MODE) &&
2521*53ee8cc1Swenshuai.xi     						(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enVidTiming <= E_HDMITX_RES_720x576i))
2522*53ee8cc1Swenshuai.xi     					{
2523*53ee8cc1Swenshuai.xi     						MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_3_0B, 0x000F, 0x0001); //MDrv_WriteByteMask(REG_HDMITX_0B_L, 0x01, 0x0F);
2524*53ee8cc1Swenshuai.xi     					}
2525*53ee8cc1Swenshuai.xi     					else
2526*53ee8cc1Swenshuai.xi     					{
2527*53ee8cc1Swenshuai.xi     						MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_3_0B, 0x000F, 0x0000); //MDrv_WriteByteMask(REG_HDMITX_0B_L, 0x00, 0x0F);
2528*53ee8cc1Swenshuai.xi     					}
2529*53ee8cc1Swenshuai.xi 
2530*53ee8cc1Swenshuai.xi                         //YQ1, YQ0
2531*53ee8cc1Swenshuai.xi                         //MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_3_0B, 0x00C0, (MS_U8)(gbInfoFrmPktList[ucInfoPktType].PktPara.AVIInfoPktPara.enYCCQuantRange << 6));
2532*53ee8cc1Swenshuai.xi 
2533*53ee8cc1Swenshuai.xi     					//AVI version
2534*53ee8cc1Swenshuai.xi     					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AVI_7_0F, 0x0300, (MS_U16)(HDMITX_AVI_INFO_PKT_VER << 8));
2535*53ee8cc1Swenshuai.xi     					//MDrv_WriteByteMask(REG_HDMITX_0F_H, HDMITX_AVI_INFO_PKT_VER, 0x03);
2536*53ee8cc1Swenshuai.xi 
2537*53ee8cc1Swenshuai.xi     					ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_AVI_INFOFRAME);
2538*53ee8cc1Swenshuai.xi 
2539*53ee8cc1Swenshuai.xi     					if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2540*53ee8cc1Swenshuai.xi     					{
2541*53ee8cc1Swenshuai.xi     						MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AVI_CFG_10, (ucChkSum << 8) | 0x0001);
2542*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_AVI_CMD);
2543*53ee8cc1Swenshuai.xi     					}
2544*53ee8cc1Swenshuai.xi     					else
2545*53ee8cc1Swenshuai.xi     					{
2546*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AVI_CFG_10, ((ucChkSum << 8) | (HDMITX_PACKET_AVI_FCNT << 3) | 0x0005));
2547*53ee8cc1Swenshuai.xi 							//MDrv_Write2Byte(REG_HDMITX_10_L, 0x05 | (ucChkSum << 8) | (HDMITX_PACKET_AVI_FCNT << 3));
2548*53ee8cc1Swenshuai.xi     					}
2549*53ee8cc1Swenshuai.xi                     }
2550*53ee8cc1Swenshuai.xi 				}
2551*53ee8cc1Swenshuai.xi 			break;
2552*53ee8cc1Swenshuai.xi 
2553*53ee8cc1Swenshuai.xi     		case E_HDMITX_SPD_INFOFRAME:
2554*53ee8cc1Swenshuai.xi 				if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_STOP_PACKET)
2555*53ee8cc1Swenshuai.xi 				{
2556*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_SPD_CFG_22, 0x0005, 0x0000); //MDrv_WriteByteMask(REG_HDMITX_22_L, 0x00, 0x05);
2557*53ee8cc1Swenshuai.xi 				}
2558*53ee8cc1Swenshuai.xi 				else
2559*53ee8cc1Swenshuai.xi 				{
2560*53ee8cc1Swenshuai.xi 					if (gbInfoFrmPktList[ucInfoPktType].EnableUserDef == TRUE)
2561*53ee8cc1Swenshuai.xi 					{
2562*53ee8cc1Swenshuai.xi 						ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_SPD_INFOFRAME);
2563*53ee8cc1Swenshuai.xi 
2564*53ee8cc1Swenshuai.xi 						if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2565*53ee8cc1Swenshuai.xi 						{
2566*53ee8cc1Swenshuai.xi 							MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_SPD_CFG_22, (ucChkSum << 8) | 0x0001);
2567*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_SPD_CMD);
2568*53ee8cc1Swenshuai.xi 						}
2569*53ee8cc1Swenshuai.xi 						else
2570*53ee8cc1Swenshuai.xi 						{
2571*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_SPD_CFG_22, ((ucChkSum << 8) | (gbInfoFrmPktList[ucInfoPktType].FrmCntNum << 3) | 0x0005));
2572*53ee8cc1Swenshuai.xi 							//MDrv_Write2Byte(REG_HDMITX_22_L, 0x05 | (ucChkSum << 8) | (gbInfoFrmPktList[ucInfoPktType].FrmCntNum << 3));
2573*53ee8cc1Swenshuai.xi 						}
2574*53ee8cc1Swenshuai.xi 					}
2575*53ee8cc1Swenshuai.xi 					else
2576*53ee8cc1Swenshuai.xi 					{
2577*53ee8cc1Swenshuai.xi 						MS_U8 i = 0;
2578*53ee8cc1Swenshuai.xi                         MS_U8 ucPktVal = 0;
2579*53ee8cc1Swenshuai.xi 
2580*53ee8cc1Swenshuai.xi                         for (i = 0; i < ((HDMITX_SPD_INFO_PKT_LEN + 1) >> 1); i++)
2581*53ee8cc1Swenshuai.xi                         {
2582*53ee8cc1Swenshuai.xi                             if (i < 4)  // vendor name
2583*53ee8cc1Swenshuai.xi                             {
2584*53ee8cc1Swenshuai.xi                                 ucPktVal = (HDMITX_VendorName[2*i+1]<<8) | HDMITX_VendorName[2*i];
2585*53ee8cc1Swenshuai.xi                                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_SPD_1_15+i, 0x7F7F, ucPktVal);
2586*53ee8cc1Swenshuai.xi                             }
2587*53ee8cc1Swenshuai.xi                             else if ((i >= 4) && (i < 12))  // product description
2588*53ee8cc1Swenshuai.xi                             {
2589*53ee8cc1Swenshuai.xi                                 ucPktVal = (HDMITX_ProductName[2*(i-4)+1]<<8) | HDMITX_ProductName[2*(i-4)];
2590*53ee8cc1Swenshuai.xi                                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_SPD_5_19+(i-4), 0x7F7F, ucPktVal);
2591*53ee8cc1Swenshuai.xi                             }
2592*53ee8cc1Swenshuai.xi                             else  // source device information
2593*53ee8cc1Swenshuai.xi                             {
2594*53ee8cc1Swenshuai.xi                                 MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_SPD_13_21, 0x00FF, HDMITX_PACKET_SPD_SDI);
2595*53ee8cc1Swenshuai.xi                             }
2596*53ee8cc1Swenshuai.xi                         }
2597*53ee8cc1Swenshuai.xi 
2598*53ee8cc1Swenshuai.xi                         #if 0
2599*53ee8cc1Swenshuai.xi 						for ( i = 0; i < (HDMITX_SPD_INFO_PKT_LEN - 1); i++ )
2600*53ee8cc1Swenshuai.xi 						{
2601*53ee8cc1Swenshuai.xi 							if ( i < 8 )
2602*53ee8cc1Swenshuai.xi 								MDrv_WriteByte((REG_HDMITX_15_L + i), gbHDMITX_VendorName[i]);
2603*53ee8cc1Swenshuai.xi 							else
2604*53ee8cc1Swenshuai.xi 								MDrv_WriteByte((REG_HDMITX_15_L + i), gbHDMITX_ProductName[i-8]);
2605*53ee8cc1Swenshuai.xi 						}
2606*53ee8cc1Swenshuai.xi 
2607*53ee8cc1Swenshuai.xi 						MDrv_WriteByte(REG_HDMITX_21_L, 0x01); //SPD infoframe, byte25: source information: 0x01 = Digital STB
2608*53ee8cc1Swenshuai.xi                         #endif
2609*53ee8cc1Swenshuai.xi 
2610*53ee8cc1Swenshuai.xi 						ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_SPD_INFOFRAME);
2611*53ee8cc1Swenshuai.xi 
2612*53ee8cc1Swenshuai.xi 						if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2613*53ee8cc1Swenshuai.xi 						{
2614*53ee8cc1Swenshuai.xi 							MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_SPD_CFG_22, (ucChkSum << 8) | 0x0001);
2615*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_SPD_CMD);
2616*53ee8cc1Swenshuai.xi 						}
2617*53ee8cc1Swenshuai.xi 						else
2618*53ee8cc1Swenshuai.xi 						{
2619*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_SPD_CFG_22, ((ucChkSum << 8) | (HDMITX_PACKET_SPD_FCNT << 3) | 0x0005));
2620*53ee8cc1Swenshuai.xi 							//MDrv_Write2Byte(REG_HDMITX_22_L, 0x05 | (ucChkSum << 8) | (HDMITX_PACKET_SPD_FCNT << 3));
2621*53ee8cc1Swenshuai.xi 						}
2622*53ee8cc1Swenshuai.xi 					}
2623*53ee8cc1Swenshuai.xi 				}
2624*53ee8cc1Swenshuai.xi 
2625*53ee8cc1Swenshuai.xi 			break;
2626*53ee8cc1Swenshuai.xi 
2627*53ee8cc1Swenshuai.xi     		case E_HDMITX_AUDIO_INFOFRAME:
2628*53ee8cc1Swenshuai.xi 				if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_STOP_PACKET)
2629*53ee8cc1Swenshuai.xi 				{
2630*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AUD_CFG_14, 0x0005, 0x0000);
2631*53ee8cc1Swenshuai.xi 				}
2632*53ee8cc1Swenshuai.xi 				else
2633*53ee8cc1Swenshuai.xi 				{
2634*53ee8cc1Swenshuai.xi 					// Modified for HDMI CTS test -
2635*53ee8cc1Swenshuai.xi                     //     - Audio Coding Type (CT3~CT0) is 0x0 then continue else then FAIL
2636*53ee8cc1Swenshuai.xi                     //     - Sampling Frequency (SF2~ SF0) is zero then continue else then FAIL.
2637*53ee8cc1Swenshuai.xi                     //     - Sample Size (SS1~ SS0) is zero then continue else then FAIL.
2638*53ee8cc1Swenshuai.xi                     //tmp_value = (gHDMITxInfo.output_audio_frequncy << 10) | 0x11;  // audio sampling frequency, PCM and 2 channel.
2639*53ee8cc1Swenshuai.xi                     //MHal_HDMITx_Mask_Write(REG_HDMITX_BANK1, REG_PKT_AUD_1_11, 0x1FFF, tmp_value);
2640*53ee8cc1Swenshuai.xi 
2641*53ee8cc1Swenshuai.xi 					if (gbInfoFrmPktList[ucInfoPktType].PktPara.AUDInfoPktPara.enAudChCnt == E_HDMITX_AUDIO_CH_2) // 2-channel
2642*53ee8cc1Swenshuai.xi 					{
2643*53ee8cc1Swenshuai.xi 					    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AUD_1_11, (E_HDMITX_AUDIO_CH_2 - 1) & 0x07); // 2 channels
2644*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AUD_2_12, 0xFF00, 0); // Channel allocation
2645*53ee8cc1Swenshuai.xi 					}
2646*53ee8cc1Swenshuai.xi 					else //8- channel
2647*53ee8cc1Swenshuai.xi 					{
2648*53ee8cc1Swenshuai.xi 					    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AUD_1_11, (E_HDMITX_AUDIO_CH_8 - 1)&0x07); // 8 channels
2649*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AUD_2_12, 0xFF00, 0x1F00); // Channel allocation
2650*53ee8cc1Swenshuai.xi 					}
2651*53ee8cc1Swenshuai.xi 					//clear LFEP value
2652*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_AUD_3_13, 0x0001, 0x0000); //Fix LFEP defalut value in Kappa.
2653*53ee8cc1Swenshuai.xi 
2654*53ee8cc1Swenshuai.xi 					ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_AUDIO_INFOFRAME);
2655*53ee8cc1Swenshuai.xi 
2656*53ee8cc1Swenshuai.xi 					if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2657*53ee8cc1Swenshuai.xi 					{
2658*53ee8cc1Swenshuai.xi 						MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AUD_CFG_14, (ucChkSum << 8) | 0x0001);
2659*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_AUD_CMD);
2660*53ee8cc1Swenshuai.xi 					}
2661*53ee8cc1Swenshuai.xi 					else
2662*53ee8cc1Swenshuai.xi 					{
2663*53ee8cc1Swenshuai.xi 						if (gbInfoFrmPktList[ucInfoPktType].EnableUserDef == TRUE)
2664*53ee8cc1Swenshuai.xi 						{
2665*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AUD_CFG_14, ( (ucChkSum << 8) | (gbInfoFrmPktList[ucInfoPktType].FrmCntNum << 3) | 0x0005));
2666*53ee8cc1Swenshuai.xi 						}
2667*53ee8cc1Swenshuai.xi 						else
2668*53ee8cc1Swenshuai.xi 						{
2669*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_AUD_CFG_14, ( (ucChkSum << 8) | (HDMITX_PACKET_AUD_FCNT << 3) | 0x0005));
2670*53ee8cc1Swenshuai.xi 						}
2671*53ee8cc1Swenshuai.xi 					}
2672*53ee8cc1Swenshuai.xi 				}
2673*53ee8cc1Swenshuai.xi 
2674*53ee8cc1Swenshuai.xi                 //NOTE:: Kano move channel status from 0x00 to 0x0A
2675*53ee8cc1Swenshuai.xi                 if (gbInfoFrmPktList[ucInfoPktType].EnableUserDef == FALSE)
2676*53ee8cc1Swenshuai.xi                 {
2677*53ee8cc1Swenshuai.xi                     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS0_0A, ((gbInfoFrmPktList[ucInfoPktType].PktPara.AUDInfoPktPara.enAudType == E_HDMITX_AUDIO_PCM) ? 0 : BIT1)); // [1]: PCM / non-PCM
2678*53ee8cc1Swenshuai.xi                     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS1_0B, (TxAudioFreqTbl[gbInfoFrmPktList[ucInfoPktType].PktPara.AUDInfoPktPara.enAudFreq].CH_Status3 << 8) | (gbInfoFrmPktList[ucInfoPktType].PktPara.AUDInfoPktPara.enAudChCnt << 4)); //[11:8]: audio sampling frequncy; [7:4]: audio channel count
2679*53ee8cc1Swenshuai.xi                     MHal_HDMITx_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CH_STATUS2_0C, 0x0000);
2680*53ee8cc1Swenshuai.xi                 }
2681*53ee8cc1Swenshuai.xi                 // Audio sampling frequency
2682*53ee8cc1Swenshuai.xi                 // 1           1        0        0        32 kHz
2683*53ee8cc1Swenshuai.xi                 // 0           0        0        0        44.1 kHz
2684*53ee8cc1Swenshuai.xi                 // 0           0        0        1        88.2 kHz
2685*53ee8cc1Swenshuai.xi                 // 0           0        1        1        176.4 kHz
2686*53ee8cc1Swenshuai.xi                 // 0           1        0        0        48 kHz
2687*53ee8cc1Swenshuai.xi                 // 0           1        0        1        96 kHz
2688*53ee8cc1Swenshuai.xi                 // 0           1        1        1        192 kHz
2689*53ee8cc1Swenshuai.xi                 // 1           0        0        1        768 kHz
2690*53ee8cc1Swenshuai.xi 			break;
2691*53ee8cc1Swenshuai.xi 
2692*53ee8cc1Swenshuai.xi     		case E_HDMITX_MPEG_INFOFRAME:
2693*53ee8cc1Swenshuai.xi 				//TBD
2694*53ee8cc1Swenshuai.xi 			break;
2695*53ee8cc1Swenshuai.xi 
2696*53ee8cc1Swenshuai.xi             case E_HDMITX_HDR_INFOFRAME:
2697*53ee8cc1Swenshuai.xi                 if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_STOP_PACKET)
2698*53ee8cc1Swenshuai.xi 				{
2699*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_1E, 0x0001, 0x0000);
2700*53ee8cc1Swenshuai.xi 				}
2701*53ee8cc1Swenshuai.xi 				else
2702*53ee8cc1Swenshuai.xi 				{
2703*53ee8cc1Swenshuai.xi 				    if (gbInfoFrmPktList[ucInfoPktType].EnableUserDef == TRUE)
2704*53ee8cc1Swenshuai.xi 					{
2705*53ee8cc1Swenshuai.xi 					    ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_HDR_INFOFRAME);
2706*53ee8cc1Swenshuai.xi 
2707*53ee8cc1Swenshuai.xi 						if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2708*53ee8cc1Swenshuai.xi 						{
2709*53ee8cc1Swenshuai.xi 							MHal_HDMITx_Write(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_1E, (ucChkSum << 8) | 0x0001); //[15..8]: chk_sum; [0]:hdr_send_cmd
2710*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_00, 0xFFFF, 0x0001); //[0]:reg_act_hdr_cmd
2711*53ee8cc1Swenshuai.xi 						}
2712*53ee8cc1Swenshuai.xi 						else
2713*53ee8cc1Swenshuai.xi 						{
2714*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_1E, ((ucChkSum<<8) | (gbGeneralPktList[ucInfoPktType].FrmCntNum << 3) | 0x0005));
2715*53ee8cc1Swenshuai.xi 						}
2716*53ee8cc1Swenshuai.xi                     }
2717*53ee8cc1Swenshuai.xi                     else
2718*53ee8cc1Swenshuai.xi                     {
2719*53ee8cc1Swenshuai.xi                         //TBD
2720*53ee8cc1Swenshuai.xi                         ucChkSum = MHal_HDMITx_InfoFrameCheckSum(E_HDMITX_HDR_INFOFRAME);
2721*53ee8cc1Swenshuai.xi 
2722*53ee8cc1Swenshuai.xi                         if (gbInfoFrmPktList[ucInfoPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2723*53ee8cc1Swenshuai.xi 						{
2724*53ee8cc1Swenshuai.xi 							MHal_HDMITx_Write(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_1E, (ucChkSum << 8) | 0x0001); //[15..8]: chk_sum; [0]:hdr_send_cmd
2725*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_00, 0xFFFF, 0x0001); //[0]:reg_act_hdr_cmd
2726*53ee8cc1Swenshuai.xi 						}
2727*53ee8cc1Swenshuai.xi 						else
2728*53ee8cc1Swenshuai.xi 						{
2729*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_2_REG_BASE, REG_HDMI_2_CONFIG_1E, ((ucChkSum<<8) | (HDMITX_PACKET_HDR_FCNT << 3) | 0x0005));
2730*53ee8cc1Swenshuai.xi 						}
2731*53ee8cc1Swenshuai.xi 
2732*53ee8cc1Swenshuai.xi                     }
2733*53ee8cc1Swenshuai.xi                 }
2734*53ee8cc1Swenshuai.xi             break;
2735*53ee8cc1Swenshuai.xi 
2736*53ee8cc1Swenshuai.xi 			default:
2737*53ee8cc1Swenshuai.xi 				printf("hal_HDMITx_SendPacket():: Invalid Packet Type!!\r\n");
2738*53ee8cc1Swenshuai.xi 			break;
2739*53ee8cc1Swenshuai.xi 		}
2740*53ee8cc1Swenshuai.xi 	}
2741*53ee8cc1Swenshuai.xi 	else //general packet
2742*53ee8cc1Swenshuai.xi 	{
2743*53ee8cc1Swenshuai.xi 	    gbGeneralPktList[enPktType].enPktCtrl = packet_process;
2744*53ee8cc1Swenshuai.xi 
2745*53ee8cc1Swenshuai.xi 		switch (enPktType)
2746*53ee8cc1Swenshuai.xi 		{
2747*53ee8cc1Swenshuai.xi 			case E_HDMITX_NULL_PACKET:
2748*53ee8cc1Swenshuai.xi 				if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_STOP_PACKET)
2749*53ee8cc1Swenshuai.xi 				{
2750*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_NUL_CFG_02, 0x0005, 0x0000);
2751*53ee8cc1Swenshuai.xi 				}
2752*53ee8cc1Swenshuai.xi 				else
2753*53ee8cc1Swenshuai.xi 				{
2754*53ee8cc1Swenshuai.xi 					if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2755*53ee8cc1Swenshuai.xi 					{
2756*53ee8cc1Swenshuai.xi 						MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_NUL_CFG_02, 0x00FF, 0x0001);
2757*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_NUL_CMD);
2758*53ee8cc1Swenshuai.xi 					}
2759*53ee8cc1Swenshuai.xi 					else
2760*53ee8cc1Swenshuai.xi 					{
2761*53ee8cc1Swenshuai.xi 						if (gbGeneralPktList[enPktType].EnableUserDef == TRUE)
2762*53ee8cc1Swenshuai.xi 						{
2763*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_NUL_CFG_02, 0x00FF, ((gbGeneralPktList[enPktType].FrmCntNum << 3) |0x0005) );
2764*53ee8cc1Swenshuai.xi 						}
2765*53ee8cc1Swenshuai.xi 						else
2766*53ee8cc1Swenshuai.xi 						{
2767*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_NUL_CFG_02, 0x00FF, ((HDMITX_PACKET_NULL_FCNT << 3) |0x0005) );
2768*53ee8cc1Swenshuai.xi 						}
2769*53ee8cc1Swenshuai.xi 					}
2770*53ee8cc1Swenshuai.xi 				}
2771*53ee8cc1Swenshuai.xi 			break;
2772*53ee8cc1Swenshuai.xi 
2773*53ee8cc1Swenshuai.xi 			case E_HDMITX_ACR_PACKET:
2774*53ee8cc1Swenshuai.xi 				if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_STOP_PACKET) //stop packet
2775*53ee8cc1Swenshuai.xi 				{
2776*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACR_CFG_08, 0x000F, 0x0008);
2777*53ee8cc1Swenshuai.xi 				}
2778*53ee8cc1Swenshuai.xi 				else
2779*53ee8cc1Swenshuai.xi 				{
2780*53ee8cc1Swenshuai.xi 					if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2781*53ee8cc1Swenshuai.xi 					{
2782*53ee8cc1Swenshuai.xi 						MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACR_CFG_08, 0x00FF, 0x0009);
2783*53ee8cc1Swenshuai.xi 						MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_ACR_CMD);
2784*53ee8cc1Swenshuai.xi 					}
2785*53ee8cc1Swenshuai.xi 					else //cyclic
2786*53ee8cc1Swenshuai.xi 					{
2787*53ee8cc1Swenshuai.xi 						if (gbGeneralPktList[enPktType].EnableUserDef == TRUE)
2788*53ee8cc1Swenshuai.xi 						{
2789*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACR_CFG_08, 0x00FF, ((gbGeneralPktList[enPktType].FrmCntNum << 4) |0x05));
2790*53ee8cc1Swenshuai.xi 						}
2791*53ee8cc1Swenshuai.xi 						else
2792*53ee8cc1Swenshuai.xi 						{
2793*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACR_CFG_08, 0x00FF, ((HDMITX_PACKET_ACR_FCNT << 4) |0x05));
2794*53ee8cc1Swenshuai.xi 						}
2795*53ee8cc1Swenshuai.xi 					}
2796*53ee8cc1Swenshuai.xi 				}
2797*53ee8cc1Swenshuai.xi 			break;
2798*53ee8cc1Swenshuai.xi 
2799*53ee8cc1Swenshuai.xi     		case E_HDMITX_AS_PACKET:
2800*53ee8cc1Swenshuai.xi 				if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_STOP_PACKET)
2801*53ee8cc1Swenshuai.xi 				{
2802*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, BIT7|BIT0, BIT0); // [7]: disable audio FIFO, [0]:audio FIFO flush
2803*53ee8cc1Swenshuai.xi 				}
2804*53ee8cc1Swenshuai.xi 				else
2805*53ee8cc1Swenshuai.xi 				{
2806*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_AUDIO_REG_BASE, REG_AE_CONFIG_05, BIT7|BIT0, BIT7); // [7]: enable audio FIFO, [0]:audio FIFO not flush
2807*53ee8cc1Swenshuai.xi 				}
2808*53ee8cc1Swenshuai.xi 			break;
2809*53ee8cc1Swenshuai.xi 
2810*53ee8cc1Swenshuai.xi     		case E_HDMITX_GC_PACKET:
2811*53ee8cc1Swenshuai.xi 				if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_STOP_PACKET) //stop packet
2812*53ee8cc1Swenshuai.xi 				{
2813*53ee8cc1Swenshuai.xi 				    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_GC_CFG_03, 0x000F, (gbGeneralPktList[enPktType].PktPara.GCPktPara.enAVMute << 1) | 0x0000);
2814*53ee8cc1Swenshuai.xi 				}
2815*53ee8cc1Swenshuai.xi 				else
2816*53ee8cc1Swenshuai.xi 				{
2817*53ee8cc1Swenshuai.xi 					//fill color depth information
2818*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_GC12_04, 0x010F, gbGeneralPktList[enPktType].PktPara.GCPktPara.enColorDepInfo); // [8]: default phase = 0, [3:0]: Color depth
2819*53ee8cc1Swenshuai.xi 
2820*53ee8cc1Swenshuai.xi 					if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2821*53ee8cc1Swenshuai.xi 					{
2822*53ee8cc1Swenshuai.xi 					    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_GC_CFG_03, 0x007F, (gbGeneralPktList[enPktType].PktPara.GCPktPara.enAVMute << 1)| 0x21); // [6]: 0, DC and non-DC info send together
2823*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_GCP_CMD);
2824*53ee8cc1Swenshuai.xi 						//MDrv_WriteByteMask(REG_HDMITX_03_L, 0x21, 0x7F);
2825*53ee8cc1Swenshuai.xi 					}
2826*53ee8cc1Swenshuai.xi 					else //cyclic
2827*53ee8cc1Swenshuai.xi 					{
2828*53ee8cc1Swenshuai.xi 						if (gbGeneralPktList[enPktType].EnableUserDef == TRUE)
2829*53ee8cc1Swenshuai.xi 						{
2830*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_GC_CFG_03, 0x007F, ((gbGeneralPktList[enPktType].PktPara.GCPktPara.enAVMute << 1) | (gbGeneralPktList[enPktType].FrmCntNum << 4) | 0x29));
2831*53ee8cc1Swenshuai.xi 						}
2832*53ee8cc1Swenshuai.xi 						else
2833*53ee8cc1Swenshuai.xi 						{
2834*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_GC_CFG_03, 0x007F, ((gbGeneralPktList[enPktType].PktPara.GCPktPara.enAVMute << 1) | (HDMITX_PACKET_GC_FCNT << 4) | 0x29));
2835*53ee8cc1Swenshuai.xi 						}
2836*53ee8cc1Swenshuai.xi 					}
2837*53ee8cc1Swenshuai.xi 				}
2838*53ee8cc1Swenshuai.xi 			break;
2839*53ee8cc1Swenshuai.xi 
2840*53ee8cc1Swenshuai.xi     		case E_HDMITX_ACP_PACKET:
2841*53ee8cc1Swenshuai.xi 				if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_STOP_PACKET) //stop packet
2842*53ee8cc1Swenshuai.xi 				{
2843*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACP_CFG_40, 0x0005, 0x0000);
2844*53ee8cc1Swenshuai.xi 				}
2845*53ee8cc1Swenshuai.xi 				else
2846*53ee8cc1Swenshuai.xi 				{
2847*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ACP_0_38, 0xFFFF, 0x0000); //acp type is 0x00
2848*53ee8cc1Swenshuai.xi 
2849*53ee8cc1Swenshuai.xi 					if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2850*53ee8cc1Swenshuai.xi 					{
2851*53ee8cc1Swenshuai.xi 					    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ACP_CFG_40, 0x0001);
2852*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_ACP_CMD);
2853*53ee8cc1Swenshuai.xi 					}
2854*53ee8cc1Swenshuai.xi 					else //cyclic
2855*53ee8cc1Swenshuai.xi 					{
2856*53ee8cc1Swenshuai.xi 						if (gbGeneralPktList[enPktType].EnableUserDef == TRUE)
2857*53ee8cc1Swenshuai.xi 						{
2858*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ACP_CFG_40, ((gbGeneralPktList[enPktType].FrmCntNum << 3) | 0x0005));
2859*53ee8cc1Swenshuai.xi 						}
2860*53ee8cc1Swenshuai.xi 						else
2861*53ee8cc1Swenshuai.xi 						{
2862*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ACP_CFG_40, (HDMITX_PACKET_ACP_FCNT | 0x0005));
2863*53ee8cc1Swenshuai.xi 						}
2864*53ee8cc1Swenshuai.xi 					}
2865*53ee8cc1Swenshuai.xi 				}
2866*53ee8cc1Swenshuai.xi 			break;
2867*53ee8cc1Swenshuai.xi 
2868*53ee8cc1Swenshuai.xi     		case E_HDMITX_ISRC1_PACKET:
2869*53ee8cc1Swenshuai.xi 				if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_STOP_PACKET) //stop packet
2870*53ee8cc1Swenshuai.xi 				{
2871*53ee8cc1Swenshuai.xi 					MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51, 0x0005, 0x0000);
2872*53ee8cc1Swenshuai.xi 				}
2873*53ee8cc1Swenshuai.xi 				else
2874*53ee8cc1Swenshuai.xi 				{
2875*53ee8cc1Swenshuai.xi 					if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2876*53ee8cc1Swenshuai.xi 					{
2877*53ee8cc1Swenshuai.xi 						MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51, 0x0001);
2878*53ee8cc1Swenshuai.xi                         MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_ISRC_CMD);
2879*53ee8cc1Swenshuai.xi 					}
2880*53ee8cc1Swenshuai.xi 					else //cyclic
2881*53ee8cc1Swenshuai.xi 					{
2882*53ee8cc1Swenshuai.xi 						if (gbGeneralPktList[enPktType].EnableUserDef == TRUE)
2883*53ee8cc1Swenshuai.xi 						{
2884*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51, ((gbGeneralPktList[enPktType].FrmCntNum << 3) | 0x0005));						}
2885*53ee8cc1Swenshuai.xi 						else
2886*53ee8cc1Swenshuai.xi 						{
2887*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51, ((HDMITX_PACKET_ISRC_FCNT << 3) | 0x0005));
2888*53ee8cc1Swenshuai.xi 						}
2889*53ee8cc1Swenshuai.xi 					}
2890*53ee8cc1Swenshuai.xi 				}
2891*53ee8cc1Swenshuai.xi 			break;
2892*53ee8cc1Swenshuai.xi 
2893*53ee8cc1Swenshuai.xi     		case E_HDMITX_ISRC2_PACKET:
2894*53ee8cc1Swenshuai.xi 				//check ISRC cnt value
2895*53ee8cc1Swenshuai.xi 				if (MHal_HDMITx_Read(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51) & 0x8000)
2896*53ee8cc1Swenshuai.xi 				{
2897*53ee8cc1Swenshuai.xi 					if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_STOP_PACKET) //stop packet
2898*53ee8cc1Swenshuai.xi 					{
2899*53ee8cc1Swenshuai.xi 						MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51, 0x0005, 0x0000);
2900*53ee8cc1Swenshuai.xi 					}
2901*53ee8cc1Swenshuai.xi 					else
2902*53ee8cc1Swenshuai.xi 					{
2903*53ee8cc1Swenshuai.xi 					    MS_U8 u8ISRCCntVal = 0x80;
2904*53ee8cc1Swenshuai.xi 
2905*53ee8cc1Swenshuai.xi 						if (gbGeneralPktList[enPktType].enPktCtrl == E_HDMITX_SEND_PACKET) //single
2906*53ee8cc1Swenshuai.xi 						{
2907*53ee8cc1Swenshuai.xi 						    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51, (u8ISRCCntVal << 8) | 0x0001 ); // 0x80: ISRC_CONT = 1, ISRC1 & ISRC2
2908*53ee8cc1Swenshuai.xi                             MHal_HDMITx_Mask_Write(HDMITX_REG_BASE, REG_ACT_HDMI_PKTS_CMD_01, 0x03FF, 1 << E_HDMITX_ACT_ISRC_CMD);
2909*53ee8cc1Swenshuai.xi 						}
2910*53ee8cc1Swenshuai.xi 						else //cyclic
2911*53ee8cc1Swenshuai.xi 						{
2912*53ee8cc1Swenshuai.xi 							if (gbGeneralPktList[enPktType].EnableUserDef == TRUE)
2913*53ee8cc1Swenshuai.xi 							{
2914*53ee8cc1Swenshuai.xi 							    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51, ((u8ISRCCntVal << 8) | (gbGeneralPktList[enPktType].FrmCntNum << 3) | 0x0005));
2915*53ee8cc1Swenshuai.xi 							}
2916*53ee8cc1Swenshuai.xi 							else
2917*53ee8cc1Swenshuai.xi 							{
2918*53ee8cc1Swenshuai.xi 							    MHal_HDMITx_Write(HDMITX_REG_BASE, REG_PKT_ISRC_CFG_51, ((u8ISRCCntVal << 8) | (HDMITX_PACKET_ISRC_FCNT << 3) | 0x0005));
2919*53ee8cc1Swenshuai.xi 							}
2920*53ee8cc1Swenshuai.xi 						}
2921*53ee8cc1Swenshuai.xi 					}
2922*53ee8cc1Swenshuai.xi 				}
2923*53ee8cc1Swenshuai.xi 			break;
2924*53ee8cc1Swenshuai.xi 
2925*53ee8cc1Swenshuai.xi     		case E_HDMITX_DSD_PACKET:
2926*53ee8cc1Swenshuai.xi 				//TBD
2927*53ee8cc1Swenshuai.xi 			break;
2928*53ee8cc1Swenshuai.xi 
2929*53ee8cc1Swenshuai.xi     		case E_HDMITX_HBR_PACKET:
2930*53ee8cc1Swenshuai.xi 				//TBD
2931*53ee8cc1Swenshuai.xi 			break;
2932*53ee8cc1Swenshuai.xi 
2933*53ee8cc1Swenshuai.xi     		case E_HDMITX_GM_PACKET:
2934*53ee8cc1Swenshuai.xi 				//TBD
2935*53ee8cc1Swenshuai.xi 			break;
2936*53ee8cc1Swenshuai.xi 
2937*53ee8cc1Swenshuai.xi 			default:
2938*53ee8cc1Swenshuai.xi 				printf("hal_HDMITx_SendPacket():: Invalid Packet Type!!\r\n");
2939*53ee8cc1Swenshuai.xi 			break;
2940*53ee8cc1Swenshuai.xi 		}
2941*53ee8cc1Swenshuai.xi 	}
2942*53ee8cc1Swenshuai.xi }
2943*53ee8cc1Swenshuai.xi 
MHal_HDMITx_EnableSSC(MS_BOOL bEnable)2944*53ee8cc1Swenshuai.xi void MHal_HDMITx_EnableSSC(MS_BOOL bEnable)
2945*53ee8cc1Swenshuai.xi {
2946*53ee8cc1Swenshuai.xi     #define HDMITX_MPLL_CLK                        432 //432MHz
2947*53ee8cc1Swenshuai.xi     #define HDMITX_SSC_CLK                          30 //30KHz
2948*53ee8cc1Swenshuai.xi     #define HDMITX_SSC_DEVIATION              0.001 // 0.1%
2949*53ee8cc1Swenshuai.xi     #define HDMITX_SSC_THREAD_LEVEL1      150 ///1080p 8bits
2950*53ee8cc1Swenshuai.xi     #define HDMITX_SSC_THREAD_LEVEL2      300 ///4K30 8bits
2951*53ee8cc1Swenshuai.xi     #define HDMITX_SSC_SPAN_REG                REG_HDMITxPHY_CONFIG_06
2952*53ee8cc1Swenshuai.xi     #define HDMITX_SSC_STEP_REG                 REG_HDMITxPHY_CONFIG_07
2953*53ee8cc1Swenshuai.xi     #define HDMITX_SSC_SUB_DIVIDER_REG   REG_HDMITxPHY_CONFIG_01
2954*53ee8cc1Swenshuai.xi 
2955*53ee8cc1Swenshuai.xi     double ub2x19times = 524288;// 2^ 19
2956*53ee8cc1Swenshuai.xi     double dSYNCLK = 1;
2957*53ee8cc1Swenshuai.xi     double ub432MHz = HDMITX_MPLL_CLK;
2958*53ee8cc1Swenshuai.xi     double ubSSCClk = HDMITX_SSC_CLK;
2959*53ee8cc1Swenshuai.xi     double dSSc_Deviation= HDMITX_SSC_DEVIATION;
2960*53ee8cc1Swenshuai.xi     MS_U32 ubSYNSet = 0;
2961*53ee8cc1Swenshuai.xi     double dSSC_Span = 0;
2962*53ee8cc1Swenshuai.xi     double dSSC_Step = 0;
2963*53ee8cc1Swenshuai.xi     double dPixel_Clk = 0;
2964*53ee8cc1Swenshuai.xi 
2965*53ee8cc1Swenshuai.xi     if(!bEnable)
2966*53ee8cc1Swenshuai.xi     {
2967*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, HDMITX_SSC_SPAN_REG, 0x3FFF, 0 );//Span
2968*53ee8cc1Swenshuai.xi         MHal_HDMITx_Write(HDMITX_PHY_REG_BASE, HDMITX_SSC_STEP_REG, 0);//Step
2969*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, HDMITX_SSC_SUB_DIVIDER_REG, 0x7000, 0 );//Sub-Divider
2970*53ee8cc1Swenshuai.xi         return;
2971*53ee8cc1Swenshuai.xi     }
2972*53ee8cc1Swenshuai.xi 
2973*53ee8cc1Swenshuai.xi 
2974*53ee8cc1Swenshuai.xi     ubSYNSet = MHal_HDMITx_Read(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_02);
2975*53ee8cc1Swenshuai.xi     ubSYNSet |= ( (MHal_HDMITx_Read(HDMITX_PHY_REG_BASE, REG_HDMITxPHY_CONFIG_03) & 0xFF) << 16);
2976*53ee8cc1Swenshuai.xi 
2977*53ee8cc1Swenshuai.xi     dSYNCLK = (double) ((ub432MHz*ub2x19times)/ubSYNSet);
2978*53ee8cc1Swenshuai.xi 
2979*53ee8cc1Swenshuai.xi     dSSC_Span = dSYNCLK * 1000 / (ubSSCClk * 4); //Span = SYN_CLK / (SSC_CLK * 4)
2980*53ee8cc1Swenshuai.xi     dSSC_Step = ubSYNSet * dSSc_Deviation / dSSC_Span; //Step = SYN_SET * deviation / Span
2981*53ee8cc1Swenshuai.xi 
2982*53ee8cc1Swenshuai.xi     printf("ubSYNSet=%x, dSYNCLK=%f, dSSC_Span=%f, dSSC_Step=%f\r\n", ubSYNSet, dSYNCLK, dSSC_Span, dSSC_Step);
2983*53ee8cc1Swenshuai.xi 
2984*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, HDMITX_SSC_SPAN_REG, 0x3FFF, ( ((int)dSSC_Span) & 0x3FFF) );//Span
2985*53ee8cc1Swenshuai.xi     MHal_HDMITx_Write(HDMITX_PHY_REG_BASE, HDMITX_SSC_STEP_REG, ( ((int)dSSC_Step) & 0xFFFF) );//Step
2986*53ee8cc1Swenshuai.xi 
2987*53ee8cc1Swenshuai.xi     //Read tmds clock
2988*53ee8cc1Swenshuai.xi     MHal_HDMITx_Mask_Write(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_20, 0x3F, 0x3F);
2989*53ee8cc1Swenshuai.xi     dPixel_Clk = (double) ( (double)(MHal_HDMITx_Read(HDMITX_MISC_REG_BASE, REG_MISC_CONFIG_21) << 1) * 12 / 128);
2990*53ee8cc1Swenshuai.xi     printf("dPixel_Clk=%f\r\n", dPixel_Clk);
2991*53ee8cc1Swenshuai.xi 
2992*53ee8cc1Swenshuai.xi     if(dPixel_Clk < HDMITX_SSC_THREAD_LEVEL1)
2993*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, HDMITX_SSC_SUB_DIVIDER_REG, 0x7000, 0x0000 );//Sub-Divider
2994*53ee8cc1Swenshuai.xi     else if(dPixel_Clk < HDMITX_SSC_THREAD_LEVEL2)
2995*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, HDMITX_SSC_SUB_DIVIDER_REG, 0x7000, 0x1000 );//Sub-Divider
2996*53ee8cc1Swenshuai.xi     else
2997*53ee8cc1Swenshuai.xi         MHal_HDMITx_Mask_Write(HDMITX_PHY_REG_BASE, HDMITX_SSC_SUB_DIVIDER_REG, 0x7000, 0x3000 );//Sub-Divider
2998*53ee8cc1Swenshuai.xi }
2999*53ee8cc1Swenshuai.xi 
MHal_HDMITx_GetPixelClk_ByTiming(MsHDMITX_VIDEO_TIMING idx,MsHDMITX_VIDEO_COLOR_FORMAT color_fmt,MsHDMITX_VIDEO_COLORDEPTH_VAL color_depth)3000*53ee8cc1Swenshuai.xi MS_U32 MHal_HDMITx_GetPixelClk_ByTiming(MsHDMITX_VIDEO_TIMING idx, MsHDMITX_VIDEO_COLOR_FORMAT color_fmt, MsHDMITX_VIDEO_COLORDEPTH_VAL color_depth)
3001*53ee8cc1Swenshuai.xi {
3002*53ee8cc1Swenshuai.xi     MS_U32 dwTMDSDataRate = 0;
3003*53ee8cc1Swenshuai.xi     MS_U8 ubBitNum = 8;
3004*53ee8cc1Swenshuai.xi 
3005*53ee8cc1Swenshuai.xi     switch(color_depth)
3006*53ee8cc1Swenshuai.xi     {
3007*53ee8cc1Swenshuai.xi         case E_HDMITX_VIDEO_CD_NoID:
3008*53ee8cc1Swenshuai.xi         case E_HDMITX_VIDEO_CD_24Bits:
3009*53ee8cc1Swenshuai.xi         {
3010*53ee8cc1Swenshuai.xi             ubBitNum = 8;
3011*53ee8cc1Swenshuai.xi         }
3012*53ee8cc1Swenshuai.xi         break;
3013*53ee8cc1Swenshuai.xi 
3014*53ee8cc1Swenshuai.xi         case E_HDMITX_VIDEO_CD_30Bits:
3015*53ee8cc1Swenshuai.xi         {
3016*53ee8cc1Swenshuai.xi             ubBitNum = 10;
3017*53ee8cc1Swenshuai.xi         }
3018*53ee8cc1Swenshuai.xi         break;
3019*53ee8cc1Swenshuai.xi 
3020*53ee8cc1Swenshuai.xi         case E_HDMITX_VIDEO_CD_36Bits:
3021*53ee8cc1Swenshuai.xi         {
3022*53ee8cc1Swenshuai.xi             ubBitNum = 12;
3023*53ee8cc1Swenshuai.xi         }
3024*53ee8cc1Swenshuai.xi         break;
3025*53ee8cc1Swenshuai.xi 
3026*53ee8cc1Swenshuai.xi         case E_HDMITX_VIDEO_CD_48Bits:
3027*53ee8cc1Swenshuai.xi         {
3028*53ee8cc1Swenshuai.xi             ubBitNum = 16;
3029*53ee8cc1Swenshuai.xi         }
3030*53ee8cc1Swenshuai.xi         break;
3031*53ee8cc1Swenshuai.xi 
3032*53ee8cc1Swenshuai.xi         default:
3033*53ee8cc1Swenshuai.xi         {
3034*53ee8cc1Swenshuai.xi             ubBitNum = 8;
3035*53ee8cc1Swenshuai.xi         }
3036*53ee8cc1Swenshuai.xi         break;
3037*53ee8cc1Swenshuai.xi     }
3038*53ee8cc1Swenshuai.xi 
3039*53ee8cc1Swenshuai.xi     dwTMDSDataRate = (HDMITxVideoModeTbl[idx].pixel_clk/1000) * ubBitNum / 8;
3040*53ee8cc1Swenshuai.xi 
3041*53ee8cc1Swenshuai.xi     if(color_fmt == E_HDMITX_VIDEO_COLOR_YUV420)
3042*53ee8cc1Swenshuai.xi         dwTMDSDataRate = dwTMDSDataRate/2;
3043*53ee8cc1Swenshuai.xi 
3044*53ee8cc1Swenshuai.xi     printf("Time_ID = %d, C_FMT = %d, C_DEP = %d, PXL_CLK = %d\r\n", idx, color_fmt, color_depth, dwTMDSDataRate);
3045*53ee8cc1Swenshuai.xi     return dwTMDSDataRate;
3046*53ee8cc1Swenshuai.xi }
3047*53ee8cc1Swenshuai.xi 
MHal_HDMITx_GetMaxPixelClk(void)3048*53ee8cc1Swenshuai.xi MS_U32 MHal_HDMITx_GetMaxPixelClk(void)
3049*53ee8cc1Swenshuai.xi {
3050*53ee8cc1Swenshuai.xi     return HDMITX_MAX_PIXEL_CLK/1000;
3051*53ee8cc1Swenshuai.xi }
3052