xref: /utopia/UTPA2-700.0.x/modules/dmx/hal/curry/tsp/halTSP.h (revision 53ee8cc121a030b8d368113ac3e966b4705770ef)
1*53ee8cc1Swenshuai.xi ////////////////////////////////////////////////////////////////////////////////
2*53ee8cc1Swenshuai.xi //
3*53ee8cc1Swenshuai.xi // Copyright (c) 2006-2007 MStar Semiconductor, Inc.
4*53ee8cc1Swenshuai.xi // All rights reserved.
5*53ee8cc1Swenshuai.xi //
6*53ee8cc1Swenshuai.xi // Unless otherwise stipulated in writing, any and all information contained
7*53ee8cc1Swenshuai.xi // herein regardless in any format shall remain the sole proprietary of
8*53ee8cc1Swenshuai.xi // MStar Semiconductor Inc. and be kept in strict confidence
9*53ee8cc1Swenshuai.xi // ("MStar Confidential Information") by the recipient.
10*53ee8cc1Swenshuai.xi // Any unauthorized act including without limitation unauthorized disclosure,
11*53ee8cc1Swenshuai.xi // copying, use, reproduction, sale, distribution, modification, disassembling,
12*53ee8cc1Swenshuai.xi // reverse engineering and compiling of the contents of MStar Confidential
13*53ee8cc1Swenshuai.xi // Information is unlawful and strictly prohibited. MStar hereby reserves the
14*53ee8cc1Swenshuai.xi // rights to any and all damages, losses, costs and expenses resulting therefrom.
15*53ee8cc1Swenshuai.xi //
16*53ee8cc1Swenshuai.xi ////////////////////////////////////////////////////////////////////////////////
17*53ee8cc1Swenshuai.xi 
18*53ee8cc1Swenshuai.xi ////////////////////////////////////////////////////////////////////////////////////////////////////
19*53ee8cc1Swenshuai.xi // file   halPVR.h
20*53ee8cc1Swenshuai.xi // @brief  PVR HAL
21*53ee8cc1Swenshuai.xi // @author MStar Semiconductor,Inc.
22*53ee8cc1Swenshuai.xi ////////////////////////////////////////////////////////////////////////////////////////////////////
23*53ee8cc1Swenshuai.xi #ifndef __HAL_PVR_H__
24*53ee8cc1Swenshuai.xi #define __HAL_PVR_H__
25*53ee8cc1Swenshuai.xi 
26*53ee8cc1Swenshuai.xi //--------------------------------------------------------------------------------------------------
27*53ee8cc1Swenshuai.xi //  Macro and Define
28*53ee8cc1Swenshuai.xi //--------------------------------------------------------------------------------------------------
29*53ee8cc1Swenshuai.xi #define HAL_TSP_RET_NULL                0xFFFFFFFF
30*53ee8cc1Swenshuai.xi 
31*53ee8cc1Swenshuai.xi // PVR define
32*53ee8cc1Swenshuai.xi #define PVR_NUM                         2
33*53ee8cc1Swenshuai.xi #define PVR_PIDFLT_DEF                  0x1fff
34*53ee8cc1Swenshuai.xi 
35*53ee8cc1Swenshuai.xi //VQ define
36*53ee8cc1Swenshuai.xi #define VQ_NUM                          3
37*53ee8cc1Swenshuai.xi #define VQ_PACKET_UNIT_LEN              208
38*53ee8cc1Swenshuai.xi 
39*53ee8cc1Swenshuai.xi #define TSP_TSIF0                       0x00
40*53ee8cc1Swenshuai.xi #define TSP_TSIF1                       0x01
41*53ee8cc1Swenshuai.xi #define TSP_TSIF2                       0x02
42*53ee8cc1Swenshuai.xi #define TSP_TSIF3                       0x03
43*53ee8cc1Swenshuai.xi #define TSP_TSIF4                       0x04    // not support
44*53ee8cc1Swenshuai.xi #define TSP_TSIF5                       0x05    // not support
45*53ee8cc1Swenshuai.xi #define TSP_TSIF6                       0x06    // not support
46*53ee8cc1Swenshuai.xi 
47*53ee8cc1Swenshuai.xi //FQ define
48*53ee8cc1Swenshuai.xi #define TSP_FQ_NUM                      1
49*53ee8cc1Swenshuai.xi 
50*53ee8cc1Swenshuai.xi //#########################################################################
51*53ee8cc1Swenshuai.xi //#### Software Capability Macro Start
52*53ee8cc1Swenshuai.xi //#########################################################################
53*53ee8cc1Swenshuai.xi 
54*53ee8cc1Swenshuai.xi #define TSP_CA_RESERVED_FLT_NUM         1
55*53ee8cc1Swenshuai.xi #define TSP_RECFLT_NUM                  1
56*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_REC_NUM              (TSP_PIDFLT_NUM - TSP_PCRFLT_NUM - TSP_CA_RESERVED_FLT_NUM)     // 96 -2 = 94                      // 0~189 (0 for CA)
57*53ee8cc1Swenshuai.xi                                                                                                     // 193 for Err
58*53ee8cc1Swenshuai.xi                                                                                                     // 192 for REC
59*53ee8cc1Swenshuai.xi                                                                                                     // 191 for PCR1
60*53ee8cc1Swenshuai.xi                                                                                                     // 190 for PCR0
61*53ee8cc1Swenshuai.xi 
62*53ee8cc1Swenshuai.xi ///#if HW_PCRFLT_ENABLE
63*53ee8cc1Swenshuai.xi //#define TSP_PIDFLT_NUM_ALL              (TSP_PIDFLT_NUM + STC_ENG_NUM + TSP_RECFLT_NUM)
64*53ee8cc1Swenshuai.xi //#else
65*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_NUM_ALL              (TSP_PIDFLT_NUM + TSP_RECFLT_NUM)
66*53ee8cc1Swenshuai.xi //#endif
67*53ee8cc1Swenshuai.xi 
68*53ee8cc1Swenshuai.xi //#########################################################################
69*53ee8cc1Swenshuai.xi //#### Software Capability Macro End
70*53ee8cc1Swenshuai.xi //#########################################################################
71*53ee8cc1Swenshuai.xi 
72*53ee8cc1Swenshuai.xi // CA FLT ID (CA HW limitation, the PID Filter "0" must be reserved for CA to connect PID SLOT TABLE.)
73*53ee8cc1Swenshuai.xi #define TSP_CAFLT_START_ID              0
74*53ee8cc1Swenshuai.xi #define TSP_CAFLT_END_ID                (TSP_CAFLT_START_ID + TSP_CA_RESERVED_FLT_NUM)   // 1
75*53ee8cc1Swenshuai.xi 
76*53ee8cc1Swenshuai.xi // section FLT ID
77*53ee8cc1Swenshuai.xi #define TSP_SECFLT_START_ID             TSP_CAFLT_END_ID  // 1
78*53ee8cc1Swenshuai.xi #define TSP_SECBUF_START_ID             TSP_CAFLT_END_ID  // 1
79*53ee8cc1Swenshuai.xi #define TSP_SECFLT_END_ID               (TSP_SECFLT_START_ID + TSP_SECFLT_NUM - TSP_CA_RESERVED_FLT_NUM - TSP_PCRFLT_NUM)  // 1 + 64 - 1 - 2 = 62
80*53ee8cc1Swenshuai.xi #define TSP_SECBUF_END_ID               (TSP_SECBUF_START_ID + TSP_SECBUF_NUM - TSP_CA_RESERVED_FLT_NUM - TSP_PCRFLT_NUM)
81*53ee8cc1Swenshuai.xi 
82*53ee8cc1Swenshuai.xi // PID
83*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_START_ID             TSP_CAFLT_END_ID // 1
84*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_END_ID               (TSP_PIDFLT_START_ID + TSP_PIDFLT_NUM - TSP_CA_RESERVED_FLT_NUM - TSP_PCRFLT_NUM) // 1 + 96 - 1 - 2 = 94
85*53ee8cc1Swenshuai.xi 
86*53ee8cc1Swenshuai.xi // PCR
87*53ee8cc1Swenshuai.xi #define TSP_PCRFLT_START_ID             TSP_PIDFLT_END_ID  // 94
88*53ee8cc1Swenshuai.xi #define HAL_TSP_PCRFLT_GET_ID(NUM)      (TSP_PCRFLT_START_ID + (NUM))
89*53ee8cc1Swenshuai.xi #define TSP_PCRFLT_END_ID               (TSP_PCRFLT_START_ID + TSP_PCRFLT_NUM)  // 96
90*53ee8cc1Swenshuai.xi 
91*53ee8cc1Swenshuai.xi // REC
92*53ee8cc1Swenshuai.xi #define TSP_RECFLT_IDX                  TSP_PCRFLT_END_ID  // 96
93*53ee8cc1Swenshuai.xi 
94*53ee8cc1Swenshuai.xi //--------------------------------------------------------------------------------------------------
95*53ee8cc1Swenshuai.xi //  Driver Compiler Option
96*53ee8cc1Swenshuai.xi //--------------------------------------------------------------------------------------------------
97*53ee8cc1Swenshuai.xi 
98*53ee8cc1Swenshuai.xi 
99*53ee8cc1Swenshuai.xi //--------------------------------------------------------------------------------------------------
100*53ee8cc1Swenshuai.xi //  PVR Hardware Abstraction Layer
101*53ee8cc1Swenshuai.xi //--------------------------------------------------------------------------------------------------
102*53ee8cc1Swenshuai.xi 
103*53ee8cc1Swenshuai.xi // HW characteristic
104*53ee8cc1Swenshuai.xi 
105*53ee8cc1Swenshuai.xi typedef enum _PVRENG_SEQ
106*53ee8cc1Swenshuai.xi {
107*53ee8cc1Swenshuai.xi     E_TSP_PVR_PVRENG_START          = 0,
108*53ee8cc1Swenshuai.xi     E_TSP_PVR_PVRENG_0              = E_TSP_PVR_PVRENG_START,
109*53ee8cc1Swenshuai.xi     E_TSP_PVR_PVRENG_1,
110*53ee8cc1Swenshuai.xi     E_TSP_PVR_PVRENG_2,
111*53ee8cc1Swenshuai.xi     E_TSP_PVR_PVRENG_3,
112*53ee8cc1Swenshuai.xi     E_TSP_PVR_PVRENG_END,
113*53ee8cc1Swenshuai.xi     E_TSP_PVR_RASPENG_START         = E_TSP_PVR_PVRENG_END,
114*53ee8cc1Swenshuai.xi     E_TSP_PVR_RASPENG_0             = E_TSP_PVR_RASPENG_START,
115*53ee8cc1Swenshuai.xi     E_TSP_PVR_RASPENG_1,
116*53ee8cc1Swenshuai.xi     E_TSP_PVR_RASPENG_END,
117*53ee8cc1Swenshuai.xi     E_TSP_PVR_CBPVRENG_START        = E_TSP_PVR_RASPENG_END,
118*53ee8cc1Swenshuai.xi     E_TSP_PVR_ENG_INVALID,
119*53ee8cc1Swenshuai.xi } PVRENG_SEQ;
120*53ee8cc1Swenshuai.xi 
121*53ee8cc1Swenshuai.xi typedef enum _FILEENG_SEQ
122*53ee8cc1Swenshuai.xi {
123*53ee8cc1Swenshuai.xi     E_FILEENG_TSIF0                 = TSP_TSIF0,
124*53ee8cc1Swenshuai.xi     E_FILEENG_TSIF1                 = TSP_TSIF1,
125*53ee8cc1Swenshuai.xi     E_FILEENG_TSIF2                 = TSP_TSIF2,
126*53ee8cc1Swenshuai.xi     E_FILEENG_TSIF3                 = TSP_TSIF3,
127*53ee8cc1Swenshuai.xi     E_FILEENG_INVALID,
128*53ee8cc1Swenshuai.xi 
129*53ee8cc1Swenshuai.xi } FILEENG_SEQ;
130*53ee8cc1Swenshuai.xi 
131*53ee8cc1Swenshuai.xi #if 1 // Destination type
132*53ee8cc1Swenshuai.xi typedef enum _TSP_DST_SEQ
133*53ee8cc1Swenshuai.xi {
134*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_VIDEO,
135*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_VIDEO3D,
136*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_VIDEO3,        //Not support
137*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_VIDEO4,        //Not support
138*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_VIDEO5,        //Not support
139*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_VIDEO6,        //Not support
140*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_VIDEO7,        //Not support
141*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_VIDEO8,        //Not support
142*53ee8cc1Swenshuai.xi 
143*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_AUDIO,
144*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_AUDIO2,
145*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_AUDIO3,
146*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_AUDIO4,
147*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_AUDIO5,        //Not support
148*53ee8cc1Swenshuai.xi     E_TSP_DST_FIFO_AUDIO6,        //Not support
149*53ee8cc1Swenshuai.xi 
150*53ee8cc1Swenshuai.xi     E_TSP_DST_INVALID,
151*53ee8cc1Swenshuai.xi } TSP_DST_SEQ;
152*53ee8cc1Swenshuai.xi #else
153*53ee8cc1Swenshuai.xi #define TSP_FltType                     MS_U32
154*53ee8cc1Swenshuai.xi /// TS stream fifo type (Exclusive usage)
155*53ee8cc1Swenshuai.xi #define E_TSP_FLT_FIFO_MASK             0x000000FF
156*53ee8cc1Swenshuai.xi #define E_TSP_FLT_FIFO_VIDEO            0x00000001
157*53ee8cc1Swenshuai.xi #define E_TSP_FLT_FIFO_AUDIO            0x00000002
158*53ee8cc1Swenshuai.xi #define E_TSP_FLT_FIFO_AUDIO2           0x00000004
159*53ee8cc1Swenshuai.xi #define E_TSP_FLT_FIFO_VIDEO3D          0x00000008
160*53ee8cc1Swenshuai.xi #endif
161*53ee8cc1Swenshuai.xi 
162*53ee8cc1Swenshuai.xi typedef enum _TSP_SRC_SEQ{
163*53ee8cc1Swenshuai.xi     E_TSP_SRC_PKTDMX0,
164*53ee8cc1Swenshuai.xi     E_TSP_SRC_PKTDMX1,
165*53ee8cc1Swenshuai.xi     E_TSP_SRC_PKTDMX2,
166*53ee8cc1Swenshuai.xi     E_TSP_SRC_PKTDMX3,
167*53ee8cc1Swenshuai.xi     E_TSP_SRC_PKTDMX4,  //not used
168*53ee8cc1Swenshuai.xi     E_TSP_SRC_PKTDMX5,  //not used
169*53ee8cc1Swenshuai.xi     E_TSP_SRC_MMFI0,
170*53ee8cc1Swenshuai.xi     E_TSP_SRC_MMFI1,
171*53ee8cc1Swenshuai.xi 
172*53ee8cc1Swenshuai.xi     E_TSP_SRC_INVALID,
173*53ee8cc1Swenshuai.xi } TSP_SRC_SEQ;
174*53ee8cc1Swenshuai.xi 
175*53ee8cc1Swenshuai.xi typedef enum _TSIF_CFG
176*53ee8cc1Swenshuai.xi {
177*53ee8cc1Swenshuai.xi     // @NOTE should be Exclusive usage
178*53ee8cc1Swenshuai.xi     E_TSP_TSIF_CFG_DIS      =           0x0000,      // 1: enable ts interface 0 and vice versa oppsite with en
179*53ee8cc1Swenshuai.xi     E_TSP_TSIF_CFG_EN       =           0x0001,
180*53ee8cc1Swenshuai.xi     E_TSP_TSIF_CFG_PARA     =           0x0002,
181*53ee8cc1Swenshuai.xi     E_TSP_TSIF_CFG_SERL     =           0x0000,      // oppsite with Parallel
182*53ee8cc1Swenshuai.xi     E_TSP_TSIF_CFG_EXTSYNC  =           0x0004,
183*53ee8cc1Swenshuai.xi     E_TSP_TSIF_CFG_BITSWAP  =           0x0008,
184*53ee8cc1Swenshuai.xi     E_TSP_TSIF_CFG_3WIRE    =           0x0010
185*53ee8cc1Swenshuai.xi } TSP_TSIF_CFG;
186*53ee8cc1Swenshuai.xi 
187*53ee8cc1Swenshuai.xi // for stream input source
188*53ee8cc1Swenshuai.xi typedef enum _HAL_TS_PAD
189*53ee8cc1Swenshuai.xi {
190*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT0,
191*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT1,
192*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT2,
193*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT3,      // 4/3 wired serial mode
194*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT4,      // 4/3 wired serial mode
195*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT5,      // 4/3 wired serial mode
196*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT6,      // 3 wired serial mode
197*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT7,      // not support,
198*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_INTER0,
199*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_INTER1,    // not support,
200*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_TSOUT0,
201*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_TSOUT1,    // not support,
202*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT0_3WIRE,
203*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT1_3WIRE,
204*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT2_3WIRE,
205*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_EXT3_3WIRE,
206*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_INVALID,
207*53ee8cc1Swenshuai.xi } TSP_TS_PAD;
208*53ee8cc1Swenshuai.xi 
209*53ee8cc1Swenshuai.xi // for ts pad mode
210*53ee8cc1Swenshuai.xi typedef enum _HAL_TS_PAD_MUX_MODE
211*53ee8cc1Swenshuai.xi {
212*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_MUX_PARALLEL,
213*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_MUX_3WIRED_SERIAL,
214*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_MUX_4WIRED_SERIAL,
215*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_MUX_TSO,           // out
216*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_MUX_S2P,           // out
217*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_MUX_S2P1,          // out
218*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_MUX_DEMOD,         // out
219*53ee8cc1Swenshuai.xi     E_TSP_TS_PAD_MUX_INVALID
220*53ee8cc1Swenshuai.xi } TSP_TS_PAD_MUX_MODE;
221*53ee8cc1Swenshuai.xi 
222*53ee8cc1Swenshuai.xi 
223*53ee8cc1Swenshuai.xi 
224*53ee8cc1Swenshuai.xi // for pkt converter mode
225*53ee8cc1Swenshuai.xi typedef enum _HAL_TS_PKT_CONVERTER_MODE
226*53ee8cc1Swenshuai.xi {
227*53ee8cc1Swenshuai.xi     E_TSP_PKT_CONVERTER_188Mode         = 0,
228*53ee8cc1Swenshuai.xi     E_TSP_PKT_CONVERTER_CIMode          = 1,
229*53ee8cc1Swenshuai.xi     E_TSP_PKT_CONVERTER_OpenCableMode   = 2,
230*53ee8cc1Swenshuai.xi     E_TSP_PKT_CONVERTER_ATSMode         = 3,
231*53ee8cc1Swenshuai.xi     E_TSP_PKT_CONVERTER_MxLMode         = 4,
232*53ee8cc1Swenshuai.xi     E_TSP_PKT_CONVERTER_Invalid,
233*53ee8cc1Swenshuai.xi } TSP_TS_PKT_CONVERTER_MODE;
234*53ee8cc1Swenshuai.xi 
235*53ee8cc1Swenshuai.xi typedef enum _HAL_TS_MXL_PKT_MODE
236*53ee8cc1Swenshuai.xi {
237*53ee8cc1Swenshuai.xi     E_TSP_TS_MXL_PKT_192         = 4,
238*53ee8cc1Swenshuai.xi     E_TSP_TS_MXL_PKT_196         = 8,
239*53ee8cc1Swenshuai.xi     E_TSP_TS_MXL_PKT_200         = 12,
240*53ee8cc1Swenshuai.xi     E_TSP_TS_MXL_PKT_INVALID,
241*53ee8cc1Swenshuai.xi } TSP_TS_MXL_PKT_MODE;
242*53ee8cc1Swenshuai.xi 
243*53ee8cc1Swenshuai.xi 
244*53ee8cc1Swenshuai.xi typedef enum _HAL_DMX_FLOW_DST
245*53ee8cc1Swenshuai.xi {
246*53ee8cc1Swenshuai.xi     E_TSP_DMX_FLOW_PLAYBACK,
247*53ee8cc1Swenshuai.xi     E_TSP_DMX_FLOW_PLAYBACK1,
248*53ee8cc1Swenshuai.xi     E_TSP_DMX_FLOW_PLAYBACK2,
249*53ee8cc1Swenshuai.xi     E_TSP_DMX_FLOW_PLAYBACK3,
250*53ee8cc1Swenshuai.xi }_HAL_DMX_FLOW_DST;
251*53ee8cc1Swenshuai.xi 
252*53ee8cc1Swenshuai.xi typedef enum _HAL_TSP_CLK_TYPE
253*53ee8cc1Swenshuai.xi {
254*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSP_CLK,
255*53ee8cc1Swenshuai.xi     E_TSP_HAL_STC_CLK,
256*53ee8cc1Swenshuai.xi     E_TSP_HAL_INVALID
257*53ee8cc1Swenshuai.xi } EN_TSP_HAL_CLK_TYPE;
258*53ee8cc1Swenshuai.xi 
259*53ee8cc1Swenshuai.xi 
260*53ee8cc1Swenshuai.xi typedef struct _HAL_TSP_CLK_STATUS
261*53ee8cc1Swenshuai.xi {
262*53ee8cc1Swenshuai.xi     MS_BOOL bEnable;
263*53ee8cc1Swenshuai.xi     MS_BOOL bInvert;
264*53ee8cc1Swenshuai.xi     MS_U8   u8ClkSrc;
265*53ee8cc1Swenshuai.xi } ST_TSP_HAL_CLK_STATUS;
266*53ee8cc1Swenshuai.xi 
267*53ee8cc1Swenshuai.xi 
268*53ee8cc1Swenshuai.xi typedef enum _PCR_SRC
269*53ee8cc1Swenshuai.xi {
270*53ee8cc1Swenshuai.xi /*    register setting for kaiser pcr
271*53ee8cc1Swenshuai.xi     0: tsif0
272*53ee8cc1Swenshuai.xi     1: tsif1
273*53ee8cc1Swenshuai.xi     2: tsif2
274*53ee8cc1Swenshuai.xi     3: tsif3
275*53ee8cc1Swenshuai.xi     4: tsif4
276*53ee8cc1Swenshuai.xi     5: tsif5
277*53ee8cc1Swenshuai.xi     6: un-used
278*53ee8cc1Swenshuai.xi     7: un-used
279*53ee8cc1Swenshuai.xi     8: pkt merge 0
280*53ee8cc1Swenshuai.xi     9: pkt merge 1
281*53ee8cc1Swenshuai.xi     a: MM file in 1
282*53ee8cc1Swenshuai.xi     b: MM file in 2
283*53ee8cc1Swenshuai.xi */
284*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_TSIF0 = 0,
285*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_TSIF1,
286*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_TSIF2,
287*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_TSIF3,
288*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_TSIF4,
289*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_TSIF5,
290*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_PKT_MERGE0 = 8,
291*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_PKT_MERGE1,
292*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_MMFI0,
293*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_MMFI1,
294*53ee8cc1Swenshuai.xi     E_TSP_PCR_SRC_INVALID,
295*53ee8cc1Swenshuai.xi } TSP_PCR_SRC;
296*53ee8cc1Swenshuai.xi 
297*53ee8cc1Swenshuai.xi typedef enum _CLR_SRC
298*53ee8cc1Swenshuai.xi {
299*53ee8cc1Swenshuai.xi     E_TSP_CLR_SRC_TSIF0,
300*53ee8cc1Swenshuai.xi     E_TSP_CLR_SRC_TSIF1,
301*53ee8cc1Swenshuai.xi     E_TSP_CLR_SRC_TSIF2,         //not support
302*53ee8cc1Swenshuai.xi     E_TSP_CLR_SRC_TSIF3,         //not support
303*53ee8cc1Swenshuai.xi     E_TSP_CLR_SRC_MMFI0,
304*53ee8cc1Swenshuai.xi     E_TSP_CLR_SRC_MMFI1,
305*53ee8cc1Swenshuai.xi     E_TSP_CLR_SRC_INVALID,
306*53ee8cc1Swenshuai.xi } TSP_CLR_SRC;
307*53ee8cc1Swenshuai.xi 
308*53ee8cc1Swenshuai.xi 
309*53ee8cc1Swenshuai.xi typedef enum _HAL_TSP_TSIF // for HW TSIF
310*53ee8cc1Swenshuai.xi {
311*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_0            ,
312*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_1            ,
313*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_2            ,
314*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_3            ,
315*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_4            ,   // not support
316*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_5            ,   // not support
317*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_6            ,   // not support
318*53ee8cc1Swenshuai.xi 
319*53ee8cc1Swenshuai.xi     // @NOTE There are no real TSIFs for TSIF_PVRx , just use those for PVR backward competiable.
320*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_PVR0         ,
321*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_PVR1         ,
322*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_PVR2         ,
323*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_PVR3         ,
324*53ee8cc1Swenshuai.xi     E_TSP_HAL_TSIF_INVALID      ,
325*53ee8cc1Swenshuai.xi } TSP_HAL_TSIF;
326*53ee8cc1Swenshuai.xi 
327*53ee8cc1Swenshuai.xi 
328*53ee8cc1Swenshuai.xi typedef enum _TSP_HAL_FileState
329*53ee8cc1Swenshuai.xi {
330*53ee8cc1Swenshuai.xi     /// Command Queue is Idle
331*53ee8cc1Swenshuai.xi     E_TSP_HAL_FILE_STATE_IDLE           =   0000000000,
332*53ee8cc1Swenshuai.xi     /// Command Queue is Busy
333*53ee8cc1Swenshuai.xi     E_TSP_HAL_FILE_STATE_BUSY           =   0x00000001,
334*53ee8cc1Swenshuai.xi     /// Command Queue is Paused.
335*53ee8cc1Swenshuai.xi     E_TSP_HAL_FILE_STATE_PAUSE          =   0x00000002,
336*53ee8cc1Swenshuai.xi 
337*53ee8cc1Swenshuai.xi     E_TSP_HAL_FILE_STATE_INVALID,
338*53ee8cc1Swenshuai.xi }TSP_HAL_FileState;
339*53ee8cc1Swenshuai.xi 
340*53ee8cc1Swenshuai.xi typedef enum
341*53ee8cc1Swenshuai.xi {
342*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_PIDFLT_NUM                    = 0,
343*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_SECFLT_NUM                    = 1,
344*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_SECBUF_NUM                    = 2,
345*53ee8cc1Swenshuai.xi 
346*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_RECENG_NUM                    = 3,
347*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_RECFLT_NUM                    = 4,
348*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_RECFLT1_NUM                   = 5,
349*53ee8cc1Swenshuai.xi 
350*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_MMFI_AUDIO_FILTER_NUM         = 6,
351*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_MMFI_V3D_FILTER_NUM           = 7,
352*53ee8cc1Swenshuai.xi 
353*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_TSIF_NUM                      = 8,
354*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_DEMOD_NUM                     = 9,
355*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_TSPAD_NUM                     = 10,
356*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_VQ_NUM                        = 11,
357*53ee8cc1Swenshuai.xi 
358*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_CAFLT_NUM                     = 12,
359*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_CAKEY_NUM                     = 13,
360*53ee8cc1Swenshuai.xi 
361*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_FW_ALIGN                      = 14,
362*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_VQ_ALIGN                      = 15,
363*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_VQ_PITCH                      = 16,
364*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_SECBUF_ALIGN                  = 17,
365*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_PVR_ALIGN                     = 18,
366*53ee8cc1Swenshuai.xi 
367*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_PVRCA_PATH_NUM                = 19,
368*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_SHAREKEY_FLT_RANGE            = 20,
369*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_PVRCA0_FLT_RANGE              = 21,
370*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_PVRCA1_FLT_RANGE              = 22,
371*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_PVRCA2_FLT_RANGE              = 23,
372*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_SHAREKEY_FLT1_RANGE           = 24,
373*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_SHAREKEY_FLT2_RANGE           = 25,
374*53ee8cc1Swenshuai.xi 
375*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_HW_TYPE                       = 26,
376*53ee8cc1Swenshuai.xi 
377*53ee8cc1Swenshuai.xi     //27 is reserved, and can not be used
378*53ee8cc1Swenshuai.xi 
379*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_VFIFO_NUM                     = 28,
380*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_AFIFO_NUM                     = 29,
381*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_HWPCR_SUPPORT                 = 30,
382*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_PCRFLT_START_IDX              = 31,
383*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_RECFLT_IDX                    = 32,
384*53ee8cc1Swenshuai.xi 
385*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_DSCMB_ENG_NUM                 = 33,
386*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_MAX_MERGESTR_NUM              = 34,
387*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_MAX_SEC_FLT_DEPTH                  = 35,
388*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_FW_BUF_SIZE                        = 36,
389*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_FW_BUF_RANGE                       = 37,
390*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VQ_BUF_RANGE                       = 38,
391*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_SEC_BUF_RANGE                      = 39,
392*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_FIQ_NUM                            = 40,
393*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_TYPE_NULL,
394*53ee8cc1Swenshuai.xi } TSP_HAL_CAP_TYPE;
395*53ee8cc1Swenshuai.xi 
396*53ee8cc1Swenshuai.xi // @F_TODO remove unused enum member
397*53ee8cc1Swenshuai.xi typedef enum
398*53ee8cc1Swenshuai.xi {
399*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_PIDFLT_NUM                    = (TSP_PIDFLT_END_ID - TSP_PIDFLT_START_ID), // 94-1 = 93
400*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_SECFLT_NUM                    = (TSP_SECFLT_END_ID - TSP_SECFLT_START_ID), // 62-1 = 61
401*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_SECBUF_NUM                    = (TSP_SECBUF_END_ID - TSP_SECBUF_START_ID), // 62-1 = 61
402*53ee8cc1Swenshuai.xi 
403*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_RECENG_NUM                    = 2,
404*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_RECFLT_NUM                    = TSP_PIDFLT_REC_NUM, // 96-2 = 94
405*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_RECFLT_IDX                    = TSP_RECFLT_IDX,  // 96
406*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_PCRFLT_START_IDX              = TSP_PCRFLT_START_ID, // 94
407*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_RECFLT1_NUM                   = 0xDEADBEEF, // 0xDEADBEEF for not support
408*53ee8cc1Swenshuai.xi 
409*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_MMFI_AUDIO_FILTER_NUM         = 4,  //MMFI0 filters
410*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_MMFI_V3D_FILTER_NUM           = 4,  //MMFI1 filters
411*53ee8cc1Swenshuai.xi 
412*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_TSIF_NUM                      = 4,
413*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_DEMOD_NUM                     = 1, //internal demod
414*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_TSPAD_NUM                     = 2,
415*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_VQ_NUM                        = 3,
416*53ee8cc1Swenshuai.xi 
417*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_CAFLT_NUM                     = 0xDEADBEEF,         //@TODO don't know this value
418*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_CAKEY_NUM                     = 0xDEADBEEF,
419*53ee8cc1Swenshuai.xi 
420*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_FW_ALIGN                      = 0x100,
421*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_VQ_ALIGN                      = 16,         // 16 byte align??
422*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_VQ_PITCH                      = 208,        // 208 byte per VQ unit
423*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_SECBUF_ALIGN                  = 16,         // 16 byte align
424*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_PVR_ALIGN                     = 16,
425*53ee8cc1Swenshuai.xi 
426*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_PVRCA_PATH_NUM                = 0xDEADBEEF,
427*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_SHAREKEY_FLT_RANGE            = 0xDEADBEEF,
428*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_PVRCA0_FLT_RANGE              = 0xDEADBEEF,
429*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_PVRCA1_FLT_RANGE              = 0xDEADBEEF,
430*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_PVRCA2_FLT_RANGE              = 0xDEADBEEF,
431*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_SHAREKEY_FLT1_RANGE           = 0xDEADBEEF,
432*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_SHAREKEY_FLT2_RANGE           = 0xDEADBEEF,
433*53ee8cc1Swenshuai.xi 
434*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_HW_TYPE                       = 0x80002003,
435*53ee8cc1Swenshuai.xi 
436*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_VFIFO_NUM                     = 2,
437*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_AFIFO_NUM                     = 2,
438*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_HWPCR_SUPPORT                 = 1,
439*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_FIQ_NUM                       = TSP_TSIF_NUM,
440*53ee8cc1Swenshuai.xi 
441*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_FW_BUF_SIZE                   = 0x4000,
442*53ee8cc1Swenshuai.xi 
443*53ee8cc1Swenshuai.xi     E_TSP_HAL_CAP_VAL_NULL                          = 0xDEADBEEF,
444*53ee8cc1Swenshuai.xi } TSP_HAL_CAP_VAL;
445*53ee8cc1Swenshuai.xi 
446*53ee8cc1Swenshuai.xi /// TSP TEI  Remove Error Packet Infomation
447*53ee8cc1Swenshuai.xi typedef enum
448*53ee8cc1Swenshuai.xi {
449*53ee8cc1Swenshuai.xi     E_TSP_HAL_TEI_REMOVE_AUDIO_PKT,         ///< TEI Remoce Audio Packet
450*53ee8cc1Swenshuai.xi     E_TSP_HAL_TEI_REMOVE_VIDEO_PKT          ///< TEI Remoce Video Packet
451*53ee8cc1Swenshuai.xi 
452*53ee8cc1Swenshuai.xi }TSP_HAL_TEI_RmPktType;
453*53ee8cc1Swenshuai.xi 
454*53ee8cc1Swenshuai.xi /// TSP Packet Converter Input Mode
455*53ee8cc1Swenshuai.xi typedef enum
456*53ee8cc1Swenshuai.xi {
457*53ee8cc1Swenshuai.xi     E_TSP_HAL_PKT_MODE_NORMAL,               ///< Normal Mode (bypass)
458*53ee8cc1Swenshuai.xi     E_TSP_HAL_PKT_MODE_CI,                   ///< CI+ 1.4 (188 bytes)
459*53ee8cc1Swenshuai.xi     E_TSP_HAL_PKT_MODE_OPEN_CABLE,           ///< Open Cable (200 bytes)
460*53ee8cc1Swenshuai.xi     E_TSP_HAL_PKT_MODE_ATS,                  ///< ATS mode (192 bytes) (188+TimeStamp)
461*53ee8cc1Swenshuai.xi     E_TSP_HAL_PKT_MODE_MXL_192,              ///< MXL mode (192 bytes)
462*53ee8cc1Swenshuai.xi     E_TSP_HAL_PKT_MODE_MXL_196,              ///< MXL mode (196 bytes)
463*53ee8cc1Swenshuai.xi     E_TSP_HAL_PKT_MODE_MXL_200               ///< MXL mode (200 bytes)
464*53ee8cc1Swenshuai.xi 
465*53ee8cc1Swenshuai.xi }TSP_HAL_PKT_MODE;
466*53ee8cc1Swenshuai.xi 
467*53ee8cc1Swenshuai.xi // TSP TimeStamp Clk Select
468*53ee8cc1Swenshuai.xi typedef enum
469*53ee8cc1Swenshuai.xi {
470*53ee8cc1Swenshuai.xi     E_TSP_HAL_TIMESTAMP_CLK_90K     = 0,
471*53ee8cc1Swenshuai.xi     E_TSP_HAL_TIMESTAMP_CLK_27M     = 1,
472*53ee8cc1Swenshuai.xi     E_TSP_HAL_TIMESTAMP_CLK_INVALID = 2
473*53ee8cc1Swenshuai.xi 
474*53ee8cc1Swenshuai.xi } TSP_HAL_TimeStamp_Clk;
475*53ee8cc1Swenshuai.xi 
476*53ee8cc1Swenshuai.xi //----------------------------------
477*53ee8cc1Swenshuai.xi /// DMX debug table information structure
478*53ee8cc1Swenshuai.xi //----------------------------------
479*53ee8cc1Swenshuai.xi 
480*53ee8cc1Swenshuai.xi typedef enum
481*53ee8cc1Swenshuai.xi {
482*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_LIVE0,
483*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_LIVE1,
484*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_LIVE2,
485*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_LIVE3,
486*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_LIVE4,   // not support
487*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_LIVE5,   // not support
488*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_LIVE6,   // not support
489*53ee8cc1Swenshuai.xi 
490*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_FILE0,
491*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_FILE1,
492*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_FILE2,
493*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_FILE3,
494*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_FILE4,   // not support
495*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_FILE5,   // not support
496*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_FILE6,   // not support
497*53ee8cc1Swenshuai.xi 
498*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_MMFI0,
499*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_MMFI1,
500*53ee8cc1Swenshuai.xi 
501*53ee8cc1Swenshuai.xi     E_TSP_HAL_FLOW_INVALID,
502*53ee8cc1Swenshuai.xi 
503*53ee8cc1Swenshuai.xi } TSP_HAL_FLOW;
504*53ee8cc1Swenshuai.xi 
505*53ee8cc1Swenshuai.xi 
506*53ee8cc1Swenshuai.xi //--------------------------------------------------------------------------------------------------
507*53ee8cc1Swenshuai.xi // PVR HAL API
508*53ee8cc1Swenshuai.xi //--------------------------------------------------------------------------------------------------
509*53ee8cc1Swenshuai.xi // Static Register Mapping for external access
510*53ee8cc1Swenshuai.xi #define REG_PIDFLT_BASE0            (0x00240000UL)
511*53ee8cc1Swenshuai.xi #define REG_PIDFLT_BASE1            (0x00241000UL)
512*53ee8cc1Swenshuai.xi #define REG_SECFLT_BASE             (0x00221000UL)
513*53ee8cc1Swenshuai.xi #define REG_SECBUF_BASE             (0x00221024UL)
514*53ee8cc1Swenshuai.xi #define REG_CTRL_BASE               (0x00210200UL)
515*53ee8cc1Swenshuai.xi 
516*53ee8cc1Swenshuai.xi #define _REGPid0                      ((REG_Pid*) (REG_PIDFLT_BASE0))
517*53ee8cc1Swenshuai.xi #define _REGPid1                      ((REG_Pid*) (REG_PIDFLT_BASE1))
518*53ee8cc1Swenshuai.xi #define _REGSec                       ((REG_Sec*)  (REG_SECFLT_BASE))
519*53ee8cc1Swenshuai.xi #define _REGBuf                       ((REG_Buf*)  (REG_SECBUF_BASE))
520*53ee8cc1Swenshuai.xi //#define _REGSynth                   ((REG_Synth*)(REG_SYNTH_BASE ))
521*53ee8cc1Swenshuai.xi 
522*53ee8cc1Swenshuai.xi #define PPIDFLT0(_fltid)               (&(_REGPid0->Flt[_fltid]))
523*53ee8cc1Swenshuai.xi #define PPIDFLT1(_fltid)               (&(_REGPid1->Flt[_fltid]))
524*53ee8cc1Swenshuai.xi #define PSECFLT(_fltid)                (&(((REG_Sec*)(REG_SECFLT_BASE)->Flt[_fltid]))
525*53ee8cc1Swenshuai.xi #define PSECBUF(_bufid)                (&(((REG_Buf*)(REG_SECBUF_BASE)->Buf[_bufid]))
526*53ee8cc1Swenshuai.xi 
527*53ee8cc1Swenshuai.xi #define TSIF2PKTDMX(_tsif)             (((_tsif)<2)?(_tsif):((_tsif > 3)?(_tsif+2):(_tsif+1)))
528*53ee8cc1Swenshuai.xi 
529*53ee8cc1Swenshuai.xi #define PKTDMX2TSIF(_pktdmx)             ((_pktdmx)>2)?(((_pktdmx)==2)?(_pktdmx-1):(_pktdmx)):(((_pktdmx)==5)?(_pktdmx-2):(_pktdmx-1))
530*53ee8cc1Swenshuai.xi 
531*53ee8cc1Swenshuai.xi 
532*53ee8cc1Swenshuai.xi 
533*53ee8cc1Swenshuai.xi //******************** PIDFLT DEFINE START ********************//
534*53ee8cc1Swenshuai.xi // PID
535*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_PID_MASK             0x00001FFF
536*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_PID_SHFT             0
537*53ee8cc1Swenshuai.xi 
538*53ee8cc1Swenshuai.xi // Continuous counter
539*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_CC_MASK              0xFF000000
540*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_CC_SHFT              24
541*53ee8cc1Swenshuai.xi 
542*53ee8cc1Swenshuai.xi // PIDFLT SRC
543*53ee8cc1Swenshuai.xi typedef enum _TSP_PIDFLT_SRC
544*53ee8cc1Swenshuai.xi {
545*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_LIVE0,
546*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_LIVE1,
547*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_LIVE2,
548*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_LIVE3,
549*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_LIVE4,
550*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_LIVE5,
551*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_LIVE6,
552*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_FILE0,
553*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_FILE1,
554*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_FILE2,
555*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_FILE3,
556*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_FILE4,
557*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_FILE5,
558*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_FILE6,
559*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_INVALID,
560*53ee8cc1Swenshuai.xi } TSP_PIDFLT_SRC;
561*53ee8cc1Swenshuai.xi 
562*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_IN_MASK              0x0000E000
563*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_TSIF_SHFT            13
564*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_TSIF0                0x00
565*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_TSIF1                0x01
566*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_TSIF2                0x02
567*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_TSIF3                0x03
568*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_TSIF_MAX             0x04
569*53ee8cc1Swenshuai.xi 
570*53ee8cc1Swenshuai.xi // Section filter Id (0~63)
571*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_SECFLT_MASK          0x000000FF                          // [21:16] secflt id
572*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_SECFLT_SHFT          0
573*53ee8cc1Swenshuai.xi 
574*53ee8cc1Swenshuai.xi // PIDFLT DST
575*53ee8cc1Swenshuai.xi typedef enum _TSP_PIDFLT_DST
576*53ee8cc1Swenshuai.xi {
577*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_DST_VIDEO,
578*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_DST_AUDIO,
579*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_DST_PVR,
580*53ee8cc1Swenshuai.xi 
581*53ee8cc1Swenshuai.xi     E_TSP_PIDFLT_DST_INVALID,
582*53ee8cc1Swenshuai.xi } TSP_PIDFLT_DST;
583*53ee8cc1Swenshuai.xi 
584*53ee8cc1Swenshuai.xi // AF/Sec/Video/V3D/Audio/AudioB/AudioC/AudioD/PVR1/PVR2/PVR3/PVR4
585*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_SECFLT_NULL          0x000000FF                          // software usage clean selected section filter
586*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_MASK             0x001FBF00
587*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_SHFT             8
588*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_NONE             0x00000000
589*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_SECAF            0x00000100
590*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_SECFLT           0x00000200
591*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_VFIFO            0x00000400
592*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_VFIFO3D          0x00000800
593*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_AFIFO            0x00001000
594*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_AFIFO2           0x00002000
595*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_VFIFO3           0x00000000    //Not Support
596*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_AFIFO3           0x00080000
597*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_AFIFO4           0x00100000
598*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_VFIFO4           0x00000000    //Not Support
599*53ee8cc1Swenshuai.xi 
600*53ee8cc1Swenshuai.xi // SRC ID
601*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_SRCID_MASK           0xF0000000
602*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_SRCID_SHIFT          28
603*53ee8cc1Swenshuai.xi 
604*53ee8cc1Swenshuai.xi //enable LUT
605*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_LUT              0x00000000    //Not support
606*53ee8cc1Swenshuai.xi 
607*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_PVRFLT_MASK          0x00078000
608*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_PVRFLT_SHFT          15
609*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_PVR1             0x00008000
610*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_PVR2             0x00010000
611*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_PVR3             0x00020000
612*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_OUT_PVR4             0x00040000
613*53ee8cc1Swenshuai.xi 
614*53ee8cc1Swenshuai.xi 
615*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_PKTPUSH_PASS_MASK    0x00200000
616*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_PKTPUSH_PASS_SHFT    21
617*53ee8cc1Swenshuai.xi #define TSP_PID_FLT_PKTPUSH_PASS        0x00200000
618*53ee8cc1Swenshuai.xi 
619*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_TSOFLT_MASK          0x00400000
620*53ee8cc1Swenshuai.xi #define TSP_PIDFLT_TSOFLT_SHFT          22
621*53ee8cc1Swenshuai.xi #define TSP_PID_FLT_OUT_TSO0            0x00400000
622*53ee8cc1Swenshuai.xi 
623*53ee8cc1Swenshuai.xi //******************** PIDFLT DEFINE END ********************//
624*53ee8cc1Swenshuai.xi void    TSP32_IdrW(TSP32 *preg, MS_U32 value);
625*53ee8cc1Swenshuai.xi MS_U32  TSP32_IdrR(TSP32 *preg);
626*53ee8cc1Swenshuai.xi 
627*53ee8cc1Swenshuai.xi //=========================TSIF================================
628*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_TSIF_SelPad(MS_U32 tsIf, TSP_TS_PAD eTSPad);
629*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_TsOutPadCfg(TSP_TS_PAD eOutPad, TSP_TS_PAD_MUX_MODE eOutPadMode, TSP_TS_PAD eInPad, TSP_TS_PAD_MUX_MODE eInPadMode, MS_BOOL bEnable);
630*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_SetTSIF(MS_U16 u16TSIF, TSP_TSIF_CFG u16Cfg, MS_BOOL bFileIn);
631*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_TSIF_LiveEn(MS_U32 tsIf, MS_BOOL bEnable);
632*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_TSIF_FileEn(FILEENG_SEQ eFileEng, MS_BOOL bEnable);
633*53ee8cc1Swenshuai.xi void    HAL_TSP_TSIF_BitSwap(MS_U32 tsIf, MS_BOOL bEnable);
634*53ee8cc1Swenshuai.xi void    HAL_TSP_TSIF_ExtSync(MS_U32 tsIf, MS_BOOL bEnable);
635*53ee8cc1Swenshuai.xi void    HAL_TSP_TSIF_Parl(MS_U32 tsIf, MS_BOOL bEnable);
636*53ee8cc1Swenshuai.xi void    HAL_TSP_PAD_3Wire(MS_U32 u32Pad, MS_BOOL bEnable);
637*53ee8cc1Swenshuai.xi void    HAL_TSP_TSIF_3Wire(MS_U32 tsIf, MS_BOOL bEnable);
638*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_TSIF_SelPad_ClkInv(MS_U32 tsIf , MS_BOOL bClkInv);
639*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_TSIF_SelPad_ClkDis(MS_U32 tsIf , MS_BOOL bClkDis);
640*53ee8cc1Swenshuai.xi void    HAL_TSP_GetTSIF_Status(MS_U32 u32TsIfId, TSP_TS_PAD* pePad, MS_U16* pu16Clk, MS_BOOL* pbClkInv, MS_BOOL* pbExtSync, MS_BOOL* pbParl);
641*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_GET_TSIF_FileEnStatus(MS_U32 u32FileEn);
642*53ee8cc1Swenshuai.xi void    HAL_TSP_TEI_SKIP(MS_U32 tsIf, MS_BOOL bEnable);
643*53ee8cc1Swenshuai.xi 
644*53ee8cc1Swenshuai.xi //=========================TSP================================
645*53ee8cc1Swenshuai.xi void    HAL_TSP_PktDmx_CCDrop(MS_U32 pktDmxId, MS_BOOL bEn);
646*53ee8cc1Swenshuai.xi void    HAL_TSP_PktDmx_RmDupAVPkt(MS_BOOL bEnable);
647*53ee8cc1Swenshuai.xi void    HAL_TSP_ReDirect_File(MS_U32 reDir, MS_U32 tsIf, MS_BOOL bEn);
648*53ee8cc1Swenshuai.xi void    HAL_TSP_SetBank(MS_VIRT u32BankAddr);
649*53ee8cc1Swenshuai.xi void    HAL_TSP_Reset(MS_BOOL bEn);
650*53ee8cc1Swenshuai.xi void    HAL_TSP_Path_Reset(MS_U32 tsIf,MS_BOOL bEn);
651*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_GetClockSetting(EN_TSP_HAL_CLK_TYPE eClkType, MS_U8 u8Index, ST_TSP_HAL_CLK_STATUS *pstClkStatus);
652*53ee8cc1Swenshuai.xi void    HAL_TSP_Power(MS_BOOL bEn);
653*53ee8cc1Swenshuai.xi void    HAL_TSP_CPU(MS_BOOL bEn);
654*53ee8cc1Swenshuai.xi void    HAL_TSP_ResetCPU(MS_BOOL bReset);
655*53ee8cc1Swenshuai.xi void    HAL_TSP_HwPatch(void);
656*53ee8cc1Swenshuai.xi void    HAL_TSP_RestoreFltState(void);
657*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_LoadFW(MS_U32 u32FwPhyAddr, MS_U32 u32FwSize);
658*53ee8cc1Swenshuai.xi void    HAL_TSP_RecvBuf_Reset(MS_U32 pktDmxId, MS_BOOL bEn);
659*53ee8cc1Swenshuai.xi void    HAL_TSP_Set_RcvBuf_Src(MS_U32 bufIdx, MS_U32 inputSrc);
660*53ee8cc1Swenshuai.xi void    HAL_TSP_PktBuf_Reset(MS_U32 pktBufId, MS_BOOL bEn);
661*53ee8cc1Swenshuai.xi void    HAL_TSP_SaveFltState(void);
662*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_GetCaps(TSP_HAL_CAP_TYPE eCap, MS_U32 *pu32CapInfo);
663*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_CMD_Run(MS_U32 u32Cmd, MS_U32 u32Config0, MS_U32 u32Config1, MS_U32* pData);
664*53ee8cc1Swenshuai.xi void    HAL_TSP_TEI_RemoveErrorPkt(TSP_HAL_TEI_RmPktType eHalPktType, MS_BOOL bEnable);
665*53ee8cc1Swenshuai.xi void    HAL_TSP_Bank1137_Write(MS_U32 u32Offset,MS_U16 u16Value);
666*53ee8cc1Swenshuai.xi 
667*53ee8cc1Swenshuai.xi //=========================TSO================================
668*53ee8cc1Swenshuai.xi void    HAL_TSO_SetTSOOutMUX(MS_BOOL bSet);
669*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_TSO_TSIF_SelPad(MS_U32 u32TSOEng, TSP_TS_PAD eTSPad);
670*53ee8cc1Swenshuai.xi 
671*53ee8cc1Swenshuai.xi //=========================Filein================================
672*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_PktSize(FILEENG_SEQ eFileEng, MS_U32 u32PktSize);
673*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_Addr(FILEENG_SEQ eFileEng, MS_U32 addr);
674*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_Size(FILEENG_SEQ eFileEng, MS_U32 size);
675*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_Start(FILEENG_SEQ eFileEng);
676*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_Abort(FILEENG_SEQ eFileEng, MS_BOOL bEn);
677*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_CmdQRst(FILEENG_SEQ eFileEng, MS_BOOL bEnable);
678*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_Filein_CmdQSlot(FILEENG_SEQ eFileEng);
679*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_Filein_CmdQCnt(FILEENG_SEQ eFileEng);
680*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_Filein_CmdQLv(FILEENG_SEQ eFileEng);
681*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_ByteDelay(FILEENG_SEQ eFileEng, MS_U32 delay, MS_BOOL bEnable);
682*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_Filein_Status(FILEENG_SEQ eFileEng);
683*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_BlockTimeStamp(FILEENG_SEQ eFileEng, MS_BOOL bEn);
684*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_PacketMode(FILEENG_SEQ eFileEng,MS_BOOL bSet);
685*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_SetTimeStamp(FILEENG_SEQ eFileEng, MS_U32 u32Stamp);
686*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_SetTimeStampClk(FILEENG_SEQ eFileEng, TSP_HAL_TimeStamp_Clk eTimeStampClk);
687*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_Filein_GetTimeStamp(FILEENG_SEQ eFileEng);
688*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_Filein_PktTimeStamp(FILEENG_SEQ eFileEng);
689*53ee8cc1Swenshuai.xi 
690*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_File_Pause(FILEENG_SEQ eFileEng);
691*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_File_Resume(FILEENG_SEQ eFileEng);
692*53ee8cc1Swenshuai.xi TSP_HAL_FileState HAL_TSP_Filein_GetState(FILEENG_SEQ eFileEng);
693*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_GetCurAddr(FILEENG_SEQ eFileEng, MS_PHY *pu32Addr);
694*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_WbFsmRst(FILEENG_SEQ eFileEng, MS_BOOL bEnable);
695*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_Init_Trust_Start(FILEENG_SEQ eFileEng);
696*53ee8cc1Swenshuai.xi /*
697*53ee8cc1Swenshuai.xi // Only used by [HW test code]
698*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_Filein_Done_Status(FILEENG_SEQ eFileEng);
699*53ee8cc1Swenshuai.xi */
700*53ee8cc1Swenshuai.xi 
701*53ee8cc1Swenshuai.xi //=========================PCR FLT================================
702*53ee8cc1Swenshuai.xi void    HAL_TSP_PcrFlt_SetPid(MS_U32 pcrFltId, MS_U32 u32Pid);
703*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_PcrFlt_GetPid(MS_U32 pcrFltId);
704*53ee8cc1Swenshuai.xi void    HAL_TSP_PcrFlt_Enable(MS_U32 pcrFltId, MS_BOOL bEnable);
705*53ee8cc1Swenshuai.xi void    HAL_TSP_PcrFlt_SetSrc(MS_U32 pcrFltId, TSP_PCR_SRC src);
706*53ee8cc1Swenshuai.xi void    HAL_TSP_PcrFlt_GetSrc(MS_U32 pcrFltId, TSP_PCR_SRC *pPcrSrc);//[Jason]
707*53ee8cc1Swenshuai.xi void    HAL_TSP_PcrFlt_GetPcr(MS_U32 pcrFltId, MS_U32 *pu32Pcr_H, MS_U32 *pu32Pcr);
708*53ee8cc1Swenshuai.xi void    HAL_TSP_PcrFlt_Reset(MS_U32 pcrFltId);
709*53ee8cc1Swenshuai.xi void    HAL_TSP_PcrFlt_ClearInt(MS_U32 pcrFltId);
710*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_PcrFlt_GetIntMask(MS_U32 pcrFltId);
711*53ee8cc1Swenshuai.xi 
712*53ee8cc1Swenshuai.xi //=========================STC================================
713*53ee8cc1Swenshuai.xi void    HAL_TSP_STC_Init(void);
714*53ee8cc1Swenshuai.xi void    HAL_TSP_SetSTCSynth(MS_U32 Eng, MS_U32 u32Sync);
715*53ee8cc1Swenshuai.xi void    HAL_TSP_GetSTCSynth(MS_U32 Eng, MS_U32* u32Sync);
716*53ee8cc1Swenshuai.xi void    HAL_TSP_STC64_Mode_En(MS_BOOL bEnable);
717*53ee8cc1Swenshuai.xi void    HAL_TSP_STC64_Set(MS_U32 Eng, MS_U32 stcH, MS_U32 stcL);
718*53ee8cc1Swenshuai.xi void    HAL_TSP_STC64_Get(MS_U32 Eng, MS_U32* pStcH, MS_U32* pStcL);
719*53ee8cc1Swenshuai.xi void    HAL_TSP_STC33_CmdQSet(MS_U32 stcH, MS_U32 stcL);
720*53ee8cc1Swenshuai.xi void    HAL_TSP_STC33_CmdQGet(MS_U32* pStcH, MS_U32* pStcL);
721*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_STC_UpdateCtrl(MS_U8 u8Eng, MS_BOOL bEnable);
722*53ee8cc1Swenshuai.xi 
723*53ee8cc1Swenshuai.xi //=========================FIFO================================
724*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_SetSrc   (TSP_DST_SEQ eFltType, MS_U32 pktDmxId);
725*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_GetSrc   (TSP_DST_SEQ eFltType, TSP_SRC_SEQ *pktDmxId);
726*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_Bypass   (TSP_DST_SEQ eFltType, MS_BOOL bEn);
727*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_Bypass_Src(FILEENG_SEQ eFileEng, TSP_DST_SEQ eFltType);
728*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_ClearAll (void);
729*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_FIFO_PidHit   (TSP_DST_SEQ eFltType);
730*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_Reset    (TSP_DST_SEQ eFltType, MS_BOOL bReset);
731*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_FIFO_Level    (TSP_DST_SEQ eFltType);
732*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_FIFO_Overflow (TSP_DST_SEQ eFltType);
733*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_FIFO_Empty    (TSP_DST_SEQ eFltType);
734*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_BlockDis (TSP_DST_SEQ eFltType, MS_BOOL bDisable);
735*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_FIFO_GetStatus(TSP_DST_SEQ eFltType);
736*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_Reset    (TSP_DST_SEQ eFltType, MS_BOOL bReset);
737*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_Skip_Scrmb(TSP_DST_SEQ eFltType,MS_BOOL bSkip);
738*53ee8cc1Swenshuai.xi void    HAL_TSP_Flt_Bypass(TSP_DST_SEQ eFltType, MS_BOOL bEn);
739*53ee8cc1Swenshuai.xi void    HAL_TSP_PS_SRC(MS_U32 tsIf);
740*53ee8cc1Swenshuai.xi //void    HAL_TSP_TSIF_Full_Block(MS_U32 tsIf, MS_BOOL bEnable);  // for PS mode A/V fifo pull back
741*53ee8cc1Swenshuai.xi void HAL_TSP_Filein_Bypass(FILEENG_SEQ eFileEng, MS_BOOL bEnable);// for PS mode A/V fifo pull back
742*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_ReadSrc(TSP_DST_SEQ eFltType);             // read A/V fifo data
743*53ee8cc1Swenshuai.xi MS_U16  HAL_TSP_FIFO_ReadPkt(void);                             //
744*53ee8cc1Swenshuai.xi void    HAL_TSP_FIFO_Connect(MS_BOOL bEn);                      //
745*53ee8cc1Swenshuai.xi void    HAL_TSP_BD_AUD_En(MS_U32 u32BD,MS_BOOL bEn);
746*53ee8cc1Swenshuai.xi void    HAL_TSP_TRACE_MARK_En(MS_U32 u32Tsif,TSP_DST_SEQ eFltType,MS_BOOL bEn);
747*53ee8cc1Swenshuai.xi 
748*53ee8cc1Swenshuai.xi //=========================VQ================================
749*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_SetVQ( MS_PHYADDR u32BaseAddr, MS_U32 u32BufLen);
750*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_VQ_Buffer(MS_U32 vqId, MS_PHYADDR u32BaseAddr, MS_U32 u32BufLen);
751*53ee8cc1Swenshuai.xi void    HAL_TSP_VQ_Enable(MS_BOOL bEn);
752*53ee8cc1Swenshuai.xi void    HAL_TSP_VQ_Reset(MS_U32 vqId, MS_BOOL bEn);
753*53ee8cc1Swenshuai.xi void    HAL_TSP_VQ_OverflowInt_Clr(MS_U32 vqId, MS_BOOL bEn);
754*53ee8cc1Swenshuai.xi void    HAL_TSP_VQ_OverflowInt_En(MS_U32 vqId, MS_BOOL bEn);
755*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_VQ_Block_Dis(MS_U32 vqId,MS_BOOL bDis);
756*53ee8cc1Swenshuai.xi 
757*53ee8cc1Swenshuai.xi //=========================Pid Flt================================
758*53ee8cc1Swenshuai.xi //void HAL_TSP_PidFlt_SetFltOut(MS_U32 pPidFlt, MS_U32 u32FltOu);
759*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetPid(MS_U32 fltId, MS_U32 u32PID);
760*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetFltIn(MS_U32 fltId, MS_U32 u32FltIn);
761*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetFltOut(MS_U32 fltId, MS_U32 u32FltOut);
762*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetSecFlt(MS_U32 fltId, MS_U32 u32SecFltId);
763*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetPvrFlt(MS_U32 fltId, MS_U32 u32PVREng, MS_BOOL bEn);
764*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetFltRushPass(MS_U32 fltId, MS_U8 u8Enable);
765*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetTSOFlt(MS_U32 fltId, MS_U32 u32TSOEng, MS_BOOL bEn);
766*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_PidFlt_GetPid(REG_PidFlt* pPidFlt);
767*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_PidFlt_GetFltOutput(REG_PidFlt *pPidFlt);
768*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetSrcID(MS_U32 fltId, MS_U32 u32SrcID);
769*53ee8cc1Swenshuai.xi 
770*53ee8cc1Swenshuai.xi //=========================SecFlt================================
771*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_BurstLen(MS_U32 burstMode);
772*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_SetType(REG_SecFlt *pSecFlt, MS_U32 u32FltType);
773*53ee8cc1Swenshuai.xi MS_U16  HAL_TSP_SecFlt_GetSecBuf(REG_SecFlt *pSecFlt);
774*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_ResetState(REG_SecFlt* pSecFlt);
775*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_ResetRmnCnt(REG_SecFlt* pSecFlt);
776*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_ClrCtrl(REG_SecFlt *pSecFlt);
777*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_SetMask(REG_SecFlt *pSecFlt, MS_U8 *pu8Mask);
778*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_SetNMask(REG_SecFlt *pSecFlt, MS_U8 *pu8NMask);
779*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_SetMatch(REG_SecFlt *pSecFlt, MS_U8 *pu8Match);
780*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_SetReqCount(REG_SecFlt *pSecFlt, MS_U32 u32ReqCount);
781*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_SetMode(REG_SecFlt *pSecFlt, MS_U32 u32SecFltMode);
782*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_SecFlt_GetCRC32(REG_SecFlt *pSecFlt);
783*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_SecFlt_GetState(REG_SecFlt *pSecFlt);
784*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_SelSecBuf(REG_SecFlt *pSecFlt, MS_U16 u16BufId);
785*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_SecFlt_TryAlloc(REG_SecFlt* pSecFlt, MS_U16 u16TSPId);
786*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_SetAutoCRCChk(REG_SecFlt *pSecFlt, MS_BOOL bSet);
787*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_Free(REG_SecFlt* pSecFlt);
788*53ee8cc1Swenshuai.xi void    HAL_TSP_SecFlt_DropEnable(MS_BOOL bSet); // @TODO not implement yet
789*53ee8cc1Swenshuai.xi 
790*53ee8cc1Swenshuai.xi //=========================Sec Buf================================
791*53ee8cc1Swenshuai.xi void    HAL_TSP_SecBuf_SetBuf(REG_SecBuf *pSecBuf, MS_U32 u32StartAddr, MS_U32 u32BufSize);
792*53ee8cc1Swenshuai.xi void    HAL_TSP_SecBuf_SetRead(REG_SecBuf *pSecBuf, MS_U32 u32ReadAddr);
793*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_SecBuf_GetStart(REG_SecBuf *pSecBuf);
794*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_SecBuf_GetEnd(REG_SecBuf *pSecBuf);
795*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_SecBuf_GetBufCur(REG_SecBuf *pSecBuf);
796*53ee8cc1Swenshuai.xi void    HAL_TSP_SecBuf_Reset(REG_SecBuf *pSecBuf);
797*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_SecBuf_GetRead(REG_SecBuf *pSecBuf);
798*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_SecBuf_GetWrite(REG_SecBuf *pSecBuf);
799*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_SecBuf_TryAlloc(REG_SecBuf *pSecBuf, MS_U16 u16TSPId);
800*53ee8cc1Swenshuai.xi void    HAL_TSP_SecBuf_Free(REG_SecBuf *pSecBuf);
801*53ee8cc1Swenshuai.xi 
802*53ee8cc1Swenshuai.xi //=========================PVR================================
803*53ee8cc1Swenshuai.xi void    HAL_PVR_SetBank(MS_U32 u32BankAddr);
804*53ee8cc1Swenshuai.xi void    HAL_PVR_Init(MS_U32 u32PVREng, MS_U32 pktDmxId);
805*53ee8cc1Swenshuai.xi void    HAL_PVR_Exit(MS_U32 u32PVREng);
806*53ee8cc1Swenshuai.xi void    HAL_PVR_Alignment_Enable(MS_U32 u32PVREng, MS_BOOL bEnable);
807*53ee8cc1Swenshuai.xi /*
808*53ee8cc1Swenshuai.xi void    HAL_PVR_SetTSIF(MS_U32 u32PVREng, MS_BOOL bPara, MS_BOOL bExtSync, MS_BOOL bDataSWP);
809*53ee8cc1Swenshuai.xi void    HAL_PVR_RecAtSync_Dis(MS_U32 u32PVREng, MS_BOOL bDis);
810*53ee8cc1Swenshuai.xi void    HAL_PVR_SetDataSwap(MS_U32 u32PVREng, MS_BOOL bEn);
811*53ee8cc1Swenshuai.xi */
812*53ee8cc1Swenshuai.xi void    HAL_PVR_FlushData(MS_U32 u32PVREng);
813*53ee8cc1Swenshuai.xi void    HAL_PVR_Skip_Scrmb(MS_U32 u32PVREng,MS_BOOL bSkip);
814*53ee8cc1Swenshuai.xi void    HAL_PVR_Block_Dis(MS_U32 u32PVREng,MS_BOOL bDisable);
815*53ee8cc1Swenshuai.xi void    HAL_PVR_BurstLen(MS_U32 u32PVREng,MS_U16 u16BurstMode);
816*53ee8cc1Swenshuai.xi void    HAL_PVR_Start(MS_U32 u32PVREng);
817*53ee8cc1Swenshuai.xi void    HAL_PVR_Stop(MS_U32 u32PVREng);
818*53ee8cc1Swenshuai.xi void    HAL_PVR_Pause(MS_U32 u32PVREng , MS_BOOL bPause);
819*53ee8cc1Swenshuai.xi void    HAL_PVR_RecPid(MS_U32 u32PVREng, MS_BOOL bSet);
820*53ee8cc1Swenshuai.xi void    HAL_PVR_RecNull(MS_BOOL bSet);
821*53ee8cc1Swenshuai.xi void    HAL_PVR_SetPidflt(MS_U32 u32PVREng, MS_U16 u16Fltid, MS_U16 u16Pid);
822*53ee8cc1Swenshuai.xi void    HAL_PVR_SetBuf(MS_U32 u32PVREng , MS_U32 u32StartAddr0, MS_U32 u32BufSize0, MS_U32 u32StartAddr1, MS_U32 u32BufSize1);
823*53ee8cc1Swenshuai.xi void    HAL_PVR_SetStr2Miu_StartAddr(MS_U32 u32PVREng, MS_U32 u32StartAddr0, MS_U32 u32StartAddr1);
824*53ee8cc1Swenshuai.xi void    HAL_PVR_SetStr2Miu_MidAddr(MS_U32 u32PVREng, MS_U32 u32MidAddr0, MS_U32 u32MidAddr1);
825*53ee8cc1Swenshuai.xi void    HAL_PVR_SetStr2Miu_EndAddr(MS_U32 u32PVREng, MS_U32 u32EndAddr0, MS_U32 u32EndAddr1);
826*53ee8cc1Swenshuai.xi MS_U32  HAL_PVR_GetWritePtr(MS_U32 u32PVREng);
827*53ee8cc1Swenshuai.xi void    HAL_PVR_SetStrPacketMode(MS_U32 u32PVREng, MS_BOOL bSet);
828*53ee8cc1Swenshuai.xi void    HAL_PVR_SetPVRTimeStamp(MS_U32 u32PVREng, MS_U32 u32Stamp);
829*53ee8cc1Swenshuai.xi MS_U32  HAL_PVR_GetPVRTimeStamp(MS_U32 u32PVREng);
830*53ee8cc1Swenshuai.xi void    HAL_PVR_TimeStamp_Stream_En(MS_U32 u32PVREng, MS_BOOL bEnable);
831*53ee8cc1Swenshuai.xi void    HAL_PVR_TimeStamp_Sel(MS_U32 u32PVREng, MS_BOOL bLocal_Stream);
832*53ee8cc1Swenshuai.xi void    HAL_PVR_PauseTime_En(MS_U32 u32PVREng,MS_BOOL bEnable);
833*53ee8cc1Swenshuai.xi void    HAL_PVR_SetPauseTime(MS_U32 u32PVREng,MS_U32 u32PauseTime);
834*53ee8cc1Swenshuai.xi void    HAL_PVR_GetEngSrc(MS_U32 u32EngDst, TSP_SRC_SEQ *eSrc);
835*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_CAPVR_SPSEnable(MS_U32 u32Eng, MS_U16 u16CaPvrMode, MS_BOOL bEnable);
836*53ee8cc1Swenshuai.xi void    HAL_TSP_SPD_Bypass_En(MS_BOOL bByPassEn);
837*53ee8cc1Swenshuai.xi /*
838*53ee8cc1Swenshuai.xi void    HAL_TSP_PVR_SPSConfig(MS_U8 u8Eng, MS_BOOL CTR_mode);
839*53ee8cc1Swenshuai.xi void    HAL_TSP_FileIn_SPDConfig(MS_U32 tsif, MS_BOOL CTR_mode);
840*53ee8cc1Swenshuai.xi */
841*53ee8cc1Swenshuai.xi 
842*53ee8cc1Swenshuai.xi //=========================RASP================================
843*53ee8cc1Swenshuai.xi MS_U32 HAL_RASP_Set_Source(MS_U32 u32RASPEng, MS_U32 pktDmxId);
844*53ee8cc1Swenshuai.xi MS_U32 HAL_RASP_Get_Source(MS_U32 u32RASPEng, TSP_SRC_SEQ *eSrc);
845*53ee8cc1Swenshuai.xi 
846*53ee8cc1Swenshuai.xi //=========================FQ================================
847*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_FQ_FLT_NULL_PKT(MS_U32 u32FQEng, MS_BOOL bFltNull);
848*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_FQ_SetMuxSwitch(MS_U32 u32FQEng, MS_U32 u32FQSrc);
849*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_FQ_GetMuxSwitch(MS_U32 u32FQEng);
850*53ee8cc1Swenshuai.xi 
851*53ee8cc1Swenshuai.xi //=========================HCMD================================
852*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_HCMD_GetInfo(MS_U32 u32Type);
853*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_HCMD_BufRst(MS_U32 u32Value);
854*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_HCMD_Read(MS_U32 u32Addr);
855*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_HCMD_Write(MS_U32 u32Addr, MS_U32 u32Value);
856*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_HCMD_Alive(void);
857*53ee8cc1Swenshuai.xi void    HAL_TSP_HCMD_SecRdyInt_Disable(MS_U32 FltId ,MS_BOOL bDis);
858*53ee8cc1Swenshuai.xi MS_U32  HAL_TSP_HCMD_Dbg(MS_U32 u32Enable);
859*53ee8cc1Swenshuai.xi void    HAL_TSP_HCMD_SET(MS_U32 mcu_cmd, MS_U32 mcu_data0, MS_U32 mcu_data1);
860*53ee8cc1Swenshuai.xi void    HAL_TSP_HCMD_GET(MS_U32* pmcu_cmd, MS_U32* pmcu_data0, MS_U32* pmcu_data1);
861*53ee8cc1Swenshuai.xi 
862*53ee8cc1Swenshuai.xi //=========================INT================================
863*53ee8cc1Swenshuai.xi void   HAL_TSP_INT_Enable(MS_U32 u16Mask);
864*53ee8cc1Swenshuai.xi void   HAL_TSP_INT_Disable(MS_U32 u16Mask);
865*53ee8cc1Swenshuai.xi void   HAL_TSP_INT_ClrHW(MS_U32 u16Mask);
866*53ee8cc1Swenshuai.xi MS_U32 HAL_TSP_INT_GetHW(void);
867*53ee8cc1Swenshuai.xi void   HAL_TSP_INT_ClrSW(void);
868*53ee8cc1Swenshuai.xi MS_U32 HAL_TSP_INT_GetSW(void);
869*53ee8cc1Swenshuai.xi 
870*53ee8cc1Swenshuai.xi //=========================Mapping================================
871*53ee8cc1Swenshuai.xi TSP_PCR_SRC     HAL_TSP_FltSrc2PCRSrc_Mapping(TSP_PIDFLT_SRC ePidFltSrc);
872*53ee8cc1Swenshuai.xi TSP_PIDFLT_SRC  HAL_TSP_PktDmx2FltSrc_Mapping(TSP_SRC_SEQ eSrc);
873*53ee8cc1Swenshuai.xi MS_U32          HAL_TSP_FltSrc2PktDmx_Mapping(TSP_PIDFLT_SRC ePidFltSrc);
874*53ee8cc1Swenshuai.xi FILEENG_SEQ     HAL_TSP_FilePath2Tsif_Mapping(MS_U32 u32FileEng);
875*53ee8cc1Swenshuai.xi MS_U32          HAL_TSP_TsifMapping(TSP_HAL_TSIF u32TSIF, MS_BOOL bFileIn);
876*53ee8cc1Swenshuai.xi TSP_SRC_SEQ     HAL_TSP_Eng2PktDmx_Mapping(MS_U32 u32Eng);
877*53ee8cc1Swenshuai.xi FILEENG_SEQ     HAL_TSP_GetDefaultFileinEng(void);
878*53ee8cc1Swenshuai.xi MS_U32          HAL_TSP_PidFltDstMapping(TSP_PIDFLT_DST eDstType, MS_U32 u32Eng);
879*53ee8cc1Swenshuai.xi MS_U32          HAL_TSP_Tsif2Fq_Mapping(MS_U32 u32Tsif);
880*53ee8cc1Swenshuai.xi TSP_SRC_SEQ     HAL_TSP_Debug_Flow2PktDmx_Mapping(TSP_HAL_FLOW eFlow);
881*53ee8cc1Swenshuai.xi TSP_TS_PAD      HAL_TSP_3WirePadMapping(MS_U8 u8Pad3WireId);
882*53ee8cc1Swenshuai.xi 
883*53ee8cc1Swenshuai.xi //========================DSCMB Functions===================================
884*53ee8cc1Swenshuai.xi extern MS_BOOL HAL_DSCMB_GetBank(MS_U32 *u32Bank);
885*53ee8cc1Swenshuai.xi extern MS_BOOL HAL_DSCMB_PidIdx_SetTsId(MS_U32 u32fltid , MS_U32 u32TsId );
886*53ee8cc1Swenshuai.xi MS_BOOL        HAL_DSCMB_GetStatus(MS_U32 u32PktDmx, MS_U32 u32GroupId, MS_U32 u32PidFltId, MS_U32 *pu32ScmbSts);
887*53ee8cc1Swenshuai.xi 
888*53ee8cc1Swenshuai.xi //========================MOBF Functions=====================================
889*53ee8cc1Swenshuai.xi void    HAL_TSP_Filein_MOBF_Enable(FILEENG_SEQ eFileEng, MS_BOOL bEnable, MS_U32 u32Key);
890*53ee8cc1Swenshuai.xi void    HAL_PVR_MOBF_Enable(MS_U32 u32PVREng, MS_BOOL bEnable, MS_U32 u32Key);
891*53ee8cc1Swenshuai.xi 
892*53ee8cc1Swenshuai.xi //========================Protection range===================================
893*53ee8cc1Swenshuai.xi void    HAL_TSP_OR_Address_Protect_En(MS_BOOL bEn);
894*53ee8cc1Swenshuai.xi void    HAL_TSP_OR_Address_Protect(MS_PHY u32AddrH, MS_PHY u32AddrL);
895*53ee8cc1Swenshuai.xi void    HAL_TSP_SEC_Address_Protect_En(MS_BOOL bEn);
896*53ee8cc1Swenshuai.xi void    HAL_TSP_SEC_Address_Protect(MS_U8 u8SecID, MS_PHY u32AddrH, MS_PHY u32AddrL);
897*53ee8cc1Swenshuai.xi void    HAL_TSP_PVR_Address_Protect_En(MS_U32 u32PVREng,MS_BOOL bEnable);
898*53ee8cc1Swenshuai.xi void    HAL_TSP_PVR_Address_Protect(MS_U32 u32PVREng, MS_PHY u32AddrH, MS_PHY u32AddrL);
899*53ee8cc1Swenshuai.xi void    HAL_TSP_FILEIN_Address_Protect_En(FILEENG_SEQ eFileEng,MS_BOOL bEnable);
900*53ee8cc1Swenshuai.xi void    HAL_TSP_FILEIN_Address_Protect(FILEENG_SEQ eFileEng,MS_PHY u32AddrH, MS_PHY u32AddrL);
901*53ee8cc1Swenshuai.xi void    HAL_TSP_MMFI_Address_Protect_En(MS_U32 u32MMFIEng,MS_BOOL bEnable);
902*53ee8cc1Swenshuai.xi void    HAL_TSP_MMFI_Address_Protect(MS_U32 u32MMFIEng,MS_PHY u32AddrH, MS_PHY u32AddrL);
903*53ee8cc1Swenshuai.xi 
904*53ee8cc1Swenshuai.xi //========================Debug table=============================
905*53ee8cc1Swenshuai.xi // @TODO Renaming Load and Get
906*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_LockPktCnt_Src(MS_U32 u32TsIf);
907*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_LockPktCnt_Load(MS_U32 u32TsIf,MS_BOOL bEn);
908*53ee8cc1Swenshuai.xi MS_U16  HAL_TSP_Debug_LockPktCnt_Get(MS_U32 u32TsIf, MS_BOOL bLock);
909*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_LockPktCnt_Clear(MS_U32 u32Tsif);
910*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_ClrSrcSel(TSP_SRC_SEQ eClrSrc);
911*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_AvPktCnt_Src(TSP_DST_SEQ eAvType, TSP_SRC_SEQ ePktDmxId);
912*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_AvPktCnt_Load(TSP_DST_SEQ eAvType, MS_BOOL bEn);
913*53ee8cc1Swenshuai.xi MS_U16  HAL_TSP_Debug_AvPktCnt_Get(TSP_DST_SEQ eAvType);
914*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_AvPktCnt_Clear(TSP_DST_SEQ eAvType);
915*53ee8cc1Swenshuai.xi 
916*53ee8cc1Swenshuai.xi // @TODO Implement Drop and Dis Hal
917*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_DropDisPktCnt_Src(TSP_DST_SEQ eAvType,TSP_SRC_SEQ ePktDmxId);
918*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_DropPktCnt_Load(TSP_DST_SEQ eAvType,MS_BOOL bEn);
919*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_DisPktCnt_Load(TSP_DST_SEQ eAvType,MS_BOOL bEn,MS_BOOL bPayload);
920*53ee8cc1Swenshuai.xi MS_U16  HAL_TSP_Debug_DropDisPktCnt_Get(TSP_SRC_SEQ ePktDmxId, MS_BOOL bDrop);
921*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_DropPktCnt_Clear(TSP_DST_SEQ eAvType);
922*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_DisPktCnt_Clear(TSP_DST_SEQ eAvType);
923*53ee8cc1Swenshuai.xi 
924*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_ErrPktCnt_Src(MS_U32 u32TsIf);
925*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_ErrPktCnt_Load(MS_U32 u32TsIf,MS_BOOL bEn);
926*53ee8cc1Swenshuai.xi MS_U16  HAL_TSP_Debug_ErrPktCnt_Get(void);
927*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_ErrPktCnt_Clear(MS_U32 u32Tsif);
928*53ee8cc1Swenshuai.xi 
929*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_InputPktCnt_Src(MS_U32 u32TsIf);
930*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_InputPktCnt_Load(MS_U32 u32TsIf,MS_BOOL bEn);
931*53ee8cc1Swenshuai.xi MS_U16  HAL_TSP_Debug_InputPktCnt_Get(void);
932*53ee8cc1Swenshuai.xi void    HAL_TSP_Debug_InputPktCnt_Clear(MS_U32 u32Tsif);
933*53ee8cc1Swenshuai.xi 
934*53ee8cc1Swenshuai.xi //========================MergeStream Functions=============================
935*53ee8cc1Swenshuai.xi void    HAL_TSP_PktConverter_Init(void);
936*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_PktConverter_PktMode(MS_U8 u8Path, TSP_HAL_PKT_MODE ePktMode);
937*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_PktConverter_SetSrcId(MS_U8 u8Path, MS_U8 u8Id, MS_U8 *pu8SrcId, MS_BOOL bSet);
938*53ee8cc1Swenshuai.xi MS_BOOL HAL_TSP_PktConverter_SetSyncByte(MS_U8 u8Path, MS_U8 u8Id, MS_U8 *pu8SyncByte, MS_BOOL bSet);
939*53ee8cc1Swenshuai.xi /*
940*53ee8cc1Swenshuai.xi void    HAL_TSP_PktConverter_SetMXLPktHeaderLen(MS_U8 u8Path, MS_U8 u8PktHeaderLen);
941*53ee8cc1Swenshuai.xi */
942*53ee8cc1Swenshuai.xi void    HAL_TSP_PktConverter_ForceSync(MS_U8 u8Path, MS_BOOL bEnable);
943*53ee8cc1Swenshuai.xi void    HAL_TSP_PidFlt_SetSrcId(MS_U32 fltId, MS_U32 u32SrcId);
944*53ee8cc1Swenshuai.xi void    HAL_TSP_PcrFlt_SetSrcId(MS_U32 pcrFltId, MS_U32 u32SrcId);
945*53ee8cc1Swenshuai.xi void    HAL_TSP_Reset_TSIF_MergeSetting(MS_U8 u8Path);
946*53ee8cc1Swenshuai.xi 
947*53ee8cc1Swenshuai.xi 
948*53ee8cc1Swenshuai.xi #endif // #ifndef __HAL_PVR_H__
949