xref: /rk3399_rockchip-uboot/include/mpc86xx.h (revision debb7354d1ea4f694154818df5e5b523f5c1cc1d)
1*debb7354SJon Loeliger /*
2*debb7354SJon Loeliger  * Copyright 2004 Freescale Semiconductor.
3*debb7354SJon Loeliger  * Jeffrey Brown (jeffrey@freescale.com)
4*debb7354SJon Loeliger  * Srikanth Srinivasan (srikanth.srinivasan@freescale.com)
5*debb7354SJon Loeliger  */
6*debb7354SJon Loeliger 
7*debb7354SJon Loeliger #ifndef	__MPC86xx_H__
8*debb7354SJon Loeliger #define __MPC86xx_H__
9*debb7354SJon Loeliger 
10*debb7354SJon Loeliger #define EXC_OFF_SYS_RESET	0x0100	/* System reset	offset */
11*debb7354SJon Loeliger 
12*debb7354SJon Loeliger /*----------------------------------------------------------------
13*debb7354SJon Loeliger  * l2cr values.  Look in config_<BOARD>.h for the actual setup
14*debb7354SJon Loeliger  */
15*debb7354SJon Loeliger #define l2cr		 1017
16*debb7354SJon Loeliger 
17*debb7354SJon Loeliger #define L2CR_L2E         0x80000000 /* bit 0 - enable */
18*debb7354SJon Loeliger #define L2CR_L2PE        0x40000000 /* bit 1 - data parity */
19*debb7354SJon Loeliger #define L2CR_L2I         0x00200000 /* bit 10 - global invalidate bit */
20*debb7354SJon Loeliger #define L2CR_L2CTL       0x00100000 /* bit 11 - l2 ram control */
21*debb7354SJon Loeliger #define L2CR_L2DO        0x00010000 /* bit 15 - data-only mode */
22*debb7354SJon Loeliger #define L2CR_REP         0x00001000 /* bit 19 - l2 replacement alg */
23*debb7354SJon Loeliger #define L2CR_HWF         0x00000800 /* bit 20 - hardware flush */
24*debb7354SJon Loeliger #define L2CR_L2IP        0x00000001 /* global invalidate in progress */
25*debb7354SJon Loeliger 
26*debb7354SJon Loeliger /*----------------------------------------------------------------
27*debb7354SJon Loeliger  * BAT settings.  Look in config_<BOARD>.h for the actual setup
28*debb7354SJon Loeliger  */
29*debb7354SJon Loeliger 
30*debb7354SJon Loeliger #define BATU_BL_128K            0x00000000
31*debb7354SJon Loeliger #define BATU_BL_256K            0x00000004
32*debb7354SJon Loeliger #define BATU_BL_512K            0x0000000c
33*debb7354SJon Loeliger #define BATU_BL_1M              0x0000001c
34*debb7354SJon Loeliger #define BATU_BL_2M              0x0000003c
35*debb7354SJon Loeliger #define BATU_BL_4M              0x0000007c
36*debb7354SJon Loeliger #define BATU_BL_8M              0x000000fc
37*debb7354SJon Loeliger #define BATU_BL_16M             0x000001fc
38*debb7354SJon Loeliger #define BATU_BL_32M             0x000003fc
39*debb7354SJon Loeliger #define BATU_BL_64M             0x000007fc
40*debb7354SJon Loeliger #define BATU_BL_128M            0x00000ffc
41*debb7354SJon Loeliger #define BATU_BL_256M            0x00001ffc
42*debb7354SJon Loeliger #define BATU_BL_512M            0x00003ffc
43*debb7354SJon Loeliger #define BATU_BL_1G              0x00007ffc
44*debb7354SJon Loeliger #define BATU_BL_2G              0x0000fffc
45*debb7354SJon Loeliger #define BATU_BL_4G              0x0001fffc
46*debb7354SJon Loeliger 
47*debb7354SJon Loeliger #define BATU_VS                 0x00000002
48*debb7354SJon Loeliger #define BATU_VP                 0x00000001
49*debb7354SJon Loeliger #define BATU_INVALID            0x00000000
50*debb7354SJon Loeliger 
51*debb7354SJon Loeliger #define BATL_WRITETHROUGH       0x00000040
52*debb7354SJon Loeliger #define BATL_CACHEINHIBIT       0x00000020
53*debb7354SJon Loeliger #define BATL_MEMCOHERENCE	0x00000010
54*debb7354SJon Loeliger #define BATL_GUARDEDSTORAGE     0x00000008
55*debb7354SJon Loeliger #define BATL_NO_ACCESS		0x00000000
56*debb7354SJon Loeliger 
57*debb7354SJon Loeliger #define BATL_PP_MSK		0x00000003
58*debb7354SJon Loeliger #define BATL_PP_00		0x00000000 /* No access */
59*debb7354SJon Loeliger #define BATL_PP_01		0x00000001 /* Read-only */
60*debb7354SJon Loeliger #define BATL_PP_10		0x00000002 /* Read-write */
61*debb7354SJon Loeliger #define BATL_PP_11		0x00000003
62*debb7354SJon Loeliger 
63*debb7354SJon Loeliger #define BATL_PP_NO_ACCESS	BATL_PP_00
64*debb7354SJon Loeliger #define BATL_PP_RO		BATL_PP_01
65*debb7354SJon Loeliger #define BATL_PP_RW		BATL_PP_10
66*debb7354SJon Loeliger 
67*debb7354SJon Loeliger #define HID0_XBSEN              0x00000100
68*debb7354SJon Loeliger #define HID0_HIGH_BAT_EN        0x00800000
69*debb7354SJon Loeliger #define HID0_XAEN               0x00020000
70*debb7354SJon Loeliger 
71*debb7354SJon Loeliger #ifndef __ASSEMBLY__
72*debb7354SJon Loeliger 
73*debb7354SJon Loeliger typedef struct
74*debb7354SJon Loeliger {
75*debb7354SJon Loeliger   unsigned long freqProcessor;
76*debb7354SJon Loeliger   unsigned long freqSystemBus;
77*debb7354SJon Loeliger } MPC86xx_SYS_INFO;
78*debb7354SJon Loeliger 
79*debb7354SJon Loeliger #define l1icache_enable	icache_enable
80*debb7354SJon Loeliger 
81*debb7354SJon Loeliger void l2cache_enable(void);
82*debb7354SJon Loeliger void l1dcache_enable(void);
83*debb7354SJon Loeliger 
84*debb7354SJon Loeliger static __inline__ unsigned long get_hid0 (void)
85*debb7354SJon Loeliger {
86*debb7354SJon Loeliger 	unsigned long hid0;
87*debb7354SJon Loeliger 	asm volatile("mfspr %0, 1008" : "=r" (hid0) :);
88*debb7354SJon Loeliger 	return hid0;
89*debb7354SJon Loeliger }
90*debb7354SJon Loeliger 
91*debb7354SJon Loeliger static __inline__ unsigned long get_hid1 (void)
92*debb7354SJon Loeliger {
93*debb7354SJon Loeliger 	unsigned long hid1;
94*debb7354SJon Loeliger 	asm volatile("mfspr %0, 1009" : "=r" (hid1) :);
95*debb7354SJon Loeliger 	return hid1;
96*debb7354SJon Loeliger }
97*debb7354SJon Loeliger 
98*debb7354SJon Loeliger static __inline__ void set_hid0 (unsigned long hid0)
99*debb7354SJon Loeliger {
100*debb7354SJon Loeliger 	asm volatile("mtspr 1008, %0" : : "r" (hid0));
101*debb7354SJon Loeliger }
102*debb7354SJon Loeliger 
103*debb7354SJon Loeliger static __inline__ void set_hid1 (unsigned long hid1)
104*debb7354SJon Loeliger {
105*debb7354SJon Loeliger 	asm volatile("mtspr 1009, %0" : : "r" (hid1));
106*debb7354SJon Loeliger }
107*debb7354SJon Loeliger 
108*debb7354SJon Loeliger 
109*debb7354SJon Loeliger static __inline__ unsigned long get_l2cr (void)
110*debb7354SJon Loeliger {
111*debb7354SJon Loeliger    unsigned long l2cr_val;
112*debb7354SJon Loeliger    asm volatile("mfspr %0, 1017" : "=r" (l2cr_val) :);
113*debb7354SJon Loeliger    return l2cr_val;
114*debb7354SJon Loeliger }
115*debb7354SJon Loeliger 
116*debb7354SJon Loeliger #endif  /* _ASMLANGUAGE */
117*debb7354SJon Loeliger #endif	/* __MPC86xx_H__ */
118*debb7354SJon Loeliger 
119*debb7354SJon Loeliger 
120