xref: /rk3399_rockchip-uboot/include/mpc86xx.h (revision bf30bb1f7c954d7855d9b23624b33b00c50b4697)
1debb7354SJon Loeliger /*
25c9efb36SJon Loeliger  * Copyright 2006 Freescale Semiconductor.
3b93775c2SJon Loeliger  * Jeffrey Brown
4debb7354SJon Loeliger  * Srikanth Srinivasan (srikanth.srinivasan@freescale.com)
5debb7354SJon Loeliger  */
6debb7354SJon Loeliger 
7debb7354SJon Loeliger #ifndef	__MPC86xx_H__
8debb7354SJon Loeliger #define __MPC86xx_H__
9debb7354SJon Loeliger 
10*bf30bb1fSAnton Vorontsov #include <asm/fsl_lbc.h>
11*bf30bb1fSAnton Vorontsov 
12debb7354SJon Loeliger #define EXC_OFF_SYS_RESET	0x0100	/* System reset	offset */
1302032e8fSRafal Jaworowski #define _START_OFFSET		EXC_OFF_SYS_RESET
14a75af9bfSJames Yang 
15a75af9bfSJames Yang /*
16a75af9bfSJames Yang  * platform register addresses
17a75af9bfSJames Yang  */
18a75af9bfSJames Yang 
19a75af9bfSJames Yang #define GUTS_SVR	(CFG_CCSRBAR + 0xE00A4)
20a75af9bfSJames Yang #define MCM_ABCR	(CFG_CCSRBAR + 0x01000)
21a75af9bfSJames Yang #define MCM_DBCR	(CFG_CCSRBAR + 0x01008)
22a75af9bfSJames Yang 
235c9efb36SJon Loeliger /*
24debb7354SJon Loeliger  * l2cr values.  Look in config_<BOARD>.h for the actual setup
25debb7354SJon Loeliger  */
26debb7354SJon Loeliger #define l2cr		 1017
27debb7354SJon Loeliger 
28debb7354SJon Loeliger #define L2CR_L2E         0x80000000 /* bit 0 - enable */
29debb7354SJon Loeliger #define L2CR_L2PE        0x40000000 /* bit 1 - data parity */
30debb7354SJon Loeliger #define L2CR_L2I         0x00200000 /* bit 10 - global invalidate bit */
31debb7354SJon Loeliger #define L2CR_L2CTL       0x00100000 /* bit 11 - l2 ram control */
32debb7354SJon Loeliger #define L2CR_L2DO        0x00010000 /* bit 15 - data-only mode */
33debb7354SJon Loeliger #define L2CR_REP         0x00001000 /* bit 19 - l2 replacement alg */
34debb7354SJon Loeliger #define L2CR_HWF         0x00000800 /* bit 20 - hardware flush */
35debb7354SJon Loeliger #define L2CR_L2IP        0x00000001 /* global invalidate in progress */
36debb7354SJon Loeliger 
375c9efb36SJon Loeliger /*
38debb7354SJon Loeliger  * BAT settings.  Look in config_<BOARD>.h for the actual setup
39debb7354SJon Loeliger  */
40debb7354SJon Loeliger 
41debb7354SJon Loeliger #define BATU_BL_128K            0x00000000
42debb7354SJon Loeliger #define BATU_BL_256K            0x00000004
43debb7354SJon Loeliger #define BATU_BL_512K            0x0000000c
44debb7354SJon Loeliger #define BATU_BL_1M              0x0000001c
45debb7354SJon Loeliger #define BATU_BL_2M              0x0000003c
46debb7354SJon Loeliger #define BATU_BL_4M              0x0000007c
47debb7354SJon Loeliger #define BATU_BL_8M              0x000000fc
48debb7354SJon Loeliger #define BATU_BL_16M             0x000001fc
49debb7354SJon Loeliger #define BATU_BL_32M             0x000003fc
50debb7354SJon Loeliger #define BATU_BL_64M             0x000007fc
51debb7354SJon Loeliger #define BATU_BL_128M            0x00000ffc
52debb7354SJon Loeliger #define BATU_BL_256M            0x00001ffc
53debb7354SJon Loeliger #define BATU_BL_512M            0x00003ffc
54debb7354SJon Loeliger #define BATU_BL_1G              0x00007ffc
55debb7354SJon Loeliger #define BATU_BL_2G              0x0000fffc
56debb7354SJon Loeliger #define BATU_BL_4G              0x0001fffc
57debb7354SJon Loeliger 
58debb7354SJon Loeliger #define BATU_VS                 0x00000002
59debb7354SJon Loeliger #define BATU_VP                 0x00000001
60debb7354SJon Loeliger #define BATU_INVALID            0x00000000
61debb7354SJon Loeliger 
62debb7354SJon Loeliger #define BATL_WRITETHROUGH       0x00000040
63debb7354SJon Loeliger #define BATL_CACHEINHIBIT       0x00000020
64debb7354SJon Loeliger #define BATL_MEMCOHERENCE	0x00000010
65debb7354SJon Loeliger #define BATL_GUARDEDSTORAGE     0x00000008
66debb7354SJon Loeliger #define BATL_NO_ACCESS		0x00000000
67debb7354SJon Loeliger 
68debb7354SJon Loeliger #define BATL_PP_MSK		0x00000003
69debb7354SJon Loeliger #define BATL_PP_00		0x00000000 /* No access */
70debb7354SJon Loeliger #define BATL_PP_01		0x00000001 /* Read-only */
71debb7354SJon Loeliger #define BATL_PP_10		0x00000002 /* Read-write */
72debb7354SJon Loeliger #define BATL_PP_11		0x00000003
73debb7354SJon Loeliger 
74debb7354SJon Loeliger #define BATL_PP_NO_ACCESS	BATL_PP_00
75debb7354SJon Loeliger #define BATL_PP_RO		BATL_PP_01
76debb7354SJon Loeliger #define BATL_PP_RW		BATL_PP_10
77debb7354SJon Loeliger 
78debb7354SJon Loeliger #define HID0_XBSEN              0x00000100
79debb7354SJon Loeliger #define HID0_HIGH_BAT_EN        0x00800000
80debb7354SJon Loeliger #define HID0_XAEN               0x00020000
81debb7354SJon Loeliger 
82debb7354SJon Loeliger #ifndef __ASSEMBLY__
83debb7354SJon Loeliger 
84b93775c2SJon Loeliger typedef struct {
85debb7354SJon Loeliger 	unsigned long freqProcessor;
86debb7354SJon Loeliger 	unsigned long freqSystemBus;
87debb7354SJon Loeliger } MPC86xx_SYS_INFO;
88debb7354SJon Loeliger 
89debb7354SJon Loeliger #define l1icache_enable	icache_enable
90debb7354SJon Loeliger 
91debb7354SJon Loeliger void l2cache_enable(void);
92debb7354SJon Loeliger void l1dcache_enable(void);
93debb7354SJon Loeliger 
94debb7354SJon Loeliger static __inline__ unsigned long get_hid0 (void)
95debb7354SJon Loeliger {
96debb7354SJon Loeliger 	unsigned long hid0;
97debb7354SJon Loeliger 	asm volatile("mfspr %0, 1008" : "=r" (hid0) :);
98debb7354SJon Loeliger 	return hid0;
99debb7354SJon Loeliger }
100debb7354SJon Loeliger 
101debb7354SJon Loeliger static __inline__ unsigned long get_hid1 (void)
102debb7354SJon Loeliger {
103debb7354SJon Loeliger 	unsigned long hid1;
104debb7354SJon Loeliger 	asm volatile("mfspr %0, 1009" : "=r" (hid1) :);
105debb7354SJon Loeliger 	return hid1;
106debb7354SJon Loeliger }
107debb7354SJon Loeliger 
108debb7354SJon Loeliger static __inline__ void set_hid0 (unsigned long hid0)
109debb7354SJon Loeliger {
110debb7354SJon Loeliger 	asm volatile("mtspr 1008, %0" : : "r" (hid0));
111debb7354SJon Loeliger }
112debb7354SJon Loeliger 
113debb7354SJon Loeliger static __inline__ void set_hid1 (unsigned long hid1)
114debb7354SJon Loeliger {
115debb7354SJon Loeliger 	asm volatile("mtspr 1009, %0" : : "r" (hid1));
116debb7354SJon Loeliger }
117debb7354SJon Loeliger 
118debb7354SJon Loeliger 
119debb7354SJon Loeliger static __inline__ unsigned long get_l2cr (void)
120debb7354SJon Loeliger {
121debb7354SJon Loeliger    unsigned long l2cr_val;
122debb7354SJon Loeliger    asm volatile("mfspr %0, 1017" : "=r" (l2cr_val) :);
123debb7354SJon Loeliger    return l2cr_val;
124debb7354SJon Loeliger }
125debb7354SJon Loeliger 
126debb7354SJon Loeliger #endif  /* _ASMLANGUAGE */
127debb7354SJon Loeliger #endif	/* __MPC86xx_H__ */
128