xref: /rk3399_rockchip-uboot/include/gdsys_fpga.h (revision 06b174124e3668be9a01c943b5e0c04c9e9fd1c4)
12da0fc0dSDirk Eibach /*
22da0fc0dSDirk Eibach  * (C) Copyright 2010
32da0fc0dSDirk Eibach  * Dirk Eibach,  Guntermann & Drunck GmbH, eibach@gdsys.de
42da0fc0dSDirk Eibach  *
52da0fc0dSDirk Eibach  * See file CREDITS for list of people who contributed to this
62da0fc0dSDirk Eibach  * project.
72da0fc0dSDirk Eibach  *
82da0fc0dSDirk Eibach  * This program is free software; you can redistribute it and/or
92da0fc0dSDirk Eibach  * modify it under the terms of the GNU General Public License as
102da0fc0dSDirk Eibach  * published by the Free Software Foundation; either version 2 of
112da0fc0dSDirk Eibach  * the License, or (at your option) any later version.
122da0fc0dSDirk Eibach  *
132da0fc0dSDirk Eibach  * This program is distributed in the hope that it will be useful,
142da0fc0dSDirk Eibach  * but WITHOUT ANY WARRANTY; without even the implied warranty of
152da0fc0dSDirk Eibach  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.	 See the
162da0fc0dSDirk Eibach  * GNU General Public License for more details.
172da0fc0dSDirk Eibach  *
182da0fc0dSDirk Eibach  * You should have received a copy of the GNU General Public License
192da0fc0dSDirk Eibach  * along with this program; if not, write to the Free Software
202da0fc0dSDirk Eibach  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
212da0fc0dSDirk Eibach  * MA 02111-1307 USA
222da0fc0dSDirk Eibach  */
232da0fc0dSDirk Eibach 
242da0fc0dSDirk Eibach #ifndef __GDSYS_FPGA_H
252da0fc0dSDirk Eibach #define __GDSYS_FPGA_H
262da0fc0dSDirk Eibach 
27255ef4d9SDirk Eibach int init_func_fpga(void);
28255ef4d9SDirk Eibach 
292da0fc0dSDirk Eibach enum {
302da0fc0dSDirk Eibach 	FPGA_STATE_DONE_FAILED = 1 << 0,
312da0fc0dSDirk Eibach 	FPGA_STATE_REFLECTION_FAILED = 1 << 1,
32255ef4d9SDirk Eibach 	FPGA_STATE_PLATFORM = 1 << 2,
332da0fc0dSDirk Eibach };
342da0fc0dSDirk Eibach 
352da0fc0dSDirk Eibach int get_fpga_state(unsigned dev);
362da0fc0dSDirk Eibach void print_fpga_state(unsigned dev);
372da0fc0dSDirk Eibach 
382da0fc0dSDirk Eibach typedef struct ihs_gpio {
392da0fc0dSDirk Eibach 	u16 read;
402da0fc0dSDirk Eibach 	u16 clear;
412da0fc0dSDirk Eibach 	u16 set;
422da0fc0dSDirk Eibach } ihs_gpio_t;
432da0fc0dSDirk Eibach 
442da0fc0dSDirk Eibach typedef struct ihs_i2c {
452da0fc0dSDirk Eibach 	u16 write_mailbox;
462da0fc0dSDirk Eibach 	u16 write_mailbox_ext;
472da0fc0dSDirk Eibach 	u16 read_mailbox;
482da0fc0dSDirk Eibach 	u16 read_mailbox_ext;
492da0fc0dSDirk Eibach } ihs_i2c_t;
502da0fc0dSDirk Eibach 
512da0fc0dSDirk Eibach typedef struct ihs_osd {
522da0fc0dSDirk Eibach 	u16 version;
532da0fc0dSDirk Eibach 	u16 features;
542da0fc0dSDirk Eibach 	u16 control;
552da0fc0dSDirk Eibach 	u16 xy_size;
5652158e36SDirk Eibach 	u16 xy_scale;
5752158e36SDirk Eibach 	u16 x_pos;
5852158e36SDirk Eibach 	u16 y_pos;
592da0fc0dSDirk Eibach } ihs_osd_t;
602da0fc0dSDirk Eibach 
612da0fc0dSDirk Eibach #ifdef CONFIG_IO
622da0fc0dSDirk Eibach typedef struct ihs_fpga {
632da0fc0dSDirk Eibach 	u16 reflection_low;	/* 0x0000 */
642da0fc0dSDirk Eibach 	u16 versions;		/* 0x0002 */
652da0fc0dSDirk Eibach 	u16 fpga_features;	/* 0x0004 */
662da0fc0dSDirk Eibach 	u16 fpga_version;	/* 0x0006 */
672da0fc0dSDirk Eibach 	u16 reserved_0[5];	/* 0x0008 */
682da0fc0dSDirk Eibach 	u16 quad_serdes_reset;	/* 0x0012 */
692da0fc0dSDirk Eibach 	u16 reserved_1[8181];	/* 0x0014 */
702da0fc0dSDirk Eibach 	u16 reflection_high;	/* 0x3ffe */
712da0fc0dSDirk Eibach } ihs_fpga_t;
722da0fc0dSDirk Eibach #endif
732da0fc0dSDirk Eibach 
74255ef4d9SDirk Eibach #ifdef CONFIG_IO64
75255ef4d9SDirk Eibach typedef struct ihs_fpga {
76255ef4d9SDirk Eibach 	u16 reflection_low;	/* 0x0000 */
77255ef4d9SDirk Eibach 	u16 versions;		/* 0x0002 */
78255ef4d9SDirk Eibach 	u16 fpga_features;	/* 0x0004 */
79255ef4d9SDirk Eibach 	u16 fpga_version;	/* 0x0006 */
80255ef4d9SDirk Eibach 	u16 reserved_0[5];	/* 0x0008 */
81255ef4d9SDirk Eibach 	u16 quad_serdes_reset;	/* 0x0012 */
82255ef4d9SDirk Eibach 	u16 reserved_1[502];	/* 0x0014 */
83255ef4d9SDirk Eibach 	u16 ch0_status_int;	/* 0x0400 */
84255ef4d9SDirk Eibach 	u16 ch0_config_int;	/* 0x0402 */
85*06b17412SDirk Eibach 	u16 reserved_2[126];	/* 0x0404 */
86*06b17412SDirk Eibach 	u16 ch0_hicb_status_int;/* 0x0500 */
87*06b17412SDirk Eibach 	u16 ch0_hicb_config_int;/* 0x0502 */
88*06b17412SDirk Eibach 	u16 reserved_3[7549];	/* 0x0504 */
89255ef4d9SDirk Eibach 	u16 reflection_high;	/* 0x3ffe */
90255ef4d9SDirk Eibach } ihs_fpga_t;
91255ef4d9SDirk Eibach #endif
92255ef4d9SDirk Eibach 
932da0fc0dSDirk Eibach #ifdef CONFIG_IOCON
942da0fc0dSDirk Eibach typedef struct ihs_fpga {
952da0fc0dSDirk Eibach 	u16 reflection_low;	/* 0x0000 */
962da0fc0dSDirk Eibach 	u16 versions;		/* 0x0002 */
972da0fc0dSDirk Eibach 	u16 fpga_version;	/* 0x0004 */
982da0fc0dSDirk Eibach 	u16 fpga_features;	/* 0x0006 */
992da0fc0dSDirk Eibach 	u16 reserved_0[6];	/* 0x0008 */
1002da0fc0dSDirk Eibach 	ihs_gpio_t gpio;	/* 0x0014 */
1012da0fc0dSDirk Eibach 	u16 mpc3w_control;	/* 0x001a */
1022da0fc0dSDirk Eibach 	u16 reserved_1[19];	/* 0x001c */
1032da0fc0dSDirk Eibach 	u16 videocontrol;	/* 0x0042 */
1042da0fc0dSDirk Eibach 	u16 reserved_2[93];	/* 0x0044 */
1052da0fc0dSDirk Eibach 	u16 reflection_high;	/* 0x00fe */
1062da0fc0dSDirk Eibach 	ihs_osd_t osd;		/* 0x0100 */
10752158e36SDirk Eibach 	u16 reserved_3[88];	/* 0x010e */
1082da0fc0dSDirk Eibach 	u16 videomem;		/* 0x0800 */
1092da0fc0dSDirk Eibach } ihs_fpga_t;
1102da0fc0dSDirk Eibach #endif
1112da0fc0dSDirk Eibach 
1122da0fc0dSDirk Eibach #ifdef CONFIG_DLVISION_10G
1132da0fc0dSDirk Eibach typedef struct ihs_fpga {
1142da0fc0dSDirk Eibach 	u16 reflection_low;	/* 0x0000 */
1152da0fc0dSDirk Eibach 	u16 versions;		/* 0x0002 */
1162da0fc0dSDirk Eibach 	u16 fpga_version;	/* 0x0004 */
1172da0fc0dSDirk Eibach 	u16 fpga_features;	/* 0x0006 */
1182da0fc0dSDirk Eibach 	u16 reserved_0[10];	/* 0x0008 */
1192da0fc0dSDirk Eibach 	u16 extended_interrupt; /* 0x001c */
1202da0fc0dSDirk Eibach 	u16 reserved_1[9];	/* 0x001e */
1212da0fc0dSDirk Eibach 	ihs_i2c_t i2c;		/* 0x0030 */
1227749c84eSDirk Eibach 	u16 reserved_2[16];	/* 0x0038 */
1237749c84eSDirk Eibach 	u16 mpc3w_control;	/* 0x0058 */
1247749c84eSDirk Eibach 	u16 reserved_3[34];	/* 0x005a */
1252da0fc0dSDirk Eibach 	u16 videocontrol;	/* 0x009e */
1267749c84eSDirk Eibach 	u16 reserved_4[176];	/* 0x00a0 */
1272da0fc0dSDirk Eibach 	ihs_osd_t osd;		/* 0x0200 */
1287749c84eSDirk Eibach 	u16 reserved_5[761];	/* 0x020e */
1292da0fc0dSDirk Eibach 	u16 videomem;		/* 0x0800 */
1302da0fc0dSDirk Eibach } ihs_fpga_t;
1312da0fc0dSDirk Eibach #endif
1322da0fc0dSDirk Eibach 
1332da0fc0dSDirk Eibach #endif
134