xref: /rk3399_rockchip-uboot/include/dt-bindings/clock/bcm6328-clock.h (revision 102d86552abc82818c22b39fdef4b3a280a60643)
1*5b14e13cSÁlvaro Fernández Rojas /*
2*5b14e13cSÁlvaro Fernández Rojas  * Copyright (C) 2017 Álvaro Fernández Rojas <noltari@gmail.com>
3*5b14e13cSÁlvaro Fernández Rojas  *
4*5b14e13cSÁlvaro Fernández Rojas  * Derived from linux/arch/mips/include/asm/mach-bcm63xx/bcm63xx_regs.h
5*5b14e13cSÁlvaro Fernández Rojas  *
6*5b14e13cSÁlvaro Fernández Rojas  * SPDX-License-Identifier:	GPL-2.0+
7*5b14e13cSÁlvaro Fernández Rojas  */
8*5b14e13cSÁlvaro Fernández Rojas 
9*5b14e13cSÁlvaro Fernández Rojas #ifndef __DT_BINDINGS_CLOCK_BCM6328_H
10*5b14e13cSÁlvaro Fernández Rojas #define __DT_BINDINGS_CLOCK_BCM6328_H
11*5b14e13cSÁlvaro Fernández Rojas 
12*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_PHYMIPS	0
13*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_ADSL_QPROC	1
14*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_ADSL_AFE	2
15*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_ADSL	3
16*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_MIPS	4
17*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_SAR		5
18*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_PCM		6
19*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_USBD	7
20*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_USBH	8
21*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_HSSPI	9
22*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_PCIE	10
23*5b14e13cSÁlvaro Fernández Rojas #define BCM6328_CLK_ROBOSW	11
24*5b14e13cSÁlvaro Fernández Rojas 
25*5b14e13cSÁlvaro Fernández Rojas #endif /* __DT_BINDINGS_CLOCK_BCM6328_H */
26