xref: /rk3399_rockchip-uboot/include/configs/rv1108_common.h (revision 31d551b63d6bfa1a04299b7278a7b7283baec28d)
12c1e11ddSAndy Yan /*
22c1e11ddSAndy Yan  * (C) Copyright 2016 Rockchip Electronics Co., Ltd
32c1e11ddSAndy Yan  *
42c1e11ddSAndy Yan  * SPDX-License-Identifier:     GPL-2.0+
52c1e11ddSAndy Yan  */
62c1e11ddSAndy Yan #ifndef __CONFIG_RV1108_COMMON_H
72c1e11ddSAndy Yan #define __CONFIG_RV1108_COMMON_H
82c1e11ddSAndy Yan 
92c1e11ddSAndy Yan #include <asm/arch/hardware.h>
102c1e11ddSAndy Yan #include "rockchip-common.h"
112c1e11ddSAndy Yan 
122c1e11ddSAndy Yan #define CONFIG_ENV_SIZE			0x2000
132c1e11ddSAndy Yan #define CONFIG_SYS_MALLOC_LEN		(32 << 20)
142c1e11ddSAndy Yan #define CONFIG_SYS_CBSIZE		1024
152c1e11ddSAndy Yan #define CONFIG_SKIP_LOWLEVEL_INIT
162c1e11ddSAndy Yan 
172c1e11ddSAndy Yan #define CONFIG_SYS_TIMER_RATE		(24 * 1000 * 1000)
182c1e11ddSAndy Yan /* TIMER1,initialized by ddr initialize code */
192c1e11ddSAndy Yan #define CONFIG_SYS_TIMER_BASE		0x10350020
202c1e11ddSAndy Yan #define CONFIG_SYS_TIMER_COUNTER	(CONFIG_SYS_TIMER_BASE + 8)
212c1e11ddSAndy Yan 
222c1e11ddSAndy Yan #define CONFIG_SYS_NS16550
232c1e11ddSAndy Yan #define CONFIG_SYS_NS16550_MEM32
242c1e11ddSAndy Yan 
252c1e11ddSAndy Yan #define CONFIG_SYS_SDRAM_BASE		0x60000000
262c1e11ddSAndy Yan #define CONFIG_NR_DRAM_BANKS		1
272c1e11ddSAndy Yan #define CONFIG_SYS_TEXT_BASE		CONFIG_SYS_SDRAM_BASE
282c1e11ddSAndy Yan #define CONFIG_SYS_INIT_SP_ADDR		(CONFIG_SYS_TEXT_BASE + 0x100000)
292c1e11ddSAndy Yan #define CONFIG_SYS_LOAD_ADDR		(CONFIG_SYS_SDRAM_BASE + 0x2000000)
302c1e11ddSAndy Yan 
31*31d551b6SWilliam Wu /* rockchip ohci host driver */
32*31d551b6SWilliam Wu #define CONFIG_USB_OHCI_NEW
33*31d551b6SWilliam Wu #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS	1
342c1e11ddSAndy Yan #endif
35