1*bfc37f3cSErik van Luijk /* 2*bfc37f3cSErik van Luijk * Configuration settings for the mini-box PICOSAM9G45 board. 3*bfc37f3cSErik van Luijk * (C) Copyright 2015 Inter Act B.V. 4*bfc37f3cSErik van Luijk * 5*bfc37f3cSErik van Luijk * Based on: 6*bfc37f3cSErik van Luijk * U-Boot file: include/configs/at91sam9m10g45ek.h 7*bfc37f3cSErik van Luijk * (C) Copyright 2007-2008 8*bfc37f3cSErik van Luijk * Stelian Pop <stelian@popies.net> 9*bfc37f3cSErik van Luijk * Lead Tech Design <www.leadtechdesign.com> 10*bfc37f3cSErik van Luijk * 11*bfc37f3cSErik van Luijk * SPDX-License-Identifier: GPL-2.0+ 12*bfc37f3cSErik van Luijk */ 13*bfc37f3cSErik van Luijk 14*bfc37f3cSErik van Luijk #ifndef __CONFIG_H 15*bfc37f3cSErik van Luijk #define __CONFIG_H 16*bfc37f3cSErik van Luijk 17*bfc37f3cSErik van Luijk #include <asm/hardware.h> 18*bfc37f3cSErik van Luijk 19*bfc37f3cSErik van Luijk #define CONFIG_SYS_TEXT_BASE 0x23f00000 20*bfc37f3cSErik van Luijk 21*bfc37f3cSErik van Luijk #define CONFIG_ATMEL_LEGACY /* required until (g)pio is fixed */ 22*bfc37f3cSErik van Luijk 23*bfc37f3cSErik van Luijk /* ARM asynchronous clock */ 24*bfc37f3cSErik van Luijk #define CONFIG_SYS_AT91_SLOW_CLOCK 32768 25*bfc37f3cSErik van Luijk #define CONFIG_SYS_AT91_MAIN_CLOCK 12000000 /* from 12 MHz crystal */ 26*bfc37f3cSErik van Luijk 27*bfc37f3cSErik van Luijk #define CONFIG_PICOSAM 28*bfc37f3cSErik van Luijk 29*bfc37f3cSErik van Luijk #define CONFIG_CMDLINE_TAG /* enable passing of ATAGs */ 30*bfc37f3cSErik van Luijk #define CONFIG_SETUP_MEMORY_TAGS 31*bfc37f3cSErik van Luijk #define CONFIG_INITRD_TAG 32*bfc37f3cSErik van Luijk #define CONFIG_SKIP_LOWLEVEL_INIT 33*bfc37f3cSErik van Luijk 34*bfc37f3cSErik van Luijk /* general purpose I/O */ 35*bfc37f3cSErik van Luijk #define CONFIG_ATMEL_LEGACY /* required until (g)pio is fixed */ 36*bfc37f3cSErik van Luijk #define CONFIG_AT91_GPIO 37*bfc37f3cSErik van Luijk #define CONFIG_AT91_GPIO_PULLUP 1 /* keep pullups on peripheral pins */ 38*bfc37f3cSErik van Luijk 39*bfc37f3cSErik van Luijk /* serial console */ 40*bfc37f3cSErik van Luijk #define CONFIG_ATMEL_USART 41*bfc37f3cSErik van Luijk #define CONFIG_USART_BASE ATMEL_BASE_DBGU 42*bfc37f3cSErik van Luijk #define CONFIG_USART_ID ATMEL_ID_SYS 43*bfc37f3cSErik van Luijk 44*bfc37f3cSErik van Luijk /* LCD */ 45*bfc37f3cSErik van Luijk #define LCD_BPP LCD_COLOR8 46*bfc37f3cSErik van Luijk #define CONFIG_LCD_LOGO 47*bfc37f3cSErik van Luijk #undef LCD_TEST_PATTERN 48*bfc37f3cSErik van Luijk #define CONFIG_LCD_INFO 49*bfc37f3cSErik van Luijk #define CONFIG_LCD_INFO_BELOW_LOGO 50*bfc37f3cSErik van Luijk #define CONFIG_ATMEL_LCD 51*bfc37f3cSErik van Luijk #define CONFIG_ATMEL_LCD_RGB565 52*bfc37f3cSErik van Luijk /* board specific(not enough SRAM) */ 53*bfc37f3cSErik van Luijk #define CONFIG_AT91SAM9G45_LCD_BASE 0x23E00000 54*bfc37f3cSErik van Luijk 55*bfc37f3cSErik van Luijk /* LED */ 56*bfc37f3cSErik van Luijk #define CONFIG_AT91_LED 57*bfc37f3cSErik van Luijk #define CONFIG_GREEN_LED AT91_PIN_PD31 /* this is the user1 led */ 58*bfc37f3cSErik van Luijk 59*bfc37f3cSErik van Luijk 60*bfc37f3cSErik van Luijk /* 61*bfc37f3cSErik van Luijk * BOOTP options 62*bfc37f3cSErik van Luijk */ 63*bfc37f3cSErik van Luijk #define CONFIG_BOOTP_BOOTFILESIZE 64*bfc37f3cSErik van Luijk #define CONFIG_BOOTP_BOOTPATH 65*bfc37f3cSErik van Luijk #define CONFIG_BOOTP_GATEWAY 66*bfc37f3cSErik van Luijk #define CONFIG_BOOTP_HOSTNAME 67*bfc37f3cSErik van Luijk 68*bfc37f3cSErik van Luijk /* Enable the watchdog */ 69*bfc37f3cSErik van Luijk #define CONFIG_AT91SAM9_WATCHDOG 70*bfc37f3cSErik van Luijk #define CONFIG_HW_WATCHDOG 71*bfc37f3cSErik van Luijk 72*bfc37f3cSErik van Luijk /* 73*bfc37f3cSErik van Luijk * Command line configuration. 74*bfc37f3cSErik van Luijk */ 75*bfc37f3cSErik van Luijk 76*bfc37f3cSErik van Luijk /* SDRAM */ 77*bfc37f3cSErik van Luijk #define CONFIG_NR_DRAM_BANKS 2 78*bfc37f3cSErik van Luijk #define PHYS_SDRAM_1 ATMEL_BASE_CS1 /* on DDRSDRC1 */ 79*bfc37f3cSErik van Luijk #define PHYS_SDRAM_1_SIZE 0x08000000 /* 128 MB */ 80*bfc37f3cSErik van Luijk #define PHYS_SDRAM_2 ATMEL_BASE_CS6 /* on DDRSDRC0 */ 81*bfc37f3cSErik van Luijk #define PHYS_SDRAM_2_SIZE 0x08000000 /* 128 MB */ 82*bfc37f3cSErik van Luijk #define CONFIG_SYS_SDRAM_BASE PHYS_SDRAM_1 83*bfc37f3cSErik van Luijk 84*bfc37f3cSErik van Luijk #define CONFIG_SYS_INIT_SP_ADDR \ 85*bfc37f3cSErik van Luijk (CONFIG_SYS_SDRAM_BASE + 4 * 1024 - GENERATED_GBL_DATA_SIZE) 86*bfc37f3cSErik van Luijk 87*bfc37f3cSErik van Luijk /* MMC */ 88*bfc37f3cSErik van Luijk 89*bfc37f3cSErik van Luijk #ifdef CONFIG_CMD_MMC 90*bfc37f3cSErik van Luijk #define CONFIG_GENERIC_ATMEL_MCI 91*bfc37f3cSErik van Luijk #endif 92*bfc37f3cSErik van Luijk 93*bfc37f3cSErik van Luijk /* Ethernet */ 94*bfc37f3cSErik van Luijk #define CONFIG_MACB 95*bfc37f3cSErik van Luijk #define CONFIG_RMII 96*bfc37f3cSErik van Luijk #define CONFIG_NET_RETRY_COUNT 20 97*bfc37f3cSErik van Luijk #define CONFIG_RESET_PHY_R 98*bfc37f3cSErik van Luijk #define CONFIG_AT91_WANTS_COMMON_PHY 99*bfc37f3cSErik van Luijk 100*bfc37f3cSErik van Luijk #define CONFIG_SYS_LOAD_ADDR 0x22000000 /* load address */ 101*bfc37f3cSErik van Luijk 102*bfc37f3cSErik van Luijk #define CONFIG_SYS_MEMTEST_START CONFIG_SYS_SDRAM_BASE 103*bfc37f3cSErik van Luijk #define CONFIG_SYS_MEMTEST_END 0x23e00000 104*bfc37f3cSErik van Luijk 105*bfc37f3cSErik van Luijk #ifdef CONFIG_SYS_USE_MMC 106*bfc37f3cSErik van Luijk /* bootstrap + u-boot + env + linux in mmc */ 107*bfc37f3cSErik van Luijk #define CONFIG_ENV_SIZE 0x4000 108*bfc37f3cSErik van Luijk 109*bfc37f3cSErik van Luijk #define CONFIG_BOOTCOMMAND "fatload mmc 0:1 0x21000000 dtb; " \ 110*bfc37f3cSErik van Luijk "fatload mmc 0:1 0x22000000 zImage; " \ 111*bfc37f3cSErik van Luijk "bootz 0x22000000 - 0x21000000" 112*bfc37f3cSErik van Luijk #endif 113*bfc37f3cSErik van Luijk 114*bfc37f3cSErik van Luijk #define CONFIG_SYS_LONGHELP 115*bfc37f3cSErik van Luijk #define CONFIG_CMDLINE_EDITING 116*bfc37f3cSErik van Luijk #define CONFIG_AUTO_COMPLETE 117*bfc37f3cSErik van Luijk 118*bfc37f3cSErik van Luijk /* 119*bfc37f3cSErik van Luijk * Size of malloc() pool 120*bfc37f3cSErik van Luijk */ 121*bfc37f3cSErik van Luijk #define CONFIG_SYS_MALLOC_LEN ROUND(3 * CONFIG_ENV_SIZE + 128*1024, 0x1000) 122*bfc37f3cSErik van Luijk 123*bfc37f3cSErik van Luijk /* Defines for SPL */ 124*bfc37f3cSErik van Luijk #define CONFIG_SPL_FRAMEWORK 125*bfc37f3cSErik van Luijk #define CONFIG_SPL_TEXT_BASE 0x300000 126*bfc37f3cSErik van Luijk #define CONFIG_SPL_MAX_SIZE 0x010000 127*bfc37f3cSErik van Luijk #define CONFIG_SPL_STACK 0x310000 128*bfc37f3cSErik van Luijk 129*bfc37f3cSErik van Luijk #define CONFIG_SYS_MONITOR_LEN 0x80000 130*bfc37f3cSErik van Luijk 131*bfc37f3cSErik van Luijk #ifdef CONFIG_SYS_USE_MMC 132*bfc37f3cSErik van Luijk 133*bfc37f3cSErik van Luijk #define CONFIG_SPL_BSS_START_ADDR 0x20000000 134*bfc37f3cSErik van Luijk #define CONFIG_SPL_BSS_MAX_SIZE 0x00080000 135*bfc37f3cSErik van Luijk #define CONFIG_SYS_SPL_MALLOC_START 0x20080000 136*bfc37f3cSErik van Luijk #define CONFIG_SYS_SPL_MALLOC_SIZE 0x00080000 137*bfc37f3cSErik van Luijk 138*bfc37f3cSErik van Luijk #define CONFIG_SYS_MMCSD_FS_BOOT_PARTITION 1 139*bfc37f3cSErik van Luijk #define CONFIG_SPL_FS_LOAD_PAYLOAD_NAME "u-boot.img" 140*bfc37f3cSErik van Luijk 141*bfc37f3cSErik van Luijk #define CONFIG_SPL_ATMEL_SIZE 142*bfc37f3cSErik van Luijk #define CONFIG_SYS_MASTER_CLOCK 132096000 143*bfc37f3cSErik van Luijk #define CONFIG_SYS_AT91_PLLA 0x20c73f03 144*bfc37f3cSErik van Luijk #define CONFIG_SYS_MCKR 0x1301 145*bfc37f3cSErik van Luijk #define CONFIG_SYS_MCKR_CSS 0x1302 146*bfc37f3cSErik van Luijk 147*bfc37f3cSErik van Luijk #endif 148*bfc37f3cSErik van Luijk #endif 149