1debb7354SJon Loeliger /* 25c9efb36SJon Loeliger * Copyright 2006 Freescale Semiconductor. 35c9efb36SJon Loeliger * 4debb7354SJon Loeliger * Srikanth Srinivasan (srikanth.srinivasan@freescale.com) 5debb7354SJon Loeliger * 6debb7354SJon Loeliger * See file CREDITS for list of people who contributed to this 7debb7354SJon Loeliger * project. 8debb7354SJon Loeliger * 9debb7354SJon Loeliger * This program is free software; you can redistribute it and/or 10debb7354SJon Loeliger * modify it under the terms of the GNU General Public License as 11debb7354SJon Loeliger * published by the Free Software Foundation; either version 2 of 12debb7354SJon Loeliger * the License, or (at your option) any later version. 13debb7354SJon Loeliger * 14debb7354SJon Loeliger * This program is distributed in the hope that it will be useful, 15debb7354SJon Loeliger * but WITHOUT ANY WARRANTY; without even the implied warranty of 16debb7354SJon Loeliger * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 17debb7354SJon Loeliger * GNU General Public License for more details. 18debb7354SJon Loeliger * 19debb7354SJon Loeliger * You should have received a copy of the GNU General Public License 20debb7354SJon Loeliger * along with this program; if not, write to the Free Software 21debb7354SJon Loeliger * Foundation, Inc., 59 Temple Place, Suite 330, Boston, 22debb7354SJon Loeliger * MA 02111-1307 USA 23debb7354SJon Loeliger */ 24debb7354SJon Loeliger 25debb7354SJon Loeliger /* 265c9efb36SJon Loeliger * MPC8641HPCN board configuration file 27debb7354SJon Loeliger * 28debb7354SJon Loeliger * Make sure you change the MAC address and other network params first, 29debb7354SJon Loeliger * search for CONFIG_ETHADDR, CONFIG_SERVERIP, etc in this file. 30debb7354SJon Loeliger */ 31debb7354SJon Loeliger 32debb7354SJon Loeliger #ifndef __CONFIG_H 33debb7354SJon Loeliger #define __CONFIG_H 34debb7354SJon Loeliger 35debb7354SJon Loeliger /* High Level Configuration Options */ 36debb7354SJon Loeliger #define CONFIG_MPC86xx 1 /* MPC86xx */ 37debb7354SJon Loeliger #define CONFIG_MPC8641 1 /* MPC8641 specific */ 38debb7354SJon Loeliger #define CONFIG_MPC8641HPCN 1 /* MPC8641HPCN board specific */ 39debb7354SJon Loeliger #define CONFIG_NUM_CPUS 2 /* Number of CPUs in the system */ 40debb7354SJon Loeliger #define CONFIG_LINUX_RESET_VEC 0x100 /* Reset vector used by Linux */ 41debb7354SJon Loeliger #undef DEBUG 42debb7354SJon Loeliger 43debb7354SJon Loeliger #ifdef RUN_DIAG 44debb7354SJon Loeliger #define CFG_DIAG_ADDR 0xff800000 45debb7354SJon Loeliger #endif 465c9efb36SJon Loeliger 47debb7354SJon Loeliger #define CFG_RESET_ADDRESS 0xfff00100 48debb7354SJon Loeliger 495c9efb36SJon Loeliger #undef CONFIG_PCI 505c9efb36SJon Loeliger 51debb7354SJon Loeliger #define CONFIG_TSEC_ENET /* tsec ethernet support */ 52debb7354SJon Loeliger #define CONFIG_ENV_OVERWRITE 535c9efb36SJon Loeliger 54*18b6c8cdSJon Loeliger #define CONFIG_SPD_EEPROM /* Use SPD EEPROM for DDR setup*/ 555c9efb36SJon Loeliger #undef CONFIG_DDR_DLL /* possible DLL fix needed */ 56debb7354SJon Loeliger #define CONFIG_DDR_2T_TIMING /* Sets the 2T timing bit */ 57debb7354SJon Loeliger #define CONFIG_DDR_ECC /* only for ECC DDR module */ 58debb7354SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER /* DDR controller or DMA? */ 59debb7354SJon Loeliger #define CONFIG_MEM_INIT_VALUE 0xDeadBeef 60debb7354SJon Loeliger 61debb7354SJon Loeliger #define CONFIG_ALTIVEC 1 625c9efb36SJon Loeliger 635c9efb36SJon Loeliger /* 64debb7354SJon Loeliger * L2CR setup -- make sure this is right for your board! 65debb7354SJon Loeliger */ 66debb7354SJon Loeliger #define CFG_L2 67debb7354SJon Loeliger #define L2_INIT 0 68debb7354SJon Loeliger #define L2_ENABLE (L2CR_L2E) 69debb7354SJon Loeliger 70debb7354SJon Loeliger #ifndef CONFIG_SYS_CLK_FREQ 71debb7354SJon Loeliger #define CONFIG_SYS_CLK_FREQ get_board_sys_clk(0) 72debb7354SJon Loeliger #endif 73debb7354SJon Loeliger 74debb7354SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F 1 /* Call board_pre_init */ 75debb7354SJon Loeliger 76debb7354SJon Loeliger #undef CFG_DRAM_TEST /* memory test, takes time */ 77debb7354SJon Loeliger #define CFG_MEMTEST_START 0x00200000 /* memtest region */ 78debb7354SJon Loeliger #define CFG_MEMTEST_END 0x00400000 79debb7354SJon Loeliger 80debb7354SJon Loeliger 81debb7354SJon Loeliger /* 82debb7354SJon Loeliger * Base addresses -- Note these are effective addresses where the 83debb7354SJon Loeliger * actual resources get mapped (not physical addresses) 84debb7354SJon Loeliger */ 85debb7354SJon Loeliger #define CFG_CCSRBAR_DEFAULT 0xff700000 /* CCSRBAR Default */ 86debb7354SJon Loeliger #define CFG_CCSRBAR 0xf8000000 /* relocated CCSRBAR */ 87debb7354SJon Loeliger #define CFG_IMMR CFG_CCSRBAR /* PQII uses CFG_IMMR */ 88debb7354SJon Loeliger 89debb7354SJon Loeliger 90debb7354SJon Loeliger /* 91debb7354SJon Loeliger * DDR Setup 92debb7354SJon Loeliger */ 93debb7354SJon Loeliger #define CFG_DDR_SDRAM_BASE 0x00000000 /* DDR is system memory*/ 94debb7354SJon Loeliger #define CFG_SDRAM_BASE CFG_DDR_SDRAM_BASE 95debb7354SJon Loeliger 96debb7354SJon Loeliger #define MPC86xx_DDR_SDRAM_CLK_CNTL 97debb7354SJon Loeliger 98debb7354SJon Loeliger #if defined(CONFIG_SPD_EEPROM) 99debb7354SJon Loeliger /* 100debb7354SJon Loeliger * Determine DDR configuration from I2C interface. 101debb7354SJon Loeliger */ 102debb7354SJon Loeliger #define SPD_EEPROM_ADDRESS 0x51 /* DDR DIMM */ 103debb7354SJon Loeliger 104debb7354SJon Loeliger #else 105debb7354SJon Loeliger /* 106*18b6c8cdSJon Loeliger * Manually set up DDR1 parameters 107debb7354SJon Loeliger */ 108debb7354SJon Loeliger 109debb7354SJon Loeliger #define CFG_SDRAM_SIZE 256 /* DDR is 256MB */ 110debb7354SJon Loeliger 111debb7354SJon Loeliger #define CFG_DDR_CS0_BNDS 0x0000000F 112debb7354SJon Loeliger #define CFG_DDR_CS0_CONFIG 0x80010102 /* Enable, no interleaving */ 113debb7354SJon Loeliger #define CFG_DDR_EXT_REFRESH 0x00000000 114debb7354SJon Loeliger #define CFG_DDR_TIMING_0 0x00260802 115debb7354SJon Loeliger #define CFG_DDR_TIMING_1 0x39357322 116debb7354SJon Loeliger #define CFG_DDR_TIMING_2 0x14904cc8 117debb7354SJon Loeliger #define CFG_DDR_MODE_1 0x00480432 118debb7354SJon Loeliger #define CFG_DDR_MODE_2 0x00000000 119debb7354SJon Loeliger #define CFG_DDR_INTERVAL 0x06090100 120debb7354SJon Loeliger #define CFG_DDR_DATA_INIT 0xdeadbeef 121debb7354SJon Loeliger #define CFG_DDR_CLK_CTRL 0x03800000 122debb7354SJon Loeliger #define CFG_DDR_OCD_CTRL 0x00000000 123debb7354SJon Loeliger #define CFG_DDR_OCD_STATUS 0x00000000 124debb7354SJon Loeliger #define CFG_DDR_CONTROL 0xe3008000 /* Type = DDR2 */ 125debb7354SJon Loeliger #define CFG_DDR_CONTROL2 0x04400000 126debb7354SJon Loeliger 127*18b6c8cdSJon Loeliger /* Not used in fixed_sdram function */ 128debb7354SJon Loeliger 129debb7354SJon Loeliger #define CFG_DDR_MODE 0x00000022 130debb7354SJon Loeliger #define CFG_DDR_CS1_BNDS 0x00000000 131*18b6c8cdSJon Loeliger #define CFG_DDR_CS2_BNDS 0x00000FFF /* Not done */ 132*18b6c8cdSJon Loeliger #define CFG_DDR_CS3_BNDS 0x00000FFF /* Not done */ 133*18b6c8cdSJon Loeliger #define CFG_DDR_CS4_BNDS 0x00000FFF /* Not done */ 134*18b6c8cdSJon Loeliger #define CFG_DDR_CS5_BNDS 0x00000FFF /* Not done */ 135debb7354SJon Loeliger #endif 136debb7354SJon Loeliger 137debb7354SJon Loeliger 138debb7354SJon Loeliger /* 1395c9efb36SJon Loeliger * In MPC8641HPCN, we allocate 16MB flash spaces at fe000000 and ff000000 140debb7354SJon Loeliger * We only have an 8MB flash. In effect, the addresses from fe000000 to fe7fffff 141debb7354SJon Loeliger * map to fe800000 to ffffffff, and ff000000 to ff7fffff map to ffffffff. 142debb7354SJon Loeliger * However, when u-boot comes up, the flash_init needs hard start addresses 143debb7354SJon Loeliger * to build its info table. For user convenience, we have the flash addresses 144debb7354SJon Loeliger * as fe800000 and ff800000. That way, when we do flash operations, u-boot 145debb7354SJon Loeliger * knows where the flash is and the user can download u-boot code from promjet to 146debb7354SJon Loeliger * fef00000 <- more intuitive than fe700000. Note that, on switching the boot 147debb7354SJon Loeliger * location, fef00000 becomes fff00000. 148debb7354SJon Loeliger */ 149debb7354SJon Loeliger #define CFG_FLASH_BASE 0xfe800000 /* start of FLASH 32M */ 150debb7354SJon Loeliger #define CFG_FLASH_BASE2 0xff800000 151debb7354SJon Loeliger 152debb7354SJon Loeliger #define CFG_FLASH_BANKS_LIST {CFG_FLASH_BASE, CFG_FLASH_BASE2} 153debb7354SJon Loeliger 154debb7354SJon Loeliger #define CFG_BR0_PRELIM 0xff001001 /* port size 16bit */ 155debb7354SJon Loeliger #define CFG_OR0_PRELIM 0xff006ff7 /* 16MB Boot Flash area*/ 156debb7354SJon Loeliger 157debb7354SJon Loeliger #define CFG_BR1_PRELIM 0xfe001001 /* port size 16bit */ 158debb7354SJon Loeliger #define CFG_OR1_PRELIM 0xff006ff7 /* 16MB Alternate Boot Flash area*/ 159debb7354SJon Loeliger 160debb7354SJon Loeliger #define CFG_BR2_PRELIM 0xf8201001 /* port size 16bit */ 161debb7354SJon Loeliger #define CFG_OR2_PRELIM 0xfff06ff7 /* 1MB Compact Flash area*/ 162debb7354SJon Loeliger 163debb7354SJon Loeliger #define CFG_BR3_PRELIM 0xf8100801 /* port size 8bit */ 164debb7354SJon Loeliger #define CFG_OR3_PRELIM 0xfff06ff7 /* 1MB PIXIS area*/ 165debb7354SJon Loeliger 1665c9efb36SJon Loeliger 167debb7354SJon Loeliger #define PIXIS_BASE 0xf8100000 /* PIXIS registers */ 1685c9efb36SJon Loeliger #define PIXIS_ID 0x0 /* Board ID at offset 0 */ 1695c9efb36SJon Loeliger #define PIXIS_VER 0x1 /* Board version at offset 1 */ 170debb7354SJon Loeliger #define PIXIS_PVER 0x2 /* PIXIS FPGA version at offset 2 */ 171debb7354SJon Loeliger #define PIXIS_RST 0x4 /* PIXIS Reset Control register */ 172debb7354SJon Loeliger #define PIXIS_AUX 0x6 /* PIXIS Auxiliary register; Scratch register */ 173debb7354SJon Loeliger #define PIXIS_SPD 0x7 /* Register for SYSCLK speed */ 174debb7354SJon Loeliger #define PIXIS_VCTL 0x10 /* VELA Control Register */ 175debb7354SJon Loeliger #define PIXIS_VCFGEN0 0x12 /* VELA Config Enable 0 */ 176debb7354SJon Loeliger #define PIXIS_VCFGEN1 0x13 /* VELA Config Enable 1 */ 177debb7354SJon Loeliger #define PIXIS_VBOOT 0x16 /* VELA VBOOT Register */ 178debb7354SJon Loeliger #define PIXIS_VSPEED0 0x17 /* VELA VSpeed 0 */ 179debb7354SJon Loeliger #define PIXIS_VSPEED1 0x18 /* VELA VSpeed 1 */ 180debb7354SJon Loeliger #define PIXIS_VCLKH 0x19 /* VELA VCLKH register */ 181debb7354SJon Loeliger #define PIXIS_VCLKL 0x1A /* VELA VCLKL register */ 182debb7354SJon Loeliger 183debb7354SJon Loeliger #define CFG_MAX_FLASH_BANKS 2 /* number of banks */ 184debb7354SJon Loeliger #define CFG_MAX_FLASH_SECT 128 /* sectors per device */ 185debb7354SJon Loeliger 186debb7354SJon Loeliger #undef CFG_FLASH_CHECKSUM 187debb7354SJon Loeliger #define CFG_FLASH_ERASE_TOUT 60000 /* Flash Erase Timeout (ms) */ 188debb7354SJon Loeliger #define CFG_FLASH_WRITE_TOUT 500 /* Flash Write Timeout (ms) */ 189debb7354SJon Loeliger #define CFG_MONITOR_BASE TEXT_BASE /* start of monitor */ 190debb7354SJon Loeliger 191*18b6c8cdSJon Loeliger #define CFG_FLASH_CFI_DRIVER 192debb7354SJon Loeliger #define CFG_FLASH_CFI 193debb7354SJon Loeliger #define CFG_FLASH_EMPTY_INFO 194debb7354SJon Loeliger 195debb7354SJon Loeliger #if (CFG_MONITOR_BASE < CFG_FLASH_BASE) 196debb7354SJon Loeliger #define CFG_RAMBOOT 197debb7354SJon Loeliger #else 198debb7354SJon Loeliger #undef CFG_RAMBOOT 199debb7354SJon Loeliger #endif 200debb7354SJon Loeliger 201*18b6c8cdSJon Loeliger #if !defined(CONFIG_SPD_EEPROM) && !defined(CFG_RAMBOOT) 202*18b6c8cdSJon Loeliger #undef CONFIG_SPD_EEPROM /* Use SPD EEPROM for DDR setup*/ 203debb7354SJon Loeliger #endif 204debb7354SJon Loeliger 205debb7354SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ 206debb7354SJon Loeliger 207debb7354SJon Loeliger #define CONFIG_L1_INIT_RAM 208*18b6c8cdSJon Loeliger #define CFG_INIT_RAM_LOCK 1 209debb7354SJon Loeliger #ifndef CFG_INIT_RAM_LOCK 210debb7354SJon Loeliger #define CFG_INIT_RAM_ADDR 0x0fd00000 /* Initial RAM address */ 211debb7354SJon Loeliger #else 212debb7354SJon Loeliger #define CFG_INIT_RAM_ADDR 0xf8400000 /* Initial RAM address */ 213debb7354SJon Loeliger #endif 214debb7354SJon Loeliger #define CFG_INIT_RAM_END 0x4000 /* End of used area in RAM */ 215debb7354SJon Loeliger 216debb7354SJon Loeliger #define CFG_GBL_DATA_SIZE 128 /* num bytes initial data */ 217debb7354SJon Loeliger #define CFG_GBL_DATA_OFFSET (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE) 218debb7354SJon Loeliger #define CFG_INIT_SP_OFFSET CFG_GBL_DATA_OFFSET 219debb7354SJon Loeliger 220debb7354SJon Loeliger #define CFG_MONITOR_LEN (256 * 1024) /* Reserve 256 kB for Mon */ 221debb7354SJon Loeliger #define CFG_MALLOC_LEN (128 * 1024) /* Reserved for malloc */ 222debb7354SJon Loeliger 223debb7354SJon Loeliger /* Serial Port */ 224debb7354SJon Loeliger #define CONFIG_CONS_INDEX 1 225debb7354SJon Loeliger #undef CONFIG_SERIAL_SOFTWARE_FIFO 226debb7354SJon Loeliger #define CFG_NS16550 227debb7354SJon Loeliger #define CFG_NS16550_SERIAL 228debb7354SJon Loeliger #define CFG_NS16550_REG_SIZE 1 229debb7354SJon Loeliger #define CFG_NS16550_CLK get_bus_freq(0) 230debb7354SJon Loeliger 231debb7354SJon Loeliger #define CFG_BAUDRATE_TABLE \ 232debb7354SJon Loeliger {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200} 233debb7354SJon Loeliger 234debb7354SJon Loeliger #define CFG_NS16550_COM1 (CFG_CCSRBAR+0x4500) 235debb7354SJon Loeliger #define CFG_NS16550_COM2 (CFG_CCSRBAR+0x4600) 236debb7354SJon Loeliger 237debb7354SJon Loeliger /* Use the HUSH parser */ 238debb7354SJon Loeliger #define CFG_HUSH_PARSER 239debb7354SJon Loeliger #ifdef CFG_HUSH_PARSER 240debb7354SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> " 241debb7354SJon Loeliger #endif 242debb7354SJon Loeliger 2435c9efb36SJon Loeliger /* 2445c9efb36SJon Loeliger * Pass open firmware flat tree to kernel 2455c9efb36SJon Loeliger */ 246debb7354SJon Loeliger #define CONFIG_OF_FLAT_TREE 1 247debb7354SJon Loeliger #define CONFIG_OF_BOARD_SETUP 1 248debb7354SJon Loeliger 249debb7354SJon Loeliger /* maximum size of the flat tree (8K) */ 250debb7354SJon Loeliger #define OF_FLAT_TREE_MAX_SIZE 8192 251debb7354SJon Loeliger 252debb7354SJon Loeliger #define OF_CPU "PowerPC,8641@0" 253debb7354SJon Loeliger #define OF_SOC "soc8641@f8000000" 254debb7354SJon Loeliger #define OF_TBCLK (bd->bi_busfreq / 8) 255debb7354SJon Loeliger #define OF_STDOUT_PATH "/soc8641@f8000000/serial@4500" 256debb7354SJon Loeliger 257debb7354SJon Loeliger #define CFG_64BIT_VSPRINTF 1 258debb7354SJon Loeliger #define CFG_64BIT_STRTOUL 1 259debb7354SJon Loeliger 260debb7354SJon Loeliger /* I2C */ 261debb7354SJon Loeliger #define CONFIG_HARD_I2C /* I2C with hardware support*/ 262debb7354SJon Loeliger #undef CONFIG_SOFT_I2C /* I2C bit-banged */ 263debb7354SJon Loeliger #define CFG_I2C_SPEED 400000 /* I2C speed and slave address */ 264debb7354SJon Loeliger #define CFG_I2C_SLAVE 0x7F 265debb7354SJon Loeliger #define CFG_I2C_NOPROBES {0x69} /* Don't probe these addrs */ 266debb7354SJon Loeliger 267debb7354SJon Loeliger /* RapidIO MMU */ 268debb7354SJon Loeliger #define CFG_RIO_MEM_BASE 0xc0000000 /* base address */ 269debb7354SJon Loeliger #define CFG_RIO_MEM_PHYS CFG_RIO_MEM_BASE 270debb7354SJon Loeliger #define CFG_RIO_MEM_SIZE 0x20000000 /* 128M */ 271debb7354SJon Loeliger 272debb7354SJon Loeliger /* 273debb7354SJon Loeliger * General PCI 274debb7354SJon Loeliger * Addresses are mapped 1-1. 275debb7354SJon Loeliger */ 276debb7354SJon Loeliger #define CFG_PCI1_MEM_BASE 0x80000000 277debb7354SJon Loeliger #define CFG_PCI1_MEM_PHYS CFG_PCI1_MEM_BASE 278debb7354SJon Loeliger #define CFG_PCI1_MEM_SIZE 0x20000000 /* 512M */ 279debb7354SJon Loeliger #define CFG_PCI1_IO_BASE 0xe2000000 280debb7354SJon Loeliger #define CFG_PCI1_IO_PHYS CFG_PCI1_IO_BASE 281debb7354SJon Loeliger #define CFG_PCI1_IO_SIZE 0x1000000 /* 16M */ 282debb7354SJon Loeliger 283debb7354SJon Loeliger /* For RTL8139 */ 284debb7354SJon Loeliger #define _IO_BASE 0x00000000 285debb7354SJon Loeliger 286debb7354SJon Loeliger #define CFG_PCI2_MEM_BASE 0xa0000000 287debb7354SJon Loeliger #define CFG_PCI2_MEM_PHYS CFG_PCI2_MEM_BASE 288debb7354SJon Loeliger #define CFG_PCI2_MEM_SIZE 0x10000000 /* 256M */ 289debb7354SJon Loeliger #define CFG_PCI2_IO_BASE 0xe3000000 290debb7354SJon Loeliger #define CFG_PCI2_IO_PHYS CFG_PCI2_IO_BASE 291debb7354SJon Loeliger #define CFG_PCI2_IO_SIZE 0x1000000 /* 16M */ 292debb7354SJon Loeliger 293debb7354SJon Loeliger 294debb7354SJon Loeliger #if defined(CONFIG_PCI) 295debb7354SJon Loeliger 296debb7354SJon Loeliger #define CONFIG_PCI_SCAN_SHOW /* show pci devices on startup */ 297debb7354SJon Loeliger 2985c9efb36SJon Loeliger #undef CFG_SCSI_SCAN_BUS_REVERSE 299debb7354SJon Loeliger 300debb7354SJon Loeliger #define CONFIG_NET_MULTI 301debb7354SJon Loeliger #define CONFIG_PCI_PNP /* do pci plug-and-play */ 302debb7354SJon Loeliger 303debb7354SJon Loeliger #define CONFIG_RTL8139 304debb7354SJon Loeliger 305debb7354SJon Loeliger #undef CONFIG_EEPRO100 306debb7354SJon Loeliger #undef CONFIG_TULIP 307debb7354SJon Loeliger 308debb7354SJon Loeliger #if !defined(CONFIG_PCI_PNP) 309debb7354SJon Loeliger #define PCI_ENET0_IOADDR 0xe0000000 310debb7354SJon Loeliger #define PCI_ENET0_MEMADDR 0xe0000000 311debb7354SJon Loeliger #define PCI_IDSEL_NUMBER 0x0c /* slot0->3(IDSEL)=12->15 */ 312debb7354SJon Loeliger #endif 313debb7354SJon Loeliger 314debb7354SJon Loeliger #undef CONFIG_PCI_SCAN_SHOW /* show pci devices on startup */ 315debb7354SJon Loeliger 316debb7354SJon Loeliger #endif /* CONFIG_PCI */ 317debb7354SJon Loeliger 318debb7354SJon Loeliger 319debb7354SJon Loeliger #if defined(CONFIG_TSEC_ENET) 320debb7354SJon Loeliger 321debb7354SJon Loeliger #ifndef CONFIG_NET_MULTI 322debb7354SJon Loeliger #define CONFIG_NET_MULTI 1 323debb7354SJon Loeliger #endif 324debb7354SJon Loeliger 325debb7354SJon Loeliger #define CONFIG_MII 1 /* MII PHY management */ 326debb7354SJon Loeliger 327debb7354SJon Loeliger #define CONFIG_MPC86XX_TSEC1 1 328debb7354SJon Loeliger #define CONFIG_MPC86XX_TSEC1_NAME "eTSEC1" 329debb7354SJon Loeliger #define CONFIG_MPC86XX_TSEC2 1 330debb7354SJon Loeliger #define CONFIG_MPC86XX_TSEC2_NAME "eTSEC2" 331debb7354SJon Loeliger #define CONFIG_MPC86XX_TSEC3 1 332debb7354SJon Loeliger #define CONFIG_MPC86XX_TSEC3_NAME "eTSEC3" 333debb7354SJon Loeliger #define CONFIG_MPC86XX_TSEC4 1 334debb7354SJon Loeliger #define CONFIG_MPC86XX_TSEC4_NAME "eTSEC4" 335debb7354SJon Loeliger 336debb7354SJon Loeliger #define TSEC1_PHY_ADDR 0 337debb7354SJon Loeliger #define TSEC2_PHY_ADDR 1 338debb7354SJon Loeliger #define TSEC3_PHY_ADDR 2 339debb7354SJon Loeliger #define TSEC4_PHY_ADDR 3 340debb7354SJon Loeliger #define TSEC1_PHYIDX 0 341debb7354SJon Loeliger #define TSEC2_PHYIDX 0 342debb7354SJon Loeliger #define TSEC3_PHYIDX 0 343debb7354SJon Loeliger #define TSEC4_PHYIDX 0 344debb7354SJon Loeliger 345debb7354SJon Loeliger #define CONFIG_ETHPRIME "eTSEC1" 346debb7354SJon Loeliger 347debb7354SJon Loeliger #endif /* CONFIG_TSEC_ENET */ 348debb7354SJon Loeliger 349debb7354SJon Loeliger 350debb7354SJon Loeliger /* BAT0 2G Cacheable, non-guarded 351debb7354SJon Loeliger * 0x0000_0000 2G DDR 352debb7354SJon Loeliger */ 3535c9efb36SJon Loeliger #define CFG_DBAT0L ( BATL_PP_RW | BATL_CACHEINHIBIT \ 3545c9efb36SJon Loeliger | BATL_GUARDEDSTORAGE | BATL_MEMCOHERENCE ) 3555c9efb36SJon Loeliger #define CFG_DBAT0U ( BATU_BL_512M | BATU_VS | BATU_VP ) 3565c9efb36SJon Loeliger #define CFG_IBAT0L ( BATL_PP_RW | BATL_CACHEINHIBIT | BATL_MEMCOHERENCE) 357debb7354SJon Loeliger #define CFG_IBAT0U CFG_DBAT0U 358debb7354SJon Loeliger 359debb7354SJon Loeliger /* BAT1 1G Cache-inhibited, guarded 360debb7354SJon Loeliger * 0x8000_0000 512M PCI-Express 1 Memory 361debb7354SJon Loeliger * 0xa000_0000 512M PCI-Express 2 Memory 362debb7354SJon Loeliger ** SS - Changed it for operating from 0xd0000000 363debb7354SJon Loeliger */ 3645c9efb36SJon Loeliger #define CFG_DBAT1L ( CFG_PCI1_MEM_BASE | BATL_PP_RW \ 3655c9efb36SJon Loeliger | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE) 366debb7354SJon Loeliger #define CFG_DBAT1U (CFG_PCI1_MEM_BASE | BATU_BL_256M | BATU_VS | BATU_VP) 367debb7354SJon Loeliger #define CFG_IBAT1L (CFG_PCI1_MEM_BASE | BATL_PP_RW | BATL_CACHEINHIBIT) 368debb7354SJon Loeliger #define CFG_IBAT1U CFG_DBAT1U 369debb7354SJon Loeliger 370debb7354SJon Loeliger /* BAT2 512M Cache-inhibited, guarded 371debb7354SJon Loeliger * 0xc000_0000 512M RapidIO Memory 372debb7354SJon Loeliger */ 3735c9efb36SJon Loeliger #define CFG_DBAT2L (CFG_RIO_MEM_BASE | BATL_PP_RW \ 3745c9efb36SJon Loeliger | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE) 375debb7354SJon Loeliger #define CFG_DBAT2U (CFG_RIO_MEM_BASE | BATU_BL_512M | BATU_VS | BATU_VP) 376debb7354SJon Loeliger #define CFG_IBAT2L (CFG_RIO_MEM_BASE | BATL_PP_RW | BATL_CACHEINHIBIT) 377debb7354SJon Loeliger #define CFG_IBAT2U CFG_DBAT2U 378debb7354SJon Loeliger 379debb7354SJon Loeliger /* BAT3 4M Cache-inhibited, guarded 380debb7354SJon Loeliger * 0xf800_0000 4M CCSR 381debb7354SJon Loeliger */ 3825c9efb36SJon Loeliger #define CFG_DBAT3L ( CFG_CCSRBAR | BATL_PP_RW \ 3835c9efb36SJon Loeliger | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE) 384debb7354SJon Loeliger #define CFG_DBAT3U (CFG_CCSRBAR | BATU_BL_4M | BATU_VS | BATU_VP) 385debb7354SJon Loeliger #define CFG_IBAT3L (CFG_CCSRBAR | BATL_PP_RW | BATL_CACHEINHIBIT) 386debb7354SJon Loeliger #define CFG_IBAT3U CFG_DBAT3U 387debb7354SJon Loeliger 388debb7354SJon Loeliger /* BAT4 32M Cache-inhibited, guarded 389debb7354SJon Loeliger * 0xe200_0000 16M PCI-Express 1 I/O 390debb7354SJon Loeliger * 0xe300_0000 16M PCI-Express 2 I/0 391debb7354SJon Loeliger ** SS - Note that this is at 0xe0000000 392debb7354SJon Loeliger */ 3935c9efb36SJon Loeliger #define CFG_DBAT4L ( CFG_PCI1_IO_BASE | BATL_PP_RW \ 3945c9efb36SJon Loeliger | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE) 395debb7354SJon Loeliger #define CFG_DBAT4U (CFG_PCI1_IO_BASE | BATU_BL_32M | BATU_VS | BATU_VP) 396debb7354SJon Loeliger #define CFG_IBAT4L (CFG_PCI1_IO_BASE | BATL_PP_RW | BATL_CACHEINHIBIT) 397debb7354SJon Loeliger #define CFG_IBAT4U CFG_DBAT4U 398debb7354SJon Loeliger 399debb7354SJon Loeliger /* BAT5 128K Cacheable, non-guarded 400debb7354SJon Loeliger * 0xe401_0000 128K Init RAM for stack in the CPU DCache (no backing memory) 401debb7354SJon Loeliger */ 402debb7354SJon Loeliger #define CFG_DBAT5L (CFG_INIT_RAM_ADDR | BATL_PP_RW | BATL_MEMCOHERENCE) 403debb7354SJon Loeliger #define CFG_DBAT5U (CFG_INIT_RAM_ADDR | BATU_BL_128K | BATU_VS | BATU_VP) 404debb7354SJon Loeliger #define CFG_IBAT5L CFG_DBAT5L 405debb7354SJon Loeliger #define CFG_IBAT5U CFG_DBAT5U 406debb7354SJon Loeliger 407debb7354SJon Loeliger /* BAT6 32M Cache-inhibited, guarded 408debb7354SJon Loeliger * 0xfe00_0000 32M FLASH 409debb7354SJon Loeliger */ 4105c9efb36SJon Loeliger #define CFG_DBAT6L ( CFG_FLASH_BASE | BATL_PP_RW \ 4115c9efb36SJon Loeliger | BATL_CACHEINHIBIT | BATL_GUARDEDSTORAGE) 412debb7354SJon Loeliger #define CFG_DBAT6U (CFG_FLASH_BASE | BATU_BL_32M | BATU_VS | BATU_VP) 413debb7354SJon Loeliger #define CFG_IBAT6L (CFG_FLASH_BASE | BATL_PP_RW | BATL_MEMCOHERENCE) 414debb7354SJon Loeliger #define CFG_IBAT6U CFG_DBAT6U 415debb7354SJon Loeliger 416debb7354SJon Loeliger #define CFG_DBAT7L 0x00000000 417debb7354SJon Loeliger #define CFG_DBAT7U 0x00000000 418debb7354SJon Loeliger #define CFG_IBAT7L 0x00000000 419debb7354SJon Loeliger #define CFG_IBAT7U 0x00000000 420debb7354SJon Loeliger 421debb7354SJon Loeliger 422debb7354SJon Loeliger 423debb7354SJon Loeliger 424debb7354SJon Loeliger /* 425debb7354SJon Loeliger * Environment 426debb7354SJon Loeliger */ 427debb7354SJon Loeliger #ifndef CFG_RAMBOOT 428debb7354SJon Loeliger #define CFG_ENV_IS_IN_FLASH 1 429debb7354SJon Loeliger #define CFG_ENV_ADDR (CFG_MONITOR_BASE + 0x40000) 430debb7354SJon Loeliger #define CFG_ENV_SECT_SIZE 0x40000 /* 256K(one sector) for env */ 431debb7354SJon Loeliger #define CFG_ENV_SIZE 0x2000 432debb7354SJon Loeliger #else 433debb7354SJon Loeliger #define CFG_NO_FLASH 1 /* Flash is not usable now */ 434debb7354SJon Loeliger #define CFG_ENV_IS_NOWHERE 1 /* Store ENV in memory only */ 435debb7354SJon Loeliger #define CFG_ENV_ADDR (CFG_MONITOR_BASE - 0x1000) 436debb7354SJon Loeliger #define CFG_ENV_SIZE 0x2000 437debb7354SJon Loeliger #endif 438debb7354SJon Loeliger 439debb7354SJon Loeliger #define CONFIG_LOADS_ECHO 1 /* echo on for serial download */ 440debb7354SJon Loeliger #define CFG_LOADS_BAUD_CHANGE 1 /* allow baudrate change */ 441debb7354SJon Loeliger 442debb7354SJon Loeliger #if defined(CFG_RAMBOOT) 443debb7354SJon Loeliger #if defined(CONFIG_PCI) 444debb7354SJon Loeliger #define CONFIG_COMMANDS ((CONFIG_CMD_DFL \ 445debb7354SJon Loeliger | CFG_CMD_PING \ 446debb7354SJon Loeliger | CFG_CMD_PCI \ 447debb7354SJon Loeliger | CFG_CMD_I2C) \ 448debb7354SJon Loeliger & \ 449debb7354SJon Loeliger ~(CFG_CMD_ENV \ 450debb7354SJon Loeliger | CFG_CMD_IMLS \ 451debb7354SJon Loeliger | CFG_CMD_FLASH \ 452debb7354SJon Loeliger | CFG_CMD_LOADS)) 453debb7354SJon Loeliger #else 454debb7354SJon Loeliger #define CONFIG_COMMANDS ((CONFIG_CMD_DFL \ 455debb7354SJon Loeliger | CFG_CMD_PING \ 456debb7354SJon Loeliger | CFG_CMD_I2C) \ 457debb7354SJon Loeliger & \ 458debb7354SJon Loeliger ~(CFG_CMD_ENV \ 459debb7354SJon Loeliger | CFG_CMD_IMLS \ 460debb7354SJon Loeliger | CFG_CMD_FLASH \ 461debb7354SJon Loeliger | CFG_CMD_LOADS)) 462debb7354SJon Loeliger #endif 463debb7354SJon Loeliger #else 464debb7354SJon Loeliger #if defined(CONFIG_PCI) 465debb7354SJon Loeliger #define CONFIG_COMMANDS (CONFIG_CMD_DFL \ 466debb7354SJon Loeliger | CFG_CMD_PCI \ 467debb7354SJon Loeliger | CFG_CMD_PING \ 468debb7354SJon Loeliger | CFG_CMD_I2C) 469debb7354SJon Loeliger #else 470debb7354SJon Loeliger #define CONFIG_COMMANDS (CONFIG_CMD_DFL \ 471debb7354SJon Loeliger | CFG_CMD_PING \ 472debb7354SJon Loeliger | CFG_CMD_I2C) 473debb7354SJon Loeliger #endif 474debb7354SJon Loeliger #endif 475debb7354SJon Loeliger 476debb7354SJon Loeliger #include <cmd_confdefs.h> 477debb7354SJon Loeliger 478debb7354SJon Loeliger #undef CONFIG_WATCHDOG /* watchdog disabled */ 479debb7354SJon Loeliger 480debb7354SJon Loeliger /* 481debb7354SJon Loeliger * Miscellaneous configurable options 482debb7354SJon Loeliger */ 483debb7354SJon Loeliger #define CFG_LONGHELP /* undef to save memory */ 484debb7354SJon Loeliger #define CFG_LOAD_ADDR 0x2000000 /* default load address */ 485debb7354SJon Loeliger #define CFG_PROMPT "=> " /* Monitor Command Prompt */ 486debb7354SJon Loeliger 487debb7354SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB) 488debb7354SJon Loeliger #define CFG_CBSIZE 1024 /* Console I/O Buffer Size */ 489debb7354SJon Loeliger #else 490debb7354SJon Loeliger #define CFG_CBSIZE 256 /* Console I/O Buffer Size */ 491debb7354SJon Loeliger #endif 492debb7354SJon Loeliger 493debb7354SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */ 494debb7354SJon Loeliger #define CFG_MAXARGS 16 /* max number of command args */ 495debb7354SJon Loeliger #define CFG_BARGSIZE CFG_CBSIZE /* Boot Argument Buffer Size */ 496debb7354SJon Loeliger #define CFG_HZ 1000 /* decrementer freq: 1ms ticks */ 497debb7354SJon Loeliger 498debb7354SJon Loeliger /* 499debb7354SJon Loeliger * For booting Linux, the board info and command line data 500debb7354SJon Loeliger * have to be in the first 8 MB of memory, since this is 501debb7354SJon Loeliger * the maximum mapped by the Linux kernel during initialization. 502debb7354SJon Loeliger */ 503debb7354SJon Loeliger #define CFG_BOOTMAPSZ (8 << 20) /* Initial Memory map for Linux*/ 504debb7354SJon Loeliger 505debb7354SJon Loeliger /* Cache Configuration */ 506debb7354SJon Loeliger #define CFG_DCACHE_SIZE 32768 507debb7354SJon Loeliger #define CFG_CACHELINE_SIZE 32 508debb7354SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB) 509debb7354SJon Loeliger #define CFG_CACHELINE_SHIFT 5 /*log base 2 of the above value*/ 510debb7354SJon Loeliger #endif 511debb7354SJon Loeliger 512debb7354SJon Loeliger /* 513debb7354SJon Loeliger * Internal Definitions 514debb7354SJon Loeliger * 515debb7354SJon Loeliger * Boot Flags 516debb7354SJon Loeliger */ 517debb7354SJon Loeliger #define BOOTFLAG_COLD 0x01 /* Normal Power-On: Boot from FLASH */ 518debb7354SJon Loeliger #define BOOTFLAG_WARM 0x02 /* Software reboot */ 519debb7354SJon Loeliger 520debb7354SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB) 521debb7354SJon Loeliger #define CONFIG_KGDB_BAUDRATE 230400 /* speed to run kgdb serial port */ 522debb7354SJon Loeliger #define CONFIG_KGDB_SER_INDEX 2 /* which serial port to use */ 523debb7354SJon Loeliger #endif 524debb7354SJon Loeliger 525debb7354SJon Loeliger 526debb7354SJon Loeliger /* 527debb7354SJon Loeliger * Environment Configuration 528debb7354SJon Loeliger */ 529debb7354SJon Loeliger 530debb7354SJon Loeliger /* The mac addresses for all ethernet interface */ 531debb7354SJon Loeliger #if defined(CONFIG_TSEC_ENET) 532debb7354SJon Loeliger #define CONFIG_ETHADDR 00:E0:0C:00:00:01 533debb7354SJon Loeliger #define CONFIG_ETH1ADDR 00:E0:0C:00:01:FD 534debb7354SJon Loeliger #define CONFIG_ETH2ADDR 00:E0:0C:00:02:FD 535debb7354SJon Loeliger #define CONFIG_ETH3ADDR 00:E0:0C:00:03:FD 536debb7354SJon Loeliger #endif 537debb7354SJon Loeliger 538debb7354SJon Loeliger #define CONFIG_HAS_ETH1 1 539debb7354SJon Loeliger #define CONFIG_HAS_ETH2 1 540debb7354SJon Loeliger #define CONFIG_HAS_ETH3 1 541debb7354SJon Loeliger 542*18b6c8cdSJon Loeliger #define CONFIG_IPADDR 192.168.1.100 543debb7354SJon Loeliger 544debb7354SJon Loeliger #define CONFIG_HOSTNAME unknown 545debb7354SJon Loeliger #define CONFIG_ROOTPATH /opt/nfsroot 546debb7354SJon Loeliger #define CONFIG_BOOTFILE uImage 547debb7354SJon Loeliger 5485c9efb36SJon Loeliger #define CONFIG_SERVERIP 192.168.1.1 549*18b6c8cdSJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1 5505c9efb36SJon Loeliger #define CONFIG_NETMASK 255.255.255.0 551debb7354SJon Loeliger 5525c9efb36SJon Loeliger /* default location for tftp and bootm */ 5535c9efb36SJon Loeliger #define CONFIG_LOADADDR 1000000 554debb7354SJon Loeliger 555debb7354SJon Loeliger #define CONFIG_BOOTDELAY 10 /* -1 disables auto-boot */ 556*18b6c8cdSJon Loeliger #undef CONFIG_BOOTARGS /* the boot command will set bootargs */ 557debb7354SJon Loeliger 558debb7354SJon Loeliger #define CONFIG_BAUDRATE 115200 559debb7354SJon Loeliger 560debb7354SJon Loeliger #define CONFIG_EXTRA_ENV_SETTINGS \ 561debb7354SJon Loeliger "netdev=eth0\0" \ 562debb7354SJon Loeliger "consoledev=ttyS0\0" \ 563debb7354SJon Loeliger "ramdiskaddr=400000\0" \ 564debb7354SJon Loeliger "ramdiskfile=your.ramdisk.u-boot\0" \ 565debb7354SJon Loeliger "pex0=echo ---------------------------; echo --------- PCI EXPRESS -----\0"\ 566debb7354SJon Loeliger "pexstat=mw f8008000 84000004; echo -expect:- 16000000; md f8008004 1\0" \ 567debb7354SJon Loeliger "pex1=pci write 1.0.0 4 146; pci write 1.0.0 10 80000000\0" \ 568debb7354SJon Loeliger "pexd=echo -expect:- xxx01002 00100146; pci display 1.0.0 0 2\0" \ 569debb7354SJon Loeliger "pex=run pexstat; run pex1; run pexd\0" \ 570debb7354SJon Loeliger "en-wd=mw.b f8100010 0x08; echo -expect:- 08; md.b f8100010 1\0" \ 571debb7354SJon Loeliger "dis-wd=mw.b f8100010 0x00; echo -expect:- 00; md.b f8100010 1\0" \ 572debb7354SJon Loeliger "maxcpus=2" 573debb7354SJon Loeliger 574debb7354SJon Loeliger 575debb7354SJon Loeliger #define CONFIG_NFSBOOTCOMMAND \ 576debb7354SJon Loeliger "setenv bootargs root=/dev/nfs rw " \ 577debb7354SJon Loeliger "nfsroot=$serverip:$rootpath " \ 578debb7354SJon Loeliger "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \ 579debb7354SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 580debb7354SJon Loeliger "tftp $loadaddr $bootfile;" \ 581debb7354SJon Loeliger "bootm $loadaddr" 582debb7354SJon Loeliger 583debb7354SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \ 584debb7354SJon Loeliger "setenv bootargs root=/dev/ram rw " \ 585debb7354SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 586debb7354SJon Loeliger "tftp $ramdiskaddr $ramdiskfile;" \ 587debb7354SJon Loeliger "tftp $loadaddr $bootfile;" \ 588debb7354SJon Loeliger "bootm $loadaddr $ramdiskaddr" 589debb7354SJon Loeliger 590debb7354SJon Loeliger #define CONFIG_BOOTCOMMAND CONFIG_NFSBOOTCOMMAND 591debb7354SJon Loeliger 592debb7354SJon Loeliger #endif /* __CONFIG_H */ 593