1*9553df86SJon Loeliger /* 2*9553df86SJon Loeliger * Copyright 2007 Freescale Semiconductor, Inc. 3*9553df86SJon Loeliger * 4*9553df86SJon Loeliger * This program is free software; you can redistribute it and/or 5*9553df86SJon Loeliger * modify it under the terms of the GNU General Public License 6*9553df86SJon Loeliger * Version 2 as published by the Free Software Foundation. 7*9553df86SJon Loeliger */ 8*9553df86SJon Loeliger 9*9553df86SJon Loeliger /* 10*9553df86SJon Loeliger * MPC8610HPCD board configuration file 11*9553df86SJon Loeliger * 12*9553df86SJon Loeliger */ 13*9553df86SJon Loeliger 14*9553df86SJon Loeliger #ifndef __CONFIG_H 15*9553df86SJon Loeliger #define __CONFIG_H 16*9553df86SJon Loeliger 17*9553df86SJon Loeliger /* High Level Configuration Options */ 18*9553df86SJon Loeliger #define CONFIG_MPC86xx 1 /* MPC86xx */ 19*9553df86SJon Loeliger #define CONFIG_MPC8610 1 /* MPC8610 specific */ 20*9553df86SJon Loeliger #define CONFIG_MPC8610HPCD 1 /* MPC8610HPCD board specific */ 21*9553df86SJon Loeliger #define CONFIG_NUM_CPUS 1 /* Number of CPUs in the system */ 22*9553df86SJon Loeliger #define CONFIG_LINUX_RESET_VEC 0x100 /* Reset vector used by Linux */ 23*9553df86SJon Loeliger 24*9553df86SJon Loeliger #ifdef RUN_DIAG 25*9553df86SJon Loeliger #define CFG_DIAG_ADDR 0xff800000 26*9553df86SJon Loeliger #endif 27*9553df86SJon Loeliger 28*9553df86SJon Loeliger #define CFG_RESET_ADDRESS 0xfff00100 29*9553df86SJon Loeliger 30*9553df86SJon Loeliger #define CONFIG_PCI 1 /* Enable PCI/PCIE*/ 31*9553df86SJon Loeliger #define CONFIG_PCI1 1 /* PCI controler 1 */ 32*9553df86SJon Loeliger #define CONFIG_PCIE1 1 /* PCIe 1 connected to ULI bridge */ 33*9553df86SJon Loeliger #define CONFIG_PCIE2 1 /* PCIe 2 connected to slot */ 34*9553df86SJon Loeliger #define CONFIG_FSL_PCI_INIT 1 /* Use common FSL init code */ 35*9553df86SJon Loeliger 36*9553df86SJon Loeliger #define CONFIG_ENV_OVERWRITE 37*9553df86SJon Loeliger 38*9553df86SJon Loeliger #define CONFIG_SPD_EEPROM /* Use SPD for DDR */ 39*9553df86SJon Loeliger #undef CONFIG_DDR_DLL /* possible DLL fix needed */ 40*9553df86SJon Loeliger #define CONFIG_DDR_2T_TIMING /* Sets the 2T timing bit */ 41*9553df86SJon Loeliger #define CONFIG_DDR_ECC /* only for ECC DDR module */ 42*9553df86SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER /* DDR controller or DMA? */ 43*9553df86SJon Loeliger #define CONFIG_MEM_INIT_VALUE 0xDeadBeef 44*9553df86SJon Loeliger #define CONFIG_NUM_DDR_CONTROLLERS 1 45*9553df86SJon Loeliger #define CONFIG_INTERRUPTS /* enable pci, srio, ddr interrupts */ 46*9553df86SJon Loeliger 47*9553df86SJon Loeliger #define CONFIG_ALTIVEC 1 48*9553df86SJon Loeliger 49*9553df86SJon Loeliger /* 50*9553df86SJon Loeliger * L2CR setup -- make sure this is right for your board! 51*9553df86SJon Loeliger */ 52*9553df86SJon Loeliger #define CFG_L2 53*9553df86SJon Loeliger #define L2_INIT 0 54*9553df86SJon Loeliger #define L2_ENABLE (L2CR_L2E) 55*9553df86SJon Loeliger 56*9553df86SJon Loeliger #ifndef CONFIG_SYS_CLK_FREQ 57*9553df86SJon Loeliger #define CONFIG_SYS_CLK_FREQ get_board_sys_clk(0) 58*9553df86SJon Loeliger #endif 59*9553df86SJon Loeliger 60*9553df86SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F 1 /* Call board_pre_init */ 61*9553df86SJon Loeliger 62*9553df86SJon Loeliger #undef CFG_DRAM_TEST /* memory test, takes time */ 63*9553df86SJon Loeliger #define CFG_MEMTEST_START 0x00200000 /* memtest region */ 64*9553df86SJon Loeliger #define CFG_MEMTEST_END 0x00400000 65*9553df86SJon Loeliger #define CFG_ALT_MEMTEST 66*9553df86SJon Loeliger 67*9553df86SJon Loeliger /* 68*9553df86SJon Loeliger * Base addresses -- Note these are effective addresses where the 69*9553df86SJon Loeliger * actual resources get mapped (not physical addresses) 70*9553df86SJon Loeliger */ 71*9553df86SJon Loeliger #define CFG_CCSRBAR_DEFAULT 0xff700000 /* CCSRBAR Default */ 72*9553df86SJon Loeliger #define CFG_CCSRBAR 0xe0000000 /* relocated CCSRBAR */ 73*9553df86SJon Loeliger #define CFG_IMMR CFG_CCSRBAR /* PQII uses CFG_IMMR */ 74*9553df86SJon Loeliger 75*9553df86SJon Loeliger #define CFG_PCI1_ADDR (CFG_CCSRBAR+0x8000) 76*9553df86SJon Loeliger #define CFG_PCIE1_ADDR (CFG_CCSRBAR+0xa000) 77*9553df86SJon Loeliger #define CFG_PCIE2_ADDR (CFG_CCSRBAR+0x9000) 78*9553df86SJon Loeliger 79*9553df86SJon Loeliger #define CFG_DIU_ADDR (CFG_CCSRBAR+0x2c000) 80*9553df86SJon Loeliger 81*9553df86SJon Loeliger /* 82*9553df86SJon Loeliger * DDR Setup 83*9553df86SJon Loeliger */ 84*9553df86SJon Loeliger #define CFG_DDR_SDRAM_BASE 0x00000000 /* DDR is system memory*/ 85*9553df86SJon Loeliger #define CFG_SDRAM_BASE CFG_DDR_SDRAM_BASE 86*9553df86SJon Loeliger #define CONFIG_VERY_BIG_RAM 87*9553df86SJon Loeliger 88*9553df86SJon Loeliger #define MPC86xx_DDR_SDRAM_CLK_CNTL 89*9553df86SJon Loeliger 90*9553df86SJon Loeliger #if defined(CONFIG_SPD_EEPROM) 91*9553df86SJon Loeliger /* 92*9553df86SJon Loeliger * Determine DDR configuration from I2C interface. 93*9553df86SJon Loeliger */ 94*9553df86SJon Loeliger #define SPD_EEPROM_ADDRESS1 0x51 /* DDR DIMM */ 95*9553df86SJon Loeliger #else 96*9553df86SJon Loeliger /* 97*9553df86SJon Loeliger * Manually set up DDR1 parameters 98*9553df86SJon Loeliger */ 99*9553df86SJon Loeliger 100*9553df86SJon Loeliger #define CFG_SDRAM_SIZE 256 /* DDR is 256MB */ 101*9553df86SJon Loeliger 102*9553df86SJon Loeliger #if 0 /* TODO */ 103*9553df86SJon Loeliger #define CFG_DDR_CS0_BNDS 0x0000000F 104*9553df86SJon Loeliger #define CFG_DDR_CS0_CONFIG 0x80010202 /* Enable, no interleaving */ 105*9553df86SJon Loeliger #define CFG_DDR_EXT_REFRESH 0x00000000 106*9553df86SJon Loeliger #define CFG_DDR_TIMING_0 0x00260802 107*9553df86SJon Loeliger #define CFG_DDR_TIMING_1 0x3935d322 108*9553df86SJon Loeliger #define CFG_DDR_TIMING_2 0x14904cc8 109*9553df86SJon Loeliger #define CFG_DDR_MODE_1 0x00480432 110*9553df86SJon Loeliger #define CFG_DDR_MODE_2 0x00000000 111*9553df86SJon Loeliger #define CFG_DDR_INTERVAL 0x06180100 112*9553df86SJon Loeliger #define CFG_DDR_DATA_INIT 0xdeadbeef 113*9553df86SJon Loeliger #define CFG_DDR_CLK_CTRL 0x03800000 114*9553df86SJon Loeliger #define CFG_DDR_OCD_CTRL 0x00000000 115*9553df86SJon Loeliger #define CFG_DDR_OCD_STATUS 0x00000000 116*9553df86SJon Loeliger #define CFG_DDR_CONTROL 0xe3008000 /* Type = DDR2 */ 117*9553df86SJon Loeliger #define CFG_DDR_CONTROL2 0x04400010 118*9553df86SJon Loeliger 119*9553df86SJon Loeliger #define CFG_DDR_ERR_INT_EN 0x00000000 120*9553df86SJon Loeliger #define CFG_DDR_ERR_DIS 0x00000000 121*9553df86SJon Loeliger #define CFG_DDR_SBE 0x000f0000 122*9553df86SJon Loeliger /* Not used in fixed_sdram function */ 123*9553df86SJon Loeliger #define CFG_DDR_MODE 0x00000022 124*9553df86SJon Loeliger #define CFG_DDR_CS1_BNDS 0x00000000 125*9553df86SJon Loeliger #define CFG_DDR_CS2_BNDS 0x00000FFF /* Not done */ 126*9553df86SJon Loeliger #define CFG_DDR_CS3_BNDS 0x00000FFF /* Not done */ 127*9553df86SJon Loeliger #define CFG_DDR_CS4_BNDS 0x00000FFF /* Not done */ 128*9553df86SJon Loeliger #define CFG_DDR_CS5_BNDS 0x00000FFF /* Not done */ 129*9553df86SJon Loeliger #endif 130*9553df86SJon Loeliger #endif 131*9553df86SJon Loeliger 132*9553df86SJon Loeliger #define CFG_ID_EEPROM 133*9553df86SJon Loeliger #define ID_EEPROM_ADDR 0x57 134*9553df86SJon Loeliger 135*9553df86SJon Loeliger 136*9553df86SJon Loeliger #define CFG_FLASH_BASE 0xf0000000 /* start of FLASH 128M */ 137*9553df86SJon Loeliger #define CFG_FLASH_BASE2 0xf8000000 138*9553df86SJon Loeliger 139*9553df86SJon Loeliger #define CFG_FLASH_BANKS_LIST {CFG_FLASH_BASE, CFG_FLASH_BASE2} 140*9553df86SJon Loeliger 141*9553df86SJon Loeliger #define CFG_BR0_PRELIM 0xf8001001 /* port size 16bit */ 142*9553df86SJon Loeliger #define CFG_OR0_PRELIM 0xf8006e65 /* 128MB NOR Flash*/ 143*9553df86SJon Loeliger 144*9553df86SJon Loeliger #define CFG_BR1_PRELIM 0xf0001001 /* port size 16bit */ 145*9553df86SJon Loeliger #define CFG_OR1_PRELIM 0xf8006e65 /* 128MB Promjet */ 146*9553df86SJon Loeliger #if 0 /* TODO */ 147*9553df86SJon Loeliger #define CFG_BR2_PRELIM 0xf0000000 148*9553df86SJon Loeliger #define CFG_OR2_PRELIM 0xf0000000 /* 256MB NAND Flash - bank 1 */ 149*9553df86SJon Loeliger #endif 150*9553df86SJon Loeliger #define CFG_BR3_PRELIM 0xe8000801 /* port size 8bit */ 151*9553df86SJon Loeliger #define CFG_OR3_PRELIM 0xfff06ff7 /* 1MB PIXIS area*/ 152*9553df86SJon Loeliger 153*9553df86SJon Loeliger 154*9553df86SJon Loeliger #define PIXIS_BASE 0xe8000000 /* PIXIS registers */ 155*9553df86SJon Loeliger #define PIXIS_ID 0x0 /* Board ID at offset 0 */ 156*9553df86SJon Loeliger #define PIXIS_VER 0x1 /* Board version at offset 1 */ 157*9553df86SJon Loeliger #define PIXIS_PVER 0x2 /* PIXIS FPGA version at offset 2 */ 158*9553df86SJon Loeliger #define PIXIS_RST 0x4 /* PIXIS Reset Control register */ 159*9553df86SJon Loeliger #define PIXIS_AUX 0x6 /* PIXIS Auxiliary register; Scratch */ 160*9553df86SJon Loeliger #define PIXIS_SPD 0x7 /* Register for SYSCLK speed */ 161*9553df86SJon Loeliger #define PIXIS_VCTL 0x10 /* VELA Control Register */ 162*9553df86SJon Loeliger #define PIXIS_VCFGEN0 0x12 /* VELA Config Enable 0 */ 163*9553df86SJon Loeliger #define PIXIS_VCFGEN1 0x13 /* VELA Config Enable 1 */ 164*9553df86SJon Loeliger #define PIXIS_VBOOT 0x16 /* VELA VBOOT Register */ 165*9553df86SJon Loeliger #define PIXIS_VSPEED0 0x17 /* VELA VSpeed 0 */ 166*9553df86SJon Loeliger #define PIXIS_VSPEED1 0x18 /* VELA VSpeed 1 */ 167*9553df86SJon Loeliger #define PIXIS_VCLKH 0x19 /* VELA VCLKH register */ 168*9553df86SJon Loeliger #define PIXIS_VCLKL 0x1A /* VELA VCLKL register */ 169*9553df86SJon Loeliger 170*9553df86SJon Loeliger #define CFG_MAX_FLASH_BANKS 2 /* number of banks */ 171*9553df86SJon Loeliger #define CFG_MAX_FLASH_SECT 1024 /* sectors per device */ 172*9553df86SJon Loeliger 173*9553df86SJon Loeliger #undef CFG_FLASH_CHECKSUM 174*9553df86SJon Loeliger #define CFG_FLASH_ERASE_TOUT 60000 /* Flash Erase Timeout (ms) */ 175*9553df86SJon Loeliger #define CFG_FLASH_WRITE_TOUT 500 /* Flash Write Timeout (ms) */ 176*9553df86SJon Loeliger #define CFG_MONITOR_BASE TEXT_BASE /* start of monitor */ 177*9553df86SJon Loeliger 178*9553df86SJon Loeliger #define CFG_FLASH_CFI_DRIVER 179*9553df86SJon Loeliger #define CFG_FLASH_CFI 180*9553df86SJon Loeliger #define CFG_FLASH_EMPTY_INFO 181*9553df86SJon Loeliger 182*9553df86SJon Loeliger #if (CFG_MONITOR_BASE < CFG_FLASH_BASE) 183*9553df86SJon Loeliger #define CFG_RAMBOOT 184*9553df86SJon Loeliger #else 185*9553df86SJon Loeliger #undef CFG_RAMBOOT 186*9553df86SJon Loeliger #endif 187*9553df86SJon Loeliger 188*9553df86SJon Loeliger #if defined(CFG_RAMBOOT) 189*9553df86SJon Loeliger #undef CONFIG_SPD_EEPROM 190*9553df86SJon Loeliger #define CFG_SDRAM_SIZE 256 191*9553df86SJon Loeliger #endif 192*9553df86SJon Loeliger 193*9553df86SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ 194*9553df86SJon Loeliger 195*9553df86SJon Loeliger #define CONFIG_L1_INIT_RAM 196*9553df86SJon Loeliger #define CFG_INIT_RAM_LOCK 1 197*9553df86SJon Loeliger #ifndef CFG_INIT_RAM_LOCK 198*9553df86SJon Loeliger #define CFG_INIT_RAM_ADDR 0xe4010000 /* Initial RAM address */ 199*9553df86SJon Loeliger #else 200*9553df86SJon Loeliger #define CFG_INIT_RAM_ADDR 0xe4000000 /* Initial RAM address */ 201*9553df86SJon Loeliger #endif 202*9553df86SJon Loeliger #define CFG_INIT_RAM_END 0x4000 /* End of used area in RAM */ 203*9553df86SJon Loeliger 204*9553df86SJon Loeliger #define CFG_GBL_DATA_SIZE 128 /* num bytes initial data */ 205*9553df86SJon Loeliger #define CFG_GBL_DATA_OFFSET (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE) 206*9553df86SJon Loeliger #define CFG_INIT_SP_OFFSET CFG_GBL_DATA_OFFSET 207*9553df86SJon Loeliger 208*9553df86SJon Loeliger #define CFG_MONITOR_LEN (512 * 1024) /* Reserve 512 KB for Mon */ 209*9553df86SJon Loeliger #define CFG_MALLOC_LEN (128 * 1024) /* Reserved for malloc */ 210*9553df86SJon Loeliger 211*9553df86SJon Loeliger /* Serial Port */ 212*9553df86SJon Loeliger #define CONFIG_CONS_INDEX 1 213*9553df86SJon Loeliger #undef CONFIG_SERIAL_SOFTWARE_FIFO 214*9553df86SJon Loeliger #define CFG_NS16550 215*9553df86SJon Loeliger #define CFG_NS16550_SERIAL 216*9553df86SJon Loeliger #define CFG_NS16550_REG_SIZE 1 217*9553df86SJon Loeliger #define CFG_NS16550_CLK get_bus_freq(0) 218*9553df86SJon Loeliger 219*9553df86SJon Loeliger #define CFG_BAUDRATE_TABLE \ 220*9553df86SJon Loeliger {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 115200} 221*9553df86SJon Loeliger 222*9553df86SJon Loeliger #define CFG_NS16550_COM1 (CFG_CCSRBAR+0x4500) 223*9553df86SJon Loeliger #define CFG_NS16550_COM2 (CFG_CCSRBAR+0x4600) 224*9553df86SJon Loeliger 225*9553df86SJon Loeliger /* Use the HUSH parser */ 226*9553df86SJon Loeliger #define CFG_HUSH_PARSER 227*9553df86SJon Loeliger #ifdef CFG_HUSH_PARSER 228*9553df86SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> " 229*9553df86SJon Loeliger #endif 230*9553df86SJon Loeliger 231*9553df86SJon Loeliger /* 232*9553df86SJon Loeliger * Pass open firmware flat tree to kernel 233*9553df86SJon Loeliger */ 234*9553df86SJon Loeliger #define CONFIG_OF_FLAT_TREE 1 235*9553df86SJon Loeliger #define CONFIG_OF_BOARD_SETUP 1 236*9553df86SJon Loeliger 237*9553df86SJon Loeliger /* maximum size of the flat tree (8K) */ 238*9553df86SJon Loeliger #define OF_FLAT_TREE_MAX_SIZE 8192 239*9553df86SJon Loeliger 240*9553df86SJon Loeliger #define OF_CPU "PowerPC,8610@0" 241*9553df86SJon Loeliger #define OF_SOC "soc@e0000000" 242*9553df86SJon Loeliger #define OF_TBCLK (bd->bi_busfreq / 4) 243*9553df86SJon Loeliger #define OF_STDOUT_PATH "/soc@e0000000/serial@4500" 244*9553df86SJon Loeliger 245*9553df86SJon Loeliger #define CFG_64BIT_VSPRINTF 1 246*9553df86SJon Loeliger #define CFG_64BIT_STRTOUL 1 247*9553df86SJon Loeliger 248*9553df86SJon Loeliger /* 249*9553df86SJon Loeliger * I2C 250*9553df86SJon Loeliger */ 251*9553df86SJon Loeliger #define CONFIG_FSL_I2C /* Use FSL common I2C driver */ 252*9553df86SJon Loeliger #define CONFIG_HARD_I2C /* I2C with hardware support*/ 253*9553df86SJon Loeliger #undef CONFIG_SOFT_I2C /* I2C bit-banged */ 254*9553df86SJon Loeliger #define CFG_I2C_SPEED 400000 /* I2C speed and slave address */ 255*9553df86SJon Loeliger #define CFG_I2C_SLAVE 0x7F 256*9553df86SJon Loeliger #define CFG_I2C_NOPROBES {0x69} /* Don't probe these addrs */ 257*9553df86SJon Loeliger #define CFG_I2C_OFFSET 0x3000 258*9553df86SJon Loeliger 259*9553df86SJon Loeliger /* 260*9553df86SJon Loeliger * General PCI 261*9553df86SJon Loeliger * Addresses are mapped 1-1. 262*9553df86SJon Loeliger */ 263*9553df86SJon Loeliger #define CFG_PCI1_MEM_BASE 0x80000000 264*9553df86SJon Loeliger #define CFG_PCI1_MEM_PHYS CFG_PCI1_MEM_BASE 265*9553df86SJon Loeliger #define CFG_PCI1_MEM_SIZE 0x10000000 /* 256M */ 266*9553df86SJon Loeliger #define CFG_PCI1_IO_BASE 0x00000000 267*9553df86SJon Loeliger #define CFG_PCI1_IO_PHYS 0xe1000000 268*9553df86SJon Loeliger #define CFG_PCI1_IO_SIZE 0x00100000 /* 1M */ 269*9553df86SJon Loeliger 270*9553df86SJon Loeliger /* PCI view of System Memory */ 271*9553df86SJon Loeliger #define CFG_PCI_MEMORY_BUS 0x00000000 272*9553df86SJon Loeliger #define CFG_PCI_MEMORY_PHYS 0x00000000 273*9553df86SJon Loeliger #define CFG_PCI_MEMORY_SIZE 0x80000000 274*9553df86SJon Loeliger 275*9553df86SJon Loeliger /* For RTL8139 */ 276*9553df86SJon Loeliger #define KSEG1ADDR(x) ({u32 _x = le32_to_cpu(*(u32 *)(x)); (&_x); }) 277*9553df86SJon Loeliger #define _IO_BASE 0x00000000 278*9553df86SJon Loeliger 279*9553df86SJon Loeliger /* controller 1, Base address 0xa000 */ 280*9553df86SJon Loeliger #define CFG_PCIE1_MEM_BASE 0xa0000000 281*9553df86SJon Loeliger #define CFG_PCIE1_MEM_PHYS CFG_PCIE1_MEM_BASE 282*9553df86SJon Loeliger #define CFG_PCIE1_MEM_SIZE 0x10000000 /* 256M */ 283*9553df86SJon Loeliger #define CFG_PCIE1_IO_BASE 0x00000000 284*9553df86SJon Loeliger #define CFG_PCIE1_IO_PHYS 0xe3000000 285*9553df86SJon Loeliger #define CFG_PCIE1_IO_SIZE 0x00100000 /* 1M */ 286*9553df86SJon Loeliger 287*9553df86SJon Loeliger /* controller 2, Base Address 0x9000 */ 288*9553df86SJon Loeliger #define CFG_PCIE2_MEM_BASE 0x90000000 289*9553df86SJon Loeliger #define CFG_PCIE2_MEM_PHYS CFG_PCIE2_MEM_BASE 290*9553df86SJon Loeliger #define CFG_PCIE2_MEM_SIZE 0x10000000 /* 256M */ 291*9553df86SJon Loeliger #define CFG_PCIE2_IO_BASE 0x00000000 /* reuse mem LAW */ 292*9553df86SJon Loeliger #define CFG_PCIE2_IO_PHYS 0xe2000000 293*9553df86SJon Loeliger #define CFG_PCIE2_IO_SIZE 0x00100000 /* 1M */ 294*9553df86SJon Loeliger 295*9553df86SJon Loeliger 296*9553df86SJon Loeliger #if defined(CONFIG_PCI) 297*9553df86SJon Loeliger 298*9553df86SJon Loeliger #define CONFIG_PCI_SCAN_SHOW /* show pci devices on startup */ 299*9553df86SJon Loeliger 300*9553df86SJon Loeliger #define CONFIG_NET_MULTI 301*9553df86SJon Loeliger #define CONFIG_PCI_PNP /* do pci plug-and-play */ 302*9553df86SJon Loeliger 303*9553df86SJon Loeliger #if 0 /* TODO */ 304*9553df86SJon Loeliger /* enable onboard uli network support */ 305*9553df86SJon Loeliger #endif 306*9553df86SJon Loeliger 307*9553df86SJon Loeliger #define CONFIG_RTL8139 308*9553df86SJon Loeliger #define CONFIG_SK98 309*9553df86SJon Loeliger #define CONFIG_EEPRO100 310*9553df86SJon Loeliger #define CONFIG_TULIP 311*9553df86SJon Loeliger 312*9553df86SJon Loeliger #if 0 /* TODO */ 313*9553df86SJon Loeliger /************************************************************ 314*9553df86SJon Loeliger * USB support 315*9553df86SJon Loeliger ************************************************************/ 316*9553df86SJon Loeliger #define CONFIG_USB_OHCI 1 317*9553df86SJon Loeliger #define CONFIG_USB_KEYBOARD 1 318*9553df86SJon Loeliger #define CFG_DEVICE_DEREGISTER 319*9553df86SJon Loeliger #define CFG_USB_INTERRUPT_POLL 1 320*9553df86SJon Loeliger #endif 321*9553df86SJon Loeliger 322*9553df86SJon Loeliger #if !defined(CONFIG_PCI_PNP) 323*9553df86SJon Loeliger #define PCI_ENET0_IOADDR 0xe0000000 324*9553df86SJon Loeliger #define PCI_ENET0_MEMADDR 0xe0000000 325*9553df86SJon Loeliger #define PCI_IDSEL_NUMBER 0x0c /* slot0->3(IDSEL)=12->15 */ 326*9553df86SJon Loeliger #endif 327*9553df86SJon Loeliger 328*9553df86SJon Loeliger #define CONFIG_DOS_PARTITION 329*9553df86SJon Loeliger #define CONFIG_SCSI_AHCI 330*9553df86SJon Loeliger 331*9553df86SJon Loeliger #ifdef CONFIG_SCSI_AHCI 332*9553df86SJon Loeliger #define CONFIG_SATA_ULI5288 333*9553df86SJon Loeliger #define CFG_SCSI_MAX_SCSI_ID 4 334*9553df86SJon Loeliger #define CFG_SCSI_MAX_LUN 1 335*9553df86SJon Loeliger #define CFG_SCSI_MAX_DEVICE (CFG_SCSI_MAX_SCSI_ID * CFG_SCSI_MAX_LUN) 336*9553df86SJon Loeliger #define CFG_SCSI_MAXDEVICE CFG_SCSI_MAX_DEVICE 337*9553df86SJon Loeliger #endif 338*9553df86SJon Loeliger 339*9553df86SJon Loeliger #endif /* CONFIG_PCI */ 340*9553df86SJon Loeliger 341*9553df86SJon Loeliger /* 342*9553df86SJon Loeliger * BAT0 2G Cacheable, non-guarded 343*9553df86SJon Loeliger * 0x0000_0000 2G DDR 344*9553df86SJon Loeliger */ 345*9553df86SJon Loeliger #define CFG_DBAT0L (BATL_PP_RW | BATL_MEMCOHERENCE) 346*9553df86SJon Loeliger #define CFG_DBAT0U (BATU_BL_2G | BATU_VS | BATU_VP) 347*9553df86SJon Loeliger #define CFG_IBAT0L (BATL_PP_RW | BATL_MEMCOHERENCE ) 348*9553df86SJon Loeliger #define CFG_IBAT0U CFG_DBAT0U 349*9553df86SJon Loeliger 350*9553df86SJon Loeliger /* 351*9553df86SJon Loeliger * BAT1 1G Cache-inhibited, guarded 352*9553df86SJon Loeliger * 0x8000_0000 256M PCI-1 Memory 353*9553df86SJon Loeliger * 0xa000_0000 256M PCI-Express 1 Memory 354*9553df86SJon Loeliger * 0x9000_0000 256M PCI-Express 2 Memory 355*9553df86SJon Loeliger */ 356*9553df86SJon Loeliger 357*9553df86SJon Loeliger #define CFG_DBAT1L (CFG_PCI1_MEM_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT \ 358*9553df86SJon Loeliger | BATL_GUARDEDSTORAGE) 359*9553df86SJon Loeliger #define CFG_DBAT1U (CFG_PCI1_MEM_PHYS | BATU_BL_1G | BATU_VS | BATU_VP) 360*9553df86SJon Loeliger #define CFG_IBAT1L (CFG_PCI1_MEM_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT) 361*9553df86SJon Loeliger #define CFG_IBAT1U CFG_DBAT1U 362*9553df86SJon Loeliger 363*9553df86SJon Loeliger /* 364*9553df86SJon Loeliger * BAT2 32M Cache-inhibited, guarded 365*9553df86SJon Loeliger * 0xe100_0000 1M PCI-1 I/O 366*9553df86SJon Loeliger * 0xe200_0000 1M PCI-Express 2 I/O 367*9553df86SJon Loeliger * 368*9553df86SJon Loeliger */ 369*9553df86SJon Loeliger 370*9553df86SJon Loeliger #define CFG_DBAT2L (CFG_PCI1_IO_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT \ 371*9553df86SJon Loeliger | BATL_GUARDEDSTORAGE) 372*9553df86SJon Loeliger #define CFG_DBAT2U (CFG_PCI1_IO_PHYS | BATU_BL_32M | BATU_VS | BATU_VP) 373*9553df86SJon Loeliger #define CFG_IBAT2L (CFG_PCI1_IO_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT) 374*9553df86SJon Loeliger #define CFG_IBAT2U CFG_DBAT2U 375*9553df86SJon Loeliger 376*9553df86SJon Loeliger /* 377*9553df86SJon Loeliger * BAT3 1M Cache-inhibited, guarded 378*9553df86SJon Loeliger * 0xe300_0000 1M PCI-Express 1 I/O 379*9553df86SJon Loeliger * 380*9553df86SJon Loeliger */ 381*9553df86SJon Loeliger 382*9553df86SJon Loeliger #define CFG_DBAT3L (CFG_PCIE1_IO_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT \ 383*9553df86SJon Loeliger | BATL_GUARDEDSTORAGE) 384*9553df86SJon Loeliger #define CFG_DBAT3U (CFG_PCIE1_IO_PHYS | BATU_BL_1M | BATU_VS | BATU_VP) 385*9553df86SJon Loeliger #define CFG_IBAT3L (CFG_PCIE1_IO_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT) 386*9553df86SJon Loeliger #define CFG_IBAT3U CFG_DBAT3U 387*9553df86SJon Loeliger 388*9553df86SJon Loeliger /* 389*9553df86SJon Loeliger * BAT4 4M Cache-inhibited, guarded 390*9553df86SJon Loeliger * 0xe000_0000 4M CCSR 391*9553df86SJon Loeliger */ 392*9553df86SJon Loeliger #define CFG_DBAT4L (CFG_CCSRBAR | BATL_PP_RW | BATL_CACHEINHIBIT \ 393*9553df86SJon Loeliger | BATL_GUARDEDSTORAGE) 394*9553df86SJon Loeliger #define CFG_DBAT4U (CFG_CCSRBAR | BATU_BL_1M | BATU_VS | BATU_VP) 395*9553df86SJon Loeliger #define CFG_IBAT4L (CFG_CCSRBAR | BATL_PP_RW | BATL_CACHEINHIBIT) 396*9553df86SJon Loeliger #define CFG_IBAT4U CFG_DBAT4U 397*9553df86SJon Loeliger 398*9553df86SJon Loeliger /* 399*9553df86SJon Loeliger * BAT5 128K Cacheable, non-guarded 400*9553df86SJon Loeliger * 0xe400_0000 128K Init RAM for stack in the CPU DCache (no backing memory) 401*9553df86SJon Loeliger */ 402*9553df86SJon Loeliger #define CFG_DBAT5L (CFG_INIT_RAM_ADDR | BATL_PP_RW | BATL_MEMCOHERENCE) 403*9553df86SJon Loeliger #define CFG_DBAT5U (CFG_INIT_RAM_ADDR | BATU_BL_128K | BATU_VS | BATU_VP) 404*9553df86SJon Loeliger #define CFG_IBAT5L CFG_DBAT5L 405*9553df86SJon Loeliger #define CFG_IBAT5U CFG_DBAT5U 406*9553df86SJon Loeliger 407*9553df86SJon Loeliger /* 408*9553df86SJon Loeliger * BAT6 256M Cache-inhibited, guarded 409*9553df86SJon Loeliger * 0xf000_0000 256M FLASH 410*9553df86SJon Loeliger */ 411*9553df86SJon Loeliger #define CFG_DBAT6L (CFG_FLASH_BASE | BATL_PP_RW | BATL_CACHEINHIBIT \ 412*9553df86SJon Loeliger | BATL_GUARDEDSTORAGE) 413*9553df86SJon Loeliger #define CFG_DBAT6U (CFG_FLASH_BASE | BATU_BL_256M | BATU_VS | BATU_VP) 414*9553df86SJon Loeliger #define CFG_IBAT6L (CFG_FLASH_BASE | BATL_PP_RW | BATL_MEMCOHERENCE) 415*9553df86SJon Loeliger #define CFG_IBAT6U CFG_DBAT6U 416*9553df86SJon Loeliger 417*9553df86SJon Loeliger /* 418*9553df86SJon Loeliger * BAT7 4M Cache-inhibited, guarded 419*9553df86SJon Loeliger * 0xe800_0000 4M PIXIS 420*9553df86SJon Loeliger */ 421*9553df86SJon Loeliger #define CFG_DBAT7L (PIXIS_BASE | BATL_PP_RW | BATL_CACHEINHIBIT \ 422*9553df86SJon Loeliger | BATL_GUARDEDSTORAGE) 423*9553df86SJon Loeliger #define CFG_DBAT7U (PIXIS_BASE | BATU_BL_1M | BATU_VS | BATU_VP) 424*9553df86SJon Loeliger #define CFG_IBAT7L (PIXIS_BASE | BATL_PP_RW | BATL_CACHEINHIBIT) 425*9553df86SJon Loeliger #define CFG_IBAT7U CFG_DBAT7U 426*9553df86SJon Loeliger 427*9553df86SJon Loeliger 428*9553df86SJon Loeliger /* 429*9553df86SJon Loeliger * Environment 430*9553df86SJon Loeliger */ 431*9553df86SJon Loeliger #ifndef CFG_RAMBOOT 432*9553df86SJon Loeliger #define CFG_ENV_IS_IN_FLASH 1 433*9553df86SJon Loeliger #define CFG_ENV_ADDR (CFG_MONITOR_BASE + CFG_MONITOR_LEN) 434*9553df86SJon Loeliger #define CFG_ENV_SECT_SIZE 0x20000 /* 126k (one sector) for env */ 435*9553df86SJon Loeliger #define CFG_ENV_SIZE 0x2000 436*9553df86SJon Loeliger #else 437*9553df86SJon Loeliger #define CFG_ENV_IS_NOWHERE 1 /* Store ENV in memory only */ 438*9553df86SJon Loeliger #define CFG_ENV_ADDR (CFG_MONITOR_BASE - 0x1000) 439*9553df86SJon Loeliger #define CFG_ENV_SIZE 0x2000 440*9553df86SJon Loeliger #endif 441*9553df86SJon Loeliger 442*9553df86SJon Loeliger #define CONFIG_LOADS_ECHO 1 /* echo on for serial download */ 443*9553df86SJon Loeliger #define CFG_LOADS_BAUD_CHANGE 1 /* allow baudrate change */ 444*9553df86SJon Loeliger 445*9553df86SJon Loeliger 446*9553df86SJon Loeliger /* 447*9553df86SJon Loeliger * BOOTP options 448*9553df86SJon Loeliger */ 449*9553df86SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE 450*9553df86SJon Loeliger #define CONFIG_BOOTP_BOOTPATH 451*9553df86SJon Loeliger #define CONFIG_BOOTP_GATEWAY 452*9553df86SJon Loeliger #define CONFIG_BOOTP_HOSTNAME 453*9553df86SJon Loeliger 454*9553df86SJon Loeliger 455*9553df86SJon Loeliger /* 456*9553df86SJon Loeliger * Command line configuration. 457*9553df86SJon Loeliger */ 458*9553df86SJon Loeliger #include <config_cmd_default.h> 459*9553df86SJon Loeliger 460*9553df86SJon Loeliger #define CONFIG_CMD_PING 461*9553df86SJon Loeliger #define CONFIG_CMD_I2C 462*9553df86SJon Loeliger #define CONFIG_CMD_MII 463*9553df86SJon Loeliger 464*9553df86SJon Loeliger #if defined(CFG_RAMBOOT) 465*9553df86SJon Loeliger #undef CONFIG_CMD_ENV 466*9553df86SJon Loeliger #endif 467*9553df86SJon Loeliger 468*9553df86SJon Loeliger #if defined(CONFIG_PCI) 469*9553df86SJon Loeliger #define CONFIG_CMD_PCI 470*9553df86SJon Loeliger #define CONFIG_CMD_SCSI 471*9553df86SJon Loeliger #define CONFIG_CMD_EXT2 472*9553df86SJon Loeliger #endif 473*9553df86SJon Loeliger 474*9553df86SJon Loeliger 475*9553df86SJon Loeliger #undef CONFIG_WATCHDOG /* watchdog disabled */ 476*9553df86SJon Loeliger 477*9553df86SJon Loeliger /* 478*9553df86SJon Loeliger * Miscellaneous configurable options 479*9553df86SJon Loeliger */ 480*9553df86SJon Loeliger #define CFG_LONGHELP /* undef to save memory */ 481*9553df86SJon Loeliger #define CFG_LOAD_ADDR 0x2000000 /* default load address */ 482*9553df86SJon Loeliger #define CFG_PROMPT "=> " /* Monitor Command Prompt */ 483*9553df86SJon Loeliger 484*9553df86SJon Loeliger #if defined(CONFIG_CMD_KGDB) 485*9553df86SJon Loeliger #define CFG_CBSIZE 1024 /* Console I/O Buffer Size */ 486*9553df86SJon Loeliger #else 487*9553df86SJon Loeliger #define CFG_CBSIZE 256 /* Console I/O Buffer Size */ 488*9553df86SJon Loeliger #endif 489*9553df86SJon Loeliger 490*9553df86SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */ 491*9553df86SJon Loeliger #define CFG_MAXARGS 16 /* max number of command args */ 492*9553df86SJon Loeliger #define CFG_BARGSIZE CFG_CBSIZE /* Boot Argument Buffer Size */ 493*9553df86SJon Loeliger #define CFG_HZ 1000 /* decrementer freq: 1ms ticks */ 494*9553df86SJon Loeliger 495*9553df86SJon Loeliger /* 496*9553df86SJon Loeliger * For booting Linux, the board info and command line data 497*9553df86SJon Loeliger * have to be in the first 8 MB of memory, since this is 498*9553df86SJon Loeliger * the maximum mapped by the Linux kernel during initialization. 499*9553df86SJon Loeliger */ 500*9553df86SJon Loeliger #define CFG_BOOTMAPSZ (8 << 20) /* Initial Memory map for Linux*/ 501*9553df86SJon Loeliger 502*9553df86SJon Loeliger /* Cache Configuration */ 503*9553df86SJon Loeliger #define CFG_DCACHE_SIZE 32768 504*9553df86SJon Loeliger #define CFG_CACHELINE_SIZE 32 505*9553df86SJon Loeliger #if defined(CONFIG_CMD_KGDB) 506*9553df86SJon Loeliger #define CFG_CACHELINE_SHIFT 5 /*log base 2 of the above value*/ 507*9553df86SJon Loeliger #endif 508*9553df86SJon Loeliger 509*9553df86SJon Loeliger /* 510*9553df86SJon Loeliger * Internal Definitions 511*9553df86SJon Loeliger * 512*9553df86SJon Loeliger * Boot Flags 513*9553df86SJon Loeliger */ 514*9553df86SJon Loeliger #define BOOTFLAG_COLD 0x01 /* Normal Power-On: Boot from FLASH */ 515*9553df86SJon Loeliger #define BOOTFLAG_WARM 0x02 /* Software reboot */ 516*9553df86SJon Loeliger 517*9553df86SJon Loeliger #if defined(CONFIG_CMD_KGDB) 518*9553df86SJon Loeliger #define CONFIG_KGDB_BAUDRATE 230400 /* speed to run kgdb serial port */ 519*9553df86SJon Loeliger #define CONFIG_KGDB_SER_INDEX 2 /* which serial port to use */ 520*9553df86SJon Loeliger #endif 521*9553df86SJon Loeliger 522*9553df86SJon Loeliger /* 523*9553df86SJon Loeliger * Environment Configuration 524*9553df86SJon Loeliger */ 525*9553df86SJon Loeliger #define CONFIG_IPADDR 192.168.1.100 526*9553df86SJon Loeliger 527*9553df86SJon Loeliger #define CONFIG_HOSTNAME unknown 528*9553df86SJon Loeliger #define CONFIG_ROOTPATH /opt/nfsroot 529*9553df86SJon Loeliger #define CONFIG_BOOTFILE uImage 530*9553df86SJon Loeliger #define CONFIG_UBOOTPATH 8610hpcd/u-boot.bin 531*9553df86SJon Loeliger 532*9553df86SJon Loeliger #define CONFIG_SERVERIP 192.168.1.1 533*9553df86SJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1 534*9553df86SJon Loeliger #define CONFIG_NETMASK 255.255.255.0 535*9553df86SJon Loeliger 536*9553df86SJon Loeliger /* default location for tftp and bootm */ 537*9553df86SJon Loeliger #define CONFIG_LOADADDR 1000000 538*9553df86SJon Loeliger 539*9553df86SJon Loeliger #define CONFIG_BOOTDELAY 10 /* -1 disables auto-boot */ 540*9553df86SJon Loeliger #undef CONFIG_BOOTARGS /* the boot command will set bootargs */ 541*9553df86SJon Loeliger 542*9553df86SJon Loeliger #define CONFIG_BAUDRATE 115200 543*9553df86SJon Loeliger 544*9553df86SJon Loeliger #if defined(CONFIG_PCI1) 545*9553df86SJon Loeliger #define PCI_ENV \ 546*9553df86SJon Loeliger "pcireg=md ${a}000 3; echo o;md ${a}c00 25; echo i; md ${a}da0 15;" \ 547*9553df86SJon Loeliger "echo e;md ${a}e00 9\0" \ 548*9553df86SJon Loeliger "pci1regs=setenv a e0008; run pcireg\0" \ 549*9553df86SJon Loeliger "pcierr=md ${a}e00 8; pci d.b $b.0 7 1; pci d.w $b.0 1e 1;" \ 550*9553df86SJon Loeliger "pci d.w $b.0 56 1\0" \ 551*9553df86SJon Loeliger "pcierrc=mw ${a}e00 ffffffff; pci w.b $b.0 7 ff; pci w.w $b.0 1e ffff;" \ 552*9553df86SJon Loeliger "pci w.w $b.0 56 ffff\0" \ 553*9553df86SJon Loeliger "pci1err=setenv a e0008; run pcierr\0" \ 554*9553df86SJon Loeliger "pci1errc=setenv a e0008; run pcierrc\0" 555*9553df86SJon Loeliger #else 556*9553df86SJon Loeliger #define PCI_ENV "" 557*9553df86SJon Loeliger #endif 558*9553df86SJon Loeliger 559*9553df86SJon Loeliger #if defined(CONFIG_PCIE1) || defined(CONFIG_PCIE2) 560*9553df86SJon Loeliger #define PCIE_ENV \ 561*9553df86SJon Loeliger "pciereg=md ${a}000 6; md ${a}020 4; md ${a}bf8 2; echo o;md ${a}c00 25;" \ 562*9553df86SJon Loeliger "echo i; md ${a}da0 15; echo e;md ${a}e00 e; echo d; md ${a}f00 c\0" \ 563*9553df86SJon Loeliger "pcie1regs=setenv a e000a; run pciereg\0" \ 564*9553df86SJon Loeliger "pcie2regs=setenv a e0009; run pciereg\0" \ 565*9553df86SJon Loeliger "pcieerr=md ${a}020 1; md ${a}e00; pci d.b $b.0 7 1; pci d.w $b.0 1e 1;"\ 566*9553df86SJon Loeliger "pci d.w $b.0 56 1; pci d $b.0 104 1; pci d $b.0 110 1;" \ 567*9553df86SJon Loeliger "pci d $b.0 130 1\0" \ 568*9553df86SJon Loeliger "pcieerrc=mw ${a}020 ffffffff; mw ${a}e00 ffffffff; pci w.b $b.0 7 ff;"\ 569*9553df86SJon Loeliger "pci w.w $b.0 1e ffff; pci w.w $b.0 56 ffff; pci w $b.0 104 ffffffff;" \ 570*9553df86SJon Loeliger "pci w $b.0 110 ffffffff; pci w $b.0 130 ffffffff\0" \ 571*9553df86SJon Loeliger "pciecfg=pci d $b.0 0 20; pci d $b.0 100 e; pci d $b.0 400 69\0" \ 572*9553df86SJon Loeliger "pcie1err=setenv a e000a; run pcieerr\0" \ 573*9553df86SJon Loeliger "pcie2err=setenv a e0009; run pcieerr\0" \ 574*9553df86SJon Loeliger "pcie1errc=setenv a e000a; run pcieerrc\0" \ 575*9553df86SJon Loeliger "pcie2errc=setenv a e0009; run pcieerrc\0" 576*9553df86SJon Loeliger #else 577*9553df86SJon Loeliger #define PCIE_ENV "" 578*9553df86SJon Loeliger #endif 579*9553df86SJon Loeliger 580*9553df86SJon Loeliger #define DMA_ENV \ 581*9553df86SJon Loeliger "dma0=mw ${d}104 ffffffff;mw ${d}110 50000;mw ${d}114 $sad0;mw ${d}118 50000;"\ 582*9553df86SJon Loeliger "mw ${d}120 $bc0;mw ${d}100 f03c404; mw ${d}11c $dad0; md ${d}100 9\0" \ 583*9553df86SJon Loeliger "dma1=mw ${d}184 ffffffff;mw ${d}190 50000;mw ${d}194 $sad1;mw ${d}198 50000;"\ 584*9553df86SJon Loeliger "mw ${d}1a0 $bc1;mw ${d}180 f03c404; mw ${d}19c $dad1; md ${d}180 9\0" \ 585*9553df86SJon Loeliger "dma2=mw ${d}204 ffffffff;mw ${d}210 50000;mw ${d}214 $sad2;mw ${d}218 50000;"\ 586*9553df86SJon Loeliger "mw ${d}220 $bc2;mw ${d}200 f03c404; mw ${d}21c $dad2; md ${d}200 9\0" \ 587*9553df86SJon Loeliger "dma3=mw ${d}284 ffffffff;mw ${d}290 50000;mw ${d}294 $sad3;mw ${d}298 50000;"\ 588*9553df86SJon Loeliger "mw ${d}2a0 $bc3;mw ${d}280 f03c404; mw ${d}29c $dad3; md ${d}280 9\0" 589*9553df86SJon Loeliger 590*9553df86SJon Loeliger 591*9553df86SJon Loeliger #define CONFIG_EXTRA_ENV_SETTINGS \ 592*9553df86SJon Loeliger "netdev=eth0\0" \ 593*9553df86SJon Loeliger "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0" \ 594*9553df86SJon Loeliger "tftpflash=tftpboot $loadaddr $uboot; " \ 595*9553df86SJon Loeliger "protect off " MK_STR(TEXT_BASE) " +$filesize; " \ 596*9553df86SJon Loeliger "erase " MK_STR(TEXT_BASE) " +$filesize; " \ 597*9553df86SJon Loeliger "cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; " \ 598*9553df86SJon Loeliger "protect on " MK_STR(TEXT_BASE) " +$filesize; " \ 599*9553df86SJon Loeliger "cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0" \ 600*9553df86SJon Loeliger "consoledev=ttyS0\0" \ 601*9553df86SJon Loeliger "ramdiskaddr=2000000\0" \ 602*9553df86SJon Loeliger "ramdiskfile=8610hpcd/ramdisk.uboot\0" \ 603*9553df86SJon Loeliger "dtbaddr=c00000\0" \ 604*9553df86SJon Loeliger "dtbfile=8610hpcd/mpc8610_hpcd.dtb\0" \ 605*9553df86SJon Loeliger "bdev=sda3\0" \ 606*9553df86SJon Loeliger "en-wd=mw.b f8100010 0x08; echo -expect:- 08; md.b f8100010 1\0" \ 607*9553df86SJon Loeliger "dis-wd=mw.b f8100010 0x00; echo -expect:- 00; md.b f8100010 1\0" \ 608*9553df86SJon Loeliger "maxcpus=1" \ 609*9553df86SJon Loeliger "eoi=mw e00400b0 0\0" \ 610*9553df86SJon Loeliger "iack=md e00400a0 1\0" \ 611*9553df86SJon Loeliger "ddrreg=md ${a}000 8; md ${a}080 8;md ${a}100 d; md ${a}140 4;" \ 612*9553df86SJon Loeliger "md ${a}bf0 4; md ${a}e00 3; md ${a}e20 3; md ${a}e40 7;" \ 613*9553df86SJon Loeliger "md ${a}f00 5\0" \ 614*9553df86SJon Loeliger "ddr1regs=setenv a e0002; run ddrreg\0" \ 615*9553df86SJon Loeliger "gureg=md ${a}000 2c; md ${a}0b0 1; md ${a}0c0 1; md ${a}800 1;" \ 616*9553df86SJon Loeliger "md ${a}900 6; md ${a}a00 1; md ${a}b20 3; md ${a}e00 1;" \ 617*9553df86SJon Loeliger "md ${a}e60 1; md ${a}ef0 1d\0" \ 618*9553df86SJon Loeliger "guregs=setenv a e00e0; run gureg\0" \ 619*9553df86SJon Loeliger "mcmreg=md ${a}000 1b; md ${a}bf8 2; md ${a}e00 5\0" \ 620*9553df86SJon Loeliger "mcmregs=setenv a e0001; run mcmreg\0" \ 621*9553df86SJon Loeliger "diuregs=md e002c000 1d\0" \ 622*9553df86SJon Loeliger "dium=mw e002c01c\0" \ 623*9553df86SJon Loeliger "diuerr=md e002c014 1\0" \ 624*9553df86SJon Loeliger "othbootargs=debug\0" \ 625*9553df86SJon Loeliger "pmregs=md e00e1000 2b\0" \ 626*9553df86SJon Loeliger "lawregs=md e0000c08 4b\0" \ 627*9553df86SJon Loeliger "lbcregs=md e0005000 36\0" \ 628*9553df86SJon Loeliger "dma0regs=md e0021100 12\0" \ 629*9553df86SJon Loeliger "dma1regs=md e0021180 12\0" \ 630*9553df86SJon Loeliger "dma2regs=md e0021200 12\0" \ 631*9553df86SJon Loeliger "dma3regs=md e0021280 12\0" \ 632*9553df86SJon Loeliger PCI_ENV \ 633*9553df86SJon Loeliger PCIE_ENV \ 634*9553df86SJon Loeliger DMA_ENV 635*9553df86SJon Loeliger 636*9553df86SJon Loeliger #define CONFIG_NFSBOOTCOMMAND \ 637*9553df86SJon Loeliger "setenv bootargs root=/dev/nfs rw " \ 638*9553df86SJon Loeliger "nfsroot=$serverip:$rootpath " \ 639*9553df86SJon Loeliger "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \ 640*9553df86SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 641*9553df86SJon Loeliger "tftp $loadaddr $bootfile;" \ 642*9553df86SJon Loeliger "tftp $dtbaddr $dtbfile;" \ 643*9553df86SJon Loeliger "bootm $loadaddr - $dtbaddr" 644*9553df86SJon Loeliger 645*9553df86SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \ 646*9553df86SJon Loeliger "setenv bootargs root=/dev/ram rw " \ 647*9553df86SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 648*9553df86SJon Loeliger "tftp $ramdiskaddr $ramdiskfile;" \ 649*9553df86SJon Loeliger "tftp $loadaddr $bootfile;" \ 650*9553df86SJon Loeliger "tftp $dtbaddr $dtbfile;" \ 651*9553df86SJon Loeliger "bootm $loadaddr $ramdiskaddr $dtbaddr" 652*9553df86SJon Loeliger 653*9553df86SJon Loeliger #define CONFIG_BOOTCOMMAND \ 654*9553df86SJon Loeliger "setenv bootargs root=/dev/$bdev rw " \ 655*9553df86SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 656*9553df86SJon Loeliger "tftp $loadaddr $bootfile;" \ 657*9553df86SJon Loeliger "tftp $dtbaddr $dtbfile;" \ 658*9553df86SJon Loeliger "bootm $loadaddr - $dtbaddr" 659*9553df86SJon Loeliger 660*9553df86SJon Loeliger #endif /* __CONFIG_H */ 661