xref: /rk3399_rockchip-uboot/include/configs/MPC8610HPCD.h (revision 3473ab737282b08ad61841fcbb14c4d264a93a8e)
19553df86SJon Loeliger /*
29553df86SJon Loeliger  * Copyright 2007 Freescale Semiconductor, Inc.
39553df86SJon Loeliger  *
49553df86SJon Loeliger  * This program is free software; you can redistribute it and/or
59553df86SJon Loeliger  * modify it under the terms of the GNU General Public License
69553df86SJon Loeliger  * Version 2 as published by the Free Software Foundation.
79553df86SJon Loeliger  */
89553df86SJon Loeliger 
99553df86SJon Loeliger /*
109553df86SJon Loeliger  * MPC8610HPCD board configuration file
119553df86SJon Loeliger  *
129553df86SJon Loeliger  */
139553df86SJon Loeliger 
149553df86SJon Loeliger #ifndef __CONFIG_H
159553df86SJon Loeliger #define __CONFIG_H
169553df86SJon Loeliger 
179553df86SJon Loeliger /* High Level Configuration Options */
189553df86SJon Loeliger #define CONFIG_MPC86xx		1	/* MPC86xx */
199553df86SJon Loeliger #define CONFIG_MPC8610		1	/* MPC8610 specific */
209553df86SJon Loeliger #define CONFIG_MPC8610HPCD	1	/* MPC8610HPCD board specific */
219553df86SJon Loeliger #define CONFIG_NUM_CPUS		1	/* Number of CPUs in the system */
229553df86SJon Loeliger #define CONFIG_LINUX_RESET_VEC	0x100	/* Reset vector used by Linux */
239553df86SJon Loeliger 
24a877880cSYork Sun #define CONFIG_FSL_DIU_FB	1	/* FSL DIU */
25070ba561SYork Sun 
26070ba561SYork Sun /* video */
27cb06eb96SJon Loeliger #undef CONFIG_VIDEO
28070ba561SYork Sun 
29070ba561SYork Sun #if defined(CONFIG_VIDEO)
30070ba561SYork Sun #define CONFIG_CFB_CONSOLE
31070ba561SYork Sun #define CONFIG_VGA_AS_SINGLE_DEVICE
32070ba561SYork Sun #endif
33070ba561SYork Sun 
349553df86SJon Loeliger #ifdef RUN_DIAG
359553df86SJon Loeliger #define CFG_DIAG_ADDR		0xff800000
369553df86SJon Loeliger #endif
379553df86SJon Loeliger 
389553df86SJon Loeliger #define CFG_RESET_ADDRESS	0xfff00100
399553df86SJon Loeliger 
409553df86SJon Loeliger #define CONFIG_PCI		1	/* Enable PCI/PCIE*/
419553df86SJon Loeliger #define CONFIG_PCI1		1	/* PCI controler 1 */
429553df86SJon Loeliger #define CONFIG_PCIE1		1	/* PCIe 1 connected to ULI bridge */
439553df86SJon Loeliger #define CONFIG_PCIE2		1	/* PCIe 2 connected to slot */
449553df86SJon Loeliger #define CONFIG_FSL_PCI_INIT	1	/* Use common FSL init code */
45031976f6SBecky Bruce #define CONFIG_FSL_LAW		1	/* Use common FSL init code */
469553df86SJon Loeliger 
479553df86SJon Loeliger #define CONFIG_ENV_OVERWRITE
489553df86SJon Loeliger 
499553df86SJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD for DDR */
509553df86SJon Loeliger #undef CONFIG_DDR_DLL			/* possible DLL fix needed */
519553df86SJon Loeliger #define CONFIG_DDR_2T_TIMING		/* Sets the 2T timing bit */
52a877880cSYork Sun #undef  CONFIG_DDR_ECC			/* only for ECC DDR module */
539553df86SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
549553df86SJon Loeliger #define CONFIG_MEM_INIT_VALUE		0xDeadBeef
559553df86SJon Loeliger #define CONFIG_NUM_DDR_CONTROLLERS	1
569553df86SJon Loeliger #define CONFIG_INTERRUPTS		/* enable pci, srio, ddr interrupts */
579553df86SJon Loeliger 
5831d82672SBecky Bruce #define CONFIG_HIGH_BATS	1	/* High BATs supported & enabled */
599553df86SJon Loeliger #define CONFIG_ALTIVEC		1
609553df86SJon Loeliger 
619553df86SJon Loeliger /*
629553df86SJon Loeliger  * L2CR setup -- make sure this is right for your board!
639553df86SJon Loeliger  */
649553df86SJon Loeliger #define CFG_L2
659553df86SJon Loeliger #define L2_INIT		0
66a877880cSYork Sun #define L2_ENABLE	(L2CR_L2E |0x00100000 )
679553df86SJon Loeliger 
689553df86SJon Loeliger #ifndef CONFIG_SYS_CLK_FREQ
699553df86SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_board_sys_clk(0)
709553df86SJon Loeliger #endif
719553df86SJon Loeliger 
729553df86SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F	1	/* Call board_pre_init */
73a877880cSYork Sun #define CONFIG_MISC_INIT_R		1
749553df86SJon Loeliger 
759553df86SJon Loeliger #define CFG_MEMTEST_START	0x00200000	/* memtest region */
769553df86SJon Loeliger #define CFG_MEMTEST_END		0x00400000
779553df86SJon Loeliger 
789553df86SJon Loeliger /*
799553df86SJon Loeliger  * Base addresses -- Note these are effective addresses where the
809553df86SJon Loeliger  * actual resources get mapped (not physical addresses)
819553df86SJon Loeliger  */
829553df86SJon Loeliger #define CFG_CCSRBAR_DEFAULT	0xff700000	/* CCSRBAR Default */
839553df86SJon Loeliger #define CFG_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
849553df86SJon Loeliger #define CFG_IMMR		CFG_CCSRBAR	/* PQII uses CFG_IMMR */
859553df86SJon Loeliger 
869553df86SJon Loeliger #define CFG_PCI1_ADDR		(CFG_CCSRBAR+0x8000)
879553df86SJon Loeliger #define CFG_PCIE1_ADDR		(CFG_CCSRBAR+0xa000)
889553df86SJon Loeliger #define CFG_PCIE2_ADDR		(CFG_CCSRBAR+0x9000)
899553df86SJon Loeliger 
909553df86SJon Loeliger #define CFG_DIU_ADDR		(CFG_CCSRBAR+0x2c000)
919553df86SJon Loeliger 
929553df86SJon Loeliger /*
939553df86SJon Loeliger  * DDR Setup
949553df86SJon Loeliger  */
959553df86SJon Loeliger #define CFG_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
969553df86SJon Loeliger #define CFG_SDRAM_BASE		CFG_DDR_SDRAM_BASE
979553df86SJon Loeliger #define CONFIG_VERY_BIG_RAM
989553df86SJon Loeliger 
999553df86SJon Loeliger #define MPC86xx_DDR_SDRAM_CLK_CNTL
1009553df86SJon Loeliger 
1019553df86SJon Loeliger #if defined(CONFIG_SPD_EEPROM)
1029553df86SJon Loeliger /*
1039553df86SJon Loeliger  * Determine DDR configuration from I2C interface.
1049553df86SJon Loeliger  */
1059553df86SJon Loeliger #define SPD_EEPROM_ADDRESS1		0x51		/* DDR DIMM */
1069553df86SJon Loeliger #else
1079553df86SJon Loeliger /*
1089553df86SJon Loeliger  * Manually set up DDR1 parameters
1099553df86SJon Loeliger  */
1109553df86SJon Loeliger 
1119553df86SJon Loeliger #define CFG_SDRAM_SIZE	256		/* DDR is 256MB */
1129553df86SJon Loeliger 
1139553df86SJon Loeliger #if 0 /* TODO */
1149553df86SJon Loeliger #define CFG_DDR_CS0_BNDS	0x0000000F
1159553df86SJon Loeliger #define CFG_DDR_CS0_CONFIG	0x80010202	/* Enable, no interleaving */
11645239cf4SKumar Gala #define CFG_DDR_TIMING_3	0x00000000
1179553df86SJon Loeliger #define CFG_DDR_TIMING_0	0x00260802
1189553df86SJon Loeliger #define CFG_DDR_TIMING_1	0x3935d322
1199553df86SJon Loeliger #define CFG_DDR_TIMING_2	0x14904cc8
1209553df86SJon Loeliger #define CFG_DDR_MODE_1		0x00480432
1219553df86SJon Loeliger #define CFG_DDR_MODE_2		0x00000000
1229553df86SJon Loeliger #define CFG_DDR_INTERVAL	0x06180100
1239553df86SJon Loeliger #define CFG_DDR_DATA_INIT	0xdeadbeef
1249553df86SJon Loeliger #define CFG_DDR_CLK_CTRL	0x03800000
1259553df86SJon Loeliger #define CFG_DDR_OCD_CTRL	0x00000000
1269553df86SJon Loeliger #define CFG_DDR_OCD_STATUS	0x00000000
1279553df86SJon Loeliger #define CFG_DDR_CONTROL		0xe3008000	/* Type = DDR2 */
1289553df86SJon Loeliger #define CFG_DDR_CONTROL2	0x04400010
1299553df86SJon Loeliger 
1309553df86SJon Loeliger #define CFG_DDR_ERR_INT_EN	0x00000000
1319553df86SJon Loeliger #define CFG_DDR_ERR_DIS		0x00000000
1329553df86SJon Loeliger #define CFG_DDR_SBE		0x000f0000
1339553df86SJon Loeliger  /* Not used in fixed_sdram function */
1349553df86SJon Loeliger #define CFG_DDR_MODE		0x00000022
1359553df86SJon Loeliger #define CFG_DDR_CS1_BNDS	0x00000000
1369553df86SJon Loeliger #define CFG_DDR_CS2_BNDS	0x00000FFF	/* Not done */
1379553df86SJon Loeliger #define CFG_DDR_CS3_BNDS	0x00000FFF	/* Not done */
1389553df86SJon Loeliger #define CFG_DDR_CS4_BNDS	0x00000FFF	/* Not done */
1399553df86SJon Loeliger #define CFG_DDR_CS5_BNDS	0x00000FFF	/* Not done */
1409553df86SJon Loeliger #endif
1419553df86SJon Loeliger #endif
1429553df86SJon Loeliger 
1439553df86SJon Loeliger #define CFG_ID_EEPROM
144ad8f8687SJon Loeliger #ifdef CFG_ID_EEPROM
145ad8f8687SJon Loeliger #define CONFIG_ID_EEPROM
146ad8f8687SJon Loeliger #endif
1479553df86SJon Loeliger #define ID_EEPROM_ADDR		0x57
1489553df86SJon Loeliger 
1499553df86SJon Loeliger 
1509553df86SJon Loeliger #define CFG_FLASH_BASE		0xf0000000 /* start of FLASH 128M */
1519553df86SJon Loeliger #define CFG_FLASH_BASE2		0xf8000000
1529553df86SJon Loeliger 
1539553df86SJon Loeliger #define CFG_FLASH_BANKS_LIST {CFG_FLASH_BASE, CFG_FLASH_BASE2}
1549553df86SJon Loeliger 
1559553df86SJon Loeliger #define CFG_BR0_PRELIM		0xf8001001 /* port size 16bit */
1569553df86SJon Loeliger #define CFG_OR0_PRELIM		0xf8006e65 /* 128MB NOR Flash*/
1579553df86SJon Loeliger 
1589553df86SJon Loeliger #define CFG_BR1_PRELIM		0xf0001001 /* port size 16bit */
1599553df86SJon Loeliger #define CFG_OR1_PRELIM		0xf8006e65 /* 128MB Promjet */
1609553df86SJon Loeliger #if 0 /* TODO */
1619553df86SJon Loeliger #define CFG_BR2_PRELIM		0xf0000000
1629553df86SJon Loeliger #define CFG_OR2_PRELIM		0xf0000000 /* 256MB NAND Flash - bank 1 */
1639553df86SJon Loeliger #endif
1649553df86SJon Loeliger #define CFG_BR3_PRELIM		0xe8000801 /* port size 8bit */
1659553df86SJon Loeliger #define CFG_OR3_PRELIM		0xfff06ff7 /* 1MB PIXIS area*/
1669553df86SJon Loeliger 
1679553df86SJon Loeliger 
168761421ccSJason Jin #define CONFIG_FSL_PIXIS	1	/* use common PIXIS code */
1699553df86SJon Loeliger #define PIXIS_BASE	0xe8000000	/* PIXIS registers */
1709553df86SJon Loeliger #define PIXIS_ID		0x0	/* Board ID at offset 0 */
1719553df86SJon Loeliger #define PIXIS_VER		0x1	/* Board version at offset 1 */
1729553df86SJon Loeliger #define PIXIS_PVER		0x2	/* PIXIS FPGA version at offset 2 */
1739553df86SJon Loeliger #define PIXIS_RST		0x4	/* PIXIS Reset Control register */
1749553df86SJon Loeliger #define PIXIS_AUX		0x6	/* PIXIS Auxiliary register; Scratch */
1759553df86SJon Loeliger #define PIXIS_SPD		0x7	/* Register for SYSCLK speed */
176a877880cSYork Sun #define PIXIS_BRDCFG0		0x8	/* PIXIS Board Configuration Register0*/
1779553df86SJon Loeliger #define PIXIS_VCTL		0x10	/* VELA Control Register */
1789553df86SJon Loeliger #define PIXIS_VCFGEN0		0x12	/* VELA Config Enable 0 */
1799553df86SJon Loeliger #define PIXIS_VCFGEN1		0x13	/* VELA Config Enable 1 */
1809553df86SJon Loeliger #define PIXIS_VBOOT		0x16	/* VELA VBOOT Register */
1819553df86SJon Loeliger #define PIXIS_VSPEED0		0x17	/* VELA VSpeed 0 */
1829553df86SJon Loeliger #define PIXIS_VSPEED1		0x18	/* VELA VSpeed 1 */
1839553df86SJon Loeliger #define PIXIS_VCLKH		0x19	/* VELA VCLKH register */
1849553df86SJon Loeliger #define PIXIS_VCLKL		0x1A	/* VELA VCLKL register */
185761421ccSJason Jin #define CFG_PIXIS_VBOOT_MASK	0x0C    /* Reset altbank mask*/
1869553df86SJon Loeliger 
1879553df86SJon Loeliger #define CFG_MAX_FLASH_BANKS	2		/* number of banks */
1889553df86SJon Loeliger #define CFG_MAX_FLASH_SECT	1024		/* sectors per device */
1899553df86SJon Loeliger 
1909553df86SJon Loeliger #undef	CFG_FLASH_CHECKSUM
1919553df86SJon Loeliger #define CFG_FLASH_ERASE_TOUT	60000	/* Flash Erase Timeout (ms) */
1929553df86SJon Loeliger #define CFG_FLASH_WRITE_TOUT	500	/* Flash Write Timeout (ms) */
1939553df86SJon Loeliger #define CFG_MONITOR_BASE	TEXT_BASE	/* start of monitor */
1949553df86SJon Loeliger 
1959553df86SJon Loeliger #define CFG_FLASH_CFI_DRIVER
1969553df86SJon Loeliger #define CFG_FLASH_CFI
1979553df86SJon Loeliger #define CFG_FLASH_EMPTY_INFO
1989553df86SJon Loeliger 
1999553df86SJon Loeliger #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
2009553df86SJon Loeliger #define CFG_RAMBOOT
2019553df86SJon Loeliger #else
2029553df86SJon Loeliger #undef	CFG_RAMBOOT
2039553df86SJon Loeliger #endif
2049553df86SJon Loeliger 
2059553df86SJon Loeliger #if defined(CFG_RAMBOOT)
2069553df86SJon Loeliger #undef CONFIG_SPD_EEPROM
2079553df86SJon Loeliger #define CFG_SDRAM_SIZE	256
2089553df86SJon Loeliger #endif
2099553df86SJon Loeliger 
2109553df86SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
2119553df86SJon Loeliger 
2129553df86SJon Loeliger #define CONFIG_L1_INIT_RAM
2139553df86SJon Loeliger #define CFG_INIT_RAM_LOCK	1
2149553df86SJon Loeliger #ifndef CFG_INIT_RAM_LOCK
2159553df86SJon Loeliger #define CFG_INIT_RAM_ADDR	0xe4010000	/* Initial RAM address */
2169553df86SJon Loeliger #else
2179553df86SJon Loeliger #define CFG_INIT_RAM_ADDR	0xe4000000	/* Initial RAM address */
2189553df86SJon Loeliger #endif
2199553df86SJon Loeliger #define CFG_INIT_RAM_END	0x4000		/* End of used area in RAM */
2209553df86SJon Loeliger 
2219553df86SJon Loeliger #define CFG_GBL_DATA_SIZE	128		/* num bytes initial data */
2229553df86SJon Loeliger #define CFG_GBL_DATA_OFFSET	(CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
2239553df86SJon Loeliger #define CFG_INIT_SP_OFFSET	CFG_GBL_DATA_OFFSET
2249553df86SJon Loeliger 
2259553df86SJon Loeliger #define CFG_MONITOR_LEN		(512 * 1024)	/* Reserve 512 KB for Mon */
226a877880cSYork Sun #define CFG_MALLOC_LEN		(6 * 1024 * 1024)	/* Reserved for malloc */
2279553df86SJon Loeliger 
2289553df86SJon Loeliger /* Serial Port */
2299553df86SJon Loeliger #define CONFIG_CONS_INDEX	1
2309553df86SJon Loeliger #undef	CONFIG_SERIAL_SOFTWARE_FIFO
2319553df86SJon Loeliger #define CFG_NS16550
2329553df86SJon Loeliger #define CFG_NS16550_SERIAL
2339553df86SJon Loeliger #define CFG_NS16550_REG_SIZE	1
2349553df86SJon Loeliger #define CFG_NS16550_CLK		get_bus_freq(0)
2359553df86SJon Loeliger 
2369553df86SJon Loeliger #define CFG_BAUDRATE_TABLE \
2379553df86SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 115200}
2389553df86SJon Loeliger 
2399553df86SJon Loeliger #define CFG_NS16550_COM1	(CFG_CCSRBAR+0x4500)
2409553df86SJon Loeliger #define CFG_NS16550_COM2	(CFG_CCSRBAR+0x4600)
2419553df86SJon Loeliger 
2429553df86SJon Loeliger /* Use the HUSH parser */
2439553df86SJon Loeliger #define CFG_HUSH_PARSER
2449553df86SJon Loeliger #ifdef	CFG_HUSH_PARSER
2459553df86SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> "
2469553df86SJon Loeliger #endif
2479553df86SJon Loeliger 
2489553df86SJon Loeliger /*
2499553df86SJon Loeliger  * Pass open firmware flat tree to kernel
2509553df86SJon Loeliger  */
2511df170f8SJon Loeliger #define CONFIG_OF_LIBFDT		1
2529553df86SJon Loeliger #define CONFIG_OF_BOARD_SETUP		1
2531df170f8SJon Loeliger #define CONFIG_OF_STDOUT_VIA_ALIAS	1
2541df170f8SJon Loeliger 
2559553df86SJon Loeliger 
2569553df86SJon Loeliger /* maximum size of the flat tree (8K) */
2579553df86SJon Loeliger #define OF_FLAT_TREE_MAX_SIZE	8192
2589553df86SJon Loeliger 
2599553df86SJon Loeliger #define CFG_64BIT_VSPRINTF	1
2609553df86SJon Loeliger #define CFG_64BIT_STRTOUL	1
2619553df86SJon Loeliger 
2629553df86SJon Loeliger /*
2639553df86SJon Loeliger  * I2C
2649553df86SJon Loeliger  */
2659553df86SJon Loeliger #define CONFIG_FSL_I2C		/* Use FSL common I2C driver */
2669553df86SJon Loeliger #define CONFIG_HARD_I2C		/* I2C with hardware support*/
2679553df86SJon Loeliger #undef	CONFIG_SOFT_I2C			/* I2C bit-banged */
2689553df86SJon Loeliger #define CFG_I2C_SPEED		400000	/* I2C speed and slave address */
2699553df86SJon Loeliger #define CFG_I2C_SLAVE		0x7F
2709553df86SJon Loeliger #define CFG_I2C_NOPROBES	{0x69}	/* Don't probe these addrs */
2719553df86SJon Loeliger #define CFG_I2C_OFFSET		0x3000
2729553df86SJon Loeliger 
2739553df86SJon Loeliger /*
2749553df86SJon Loeliger  * General PCI
2759553df86SJon Loeliger  * Addresses are mapped 1-1.
2769553df86SJon Loeliger  */
2779553df86SJon Loeliger #define CFG_PCI1_MEM_BASE	0x80000000
2789553df86SJon Loeliger #define CFG_PCI1_MEM_PHYS	CFG_PCI1_MEM_BASE
2799553df86SJon Loeliger #define CFG_PCI1_MEM_SIZE	0x10000000	/* 256M */
2809553df86SJon Loeliger #define CFG_PCI1_IO_BASE	0x00000000
2819553df86SJon Loeliger #define CFG_PCI1_IO_PHYS	0xe1000000
2829553df86SJon Loeliger #define CFG_PCI1_IO_SIZE	0x00100000	/* 1M */
2839553df86SJon Loeliger 
2849553df86SJon Loeliger /* PCI view of System Memory */
2859553df86SJon Loeliger #define CFG_PCI_MEMORY_BUS	0x00000000
2869553df86SJon Loeliger #define CFG_PCI_MEMORY_PHYS	0x00000000
2879553df86SJon Loeliger #define CFG_PCI_MEMORY_SIZE	0x80000000
2889553df86SJon Loeliger 
2899553df86SJon Loeliger /* For RTL8139 */
2909553df86SJon Loeliger #define KSEG1ADDR(x)	({u32 _x = le32_to_cpu(*(u32 *)(x)); (&_x); })
2919553df86SJon Loeliger #define _IO_BASE		0x00000000
2929553df86SJon Loeliger 
2939553df86SJon Loeliger /* controller 1, Base address 0xa000 */
2949553df86SJon Loeliger #define CFG_PCIE1_MEM_BASE	0xa0000000
2959553df86SJon Loeliger #define CFG_PCIE1_MEM_PHYS	CFG_PCIE1_MEM_BASE
2969553df86SJon Loeliger #define CFG_PCIE1_MEM_SIZE	0x10000000	/* 256M */
2979553df86SJon Loeliger #define CFG_PCIE1_IO_BASE	0x00000000
2989553df86SJon Loeliger #define CFG_PCIE1_IO_PHYS	0xe3000000
2999553df86SJon Loeliger #define CFG_PCIE1_IO_SIZE	0x00100000	/* 1M */
3009553df86SJon Loeliger 
3019553df86SJon Loeliger /* controller 2, Base Address 0x9000 */
3029553df86SJon Loeliger #define CFG_PCIE2_MEM_BASE	0x90000000
3039553df86SJon Loeliger #define CFG_PCIE2_MEM_PHYS	CFG_PCIE2_MEM_BASE
3049553df86SJon Loeliger #define CFG_PCIE2_MEM_SIZE	0x10000000	/* 256M */
3059553df86SJon Loeliger #define CFG_PCIE2_IO_BASE	0x00000000	/* reuse mem LAW */
3069553df86SJon Loeliger #define CFG_PCIE2_IO_PHYS	0xe2000000
3079553df86SJon Loeliger #define CFG_PCIE2_IO_SIZE	0x00100000	/* 1M */
3089553df86SJon Loeliger 
3099553df86SJon Loeliger 
3109553df86SJon Loeliger #if defined(CONFIG_PCI)
3119553df86SJon Loeliger 
3129553df86SJon Loeliger #define CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
3139553df86SJon Loeliger 
3149553df86SJon Loeliger #define CONFIG_NET_MULTI
3151d8a49ecSRoy Zang #define CONFIG_CMD_NET
3169553df86SJon Loeliger #define CONFIG_PCI_PNP		/* do pci plug-and-play */
3174f93f8b1SBecky Bruce #define CONFIG_CMD_REGINFO
3189553df86SJon Loeliger 
3197c2221ebSRoy Zang #define CONFIG_ULI526X
3207c2221ebSRoy Zang #ifdef CONFIG_ULI526X
3211d8a49ecSRoy Zang #define CONFIG_ETHADDR   00:E0:0C:00:00:01
3221d8a49ecSRoy Zang #endif
3239553df86SJon Loeliger 
3249553df86SJon Loeliger /************************************************************
3259553df86SJon Loeliger  * USB support
3269553df86SJon Loeliger  ************************************************************/
327070ba561SYork Sun #define CONFIG_PCI_OHCI		1
328070ba561SYork Sun #define CONFIG_USB_OHCI_NEW		1
3299553df86SJon Loeliger #define CONFIG_USB_KEYBOARD	1
3309553df86SJon Loeliger #define CFG_DEVICE_DEREGISTER
331070ba561SYork Sun #define CFG_USB_EVENT_POLL	1
332070ba561SYork Sun #define CFG_USB_OHCI_SLOT_NAME	"ohci_pci"
333070ba561SYork Sun #define CFG_USB_OHCI_MAX_ROOT_PORTS 15
334070ba561SYork Sun #define CFG_OHCI_SWAP_REG_ACCESS	1
3359553df86SJon Loeliger 
3369553df86SJon Loeliger #if !defined(CONFIG_PCI_PNP)
3379553df86SJon Loeliger #define PCI_ENET0_IOADDR	0xe0000000
3389553df86SJon Loeliger #define PCI_ENET0_MEMADDR	0xe0000000
3399553df86SJon Loeliger #define PCI_IDSEL_NUMBER	0x0c	/* slot0->3(IDSEL)=12->15 */
3409553df86SJon Loeliger #endif
3419553df86SJon Loeliger 
3429553df86SJon Loeliger #define CONFIG_DOS_PARTITION
3439553df86SJon Loeliger #define CONFIG_SCSI_AHCI
3449553df86SJon Loeliger 
3459553df86SJon Loeliger #ifdef CONFIG_SCSI_AHCI
3469553df86SJon Loeliger #define CONFIG_SATA_ULI5288
3479553df86SJon Loeliger #define CFG_SCSI_MAX_SCSI_ID	4
3489553df86SJon Loeliger #define CFG_SCSI_MAX_LUN	1
3499553df86SJon Loeliger #define CFG_SCSI_MAX_DEVICE	(CFG_SCSI_MAX_SCSI_ID * CFG_SCSI_MAX_LUN)
3509553df86SJon Loeliger #define CFG_SCSI_MAXDEVICE	CFG_SCSI_MAX_DEVICE
3519553df86SJon Loeliger #endif
3529553df86SJon Loeliger 
3539553df86SJon Loeliger #endif	/* CONFIG_PCI */
3549553df86SJon Loeliger 
3559553df86SJon Loeliger /*
3569553df86SJon Loeliger  * BAT0		2G	Cacheable, non-guarded
3579553df86SJon Loeliger  * 0x0000_0000	2G	DDR
3589553df86SJon Loeliger  */
3599553df86SJon Loeliger #define CFG_DBAT0L	(BATL_PP_RW | BATL_MEMCOHERENCE)
3609553df86SJon Loeliger #define CFG_DBAT0U	(BATU_BL_2G | BATU_VS | BATU_VP)
3619553df86SJon Loeliger #define CFG_IBAT0L	(BATL_PP_RW | BATL_MEMCOHERENCE )
3629553df86SJon Loeliger #define CFG_IBAT0U	CFG_DBAT0U
3639553df86SJon Loeliger 
3649553df86SJon Loeliger /*
3659553df86SJon Loeliger  * BAT1		1G	Cache-inhibited, guarded
3669553df86SJon Loeliger  * 0x8000_0000	256M	PCI-1 Memory
3679553df86SJon Loeliger  * 0xa000_0000	256M	PCI-Express 1 Memory
3689553df86SJon Loeliger  * 0x9000_0000	256M	PCI-Express 2 Memory
3699553df86SJon Loeliger  */
3709553df86SJon Loeliger 
3719553df86SJon Loeliger #define CFG_DBAT1L	(CFG_PCI1_MEM_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT \
3729553df86SJon Loeliger 			| BATL_GUARDEDSTORAGE)
3739553df86SJon Loeliger #define CFG_DBAT1U	(CFG_PCI1_MEM_PHYS | BATU_BL_1G | BATU_VS | BATU_VP)
3749553df86SJon Loeliger #define CFG_IBAT1L	(CFG_PCI1_MEM_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT)
3759553df86SJon Loeliger #define CFG_IBAT1U	CFG_DBAT1U
3769553df86SJon Loeliger 
3779553df86SJon Loeliger /*
378f3bceaabSJason Jin  * BAT2		16M	Cache-inhibited, guarded
3799553df86SJon Loeliger  * 0xe100_0000	1M	PCI-1 I/O
3809553df86SJon Loeliger  */
3819553df86SJon Loeliger 
3829553df86SJon Loeliger #define CFG_DBAT2L	(CFG_PCI1_IO_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT \
3839553df86SJon Loeliger 			| BATL_GUARDEDSTORAGE)
384f3bceaabSJason Jin #define CFG_DBAT2U	(CFG_PCI1_IO_PHYS | BATU_BL_16M | BATU_VS | BATU_VP)
3859553df86SJon Loeliger #define CFG_IBAT2L	(CFG_PCI1_IO_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT)
3869553df86SJon Loeliger #define CFG_IBAT2U	CFG_DBAT2U
3879553df86SJon Loeliger 
3889553df86SJon Loeliger /*
389f3bceaabSJason Jin  * BAT3		32M	Cache-inhibited, guarded
390f3bceaabSJason Jin  * 0xe200_0000	1M	PCI-Express 2 I/O
3919553df86SJon Loeliger  * 0xe300_0000	1M	PCI-Express 1 I/O
3929553df86SJon Loeliger  */
3939553df86SJon Loeliger 
394f3bceaabSJason Jin #define CFG_DBAT3L	(CFG_PCIE2_IO_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT \
3959553df86SJon Loeliger 			| BATL_GUARDEDSTORAGE)
396f3bceaabSJason Jin #define CFG_DBAT3U	(CFG_PCIE2_IO_PHYS | BATU_BL_32M | BATU_VS | BATU_VP)
397f3bceaabSJason Jin #define CFG_IBAT3L	(CFG_PCIE2_IO_PHYS | BATL_PP_RW | BATL_CACHEINHIBIT)
3989553df86SJon Loeliger #define CFG_IBAT3U	CFG_DBAT3U
3999553df86SJon Loeliger 
4009553df86SJon Loeliger /*
4019553df86SJon Loeliger  * BAT4		4M	Cache-inhibited, guarded
4029553df86SJon Loeliger  * 0xe000_0000	4M	CCSR
4039553df86SJon Loeliger  */
4049553df86SJon Loeliger #define CFG_DBAT4L	(CFG_CCSRBAR | BATL_PP_RW | BATL_CACHEINHIBIT \
4059553df86SJon Loeliger 			| BATL_GUARDEDSTORAGE)
4069553df86SJon Loeliger #define CFG_DBAT4U	(CFG_CCSRBAR | BATU_BL_1M | BATU_VS | BATU_VP)
4079553df86SJon Loeliger #define CFG_IBAT4L	(CFG_CCSRBAR | BATL_PP_RW | BATL_CACHEINHIBIT)
4089553df86SJon Loeliger #define CFG_IBAT4U	CFG_DBAT4U
4099553df86SJon Loeliger 
4109553df86SJon Loeliger /*
4119553df86SJon Loeliger  * BAT5		128K	Cacheable, non-guarded
4129553df86SJon Loeliger  * 0xe400_0000	128K	Init RAM for stack in the CPU DCache (no backing memory)
4139553df86SJon Loeliger  */
4149553df86SJon Loeliger #define CFG_DBAT5L	(CFG_INIT_RAM_ADDR | BATL_PP_RW | BATL_MEMCOHERENCE)
4159553df86SJon Loeliger #define CFG_DBAT5U	(CFG_INIT_RAM_ADDR | BATU_BL_128K | BATU_VS | BATU_VP)
4169553df86SJon Loeliger #define CFG_IBAT5L	CFG_DBAT5L
4179553df86SJon Loeliger #define CFG_IBAT5U	CFG_DBAT5U
4189553df86SJon Loeliger 
4199553df86SJon Loeliger /*
4209553df86SJon Loeliger  * BAT6		256M	Cache-inhibited, guarded
4219553df86SJon Loeliger  * 0xf000_0000	256M	FLASH
4229553df86SJon Loeliger  */
4239553df86SJon Loeliger #define CFG_DBAT6L	(CFG_FLASH_BASE	 | BATL_PP_RW | BATL_CACHEINHIBIT \
4249553df86SJon Loeliger 			| BATL_GUARDEDSTORAGE)
4259553df86SJon Loeliger #define CFG_DBAT6U	(CFG_FLASH_BASE	 | BATU_BL_256M | BATU_VS | BATU_VP)
4269553df86SJon Loeliger #define CFG_IBAT6L	(CFG_FLASH_BASE | BATL_PP_RW | BATL_MEMCOHERENCE)
4279553df86SJon Loeliger #define CFG_IBAT6U	CFG_DBAT6U
4289553df86SJon Loeliger 
4299553df86SJon Loeliger /*
4309553df86SJon Loeliger  * BAT7		4M	Cache-inhibited, guarded
4319553df86SJon Loeliger  * 0xe800_0000	4M	PIXIS
4329553df86SJon Loeliger  */
4339553df86SJon Loeliger #define CFG_DBAT7L	(PIXIS_BASE | BATL_PP_RW | BATL_CACHEINHIBIT \
4349553df86SJon Loeliger 			| BATL_GUARDEDSTORAGE)
4359553df86SJon Loeliger #define CFG_DBAT7U	(PIXIS_BASE | BATU_BL_1M | BATU_VS | BATU_VP)
4369553df86SJon Loeliger #define CFG_IBAT7L	(PIXIS_BASE | BATL_PP_RW | BATL_CACHEINHIBIT)
4379553df86SJon Loeliger #define CFG_IBAT7U	CFG_DBAT7U
4389553df86SJon Loeliger 
4399553df86SJon Loeliger 
4409553df86SJon Loeliger /*
4419553df86SJon Loeliger  * Environment
4429553df86SJon Loeliger  */
4439553df86SJon Loeliger #ifndef CFG_RAMBOOT
4449553df86SJon Loeliger #define CFG_ENV_IS_IN_FLASH	1
4459553df86SJon Loeliger #define CFG_ENV_ADDR		(CFG_MONITOR_BASE + CFG_MONITOR_LEN)
4469553df86SJon Loeliger #define CFG_ENV_SECT_SIZE	0x20000	/* 126k (one sector) for env */
4479553df86SJon Loeliger #define CFG_ENV_SIZE		0x2000
4489553df86SJon Loeliger #else
4499553df86SJon Loeliger #define CFG_ENV_IS_NOWHERE	1	/* Store ENV in memory only */
4509553df86SJon Loeliger #define CFG_ENV_ADDR		(CFG_MONITOR_BASE - 0x1000)
4519553df86SJon Loeliger #define CFG_ENV_SIZE		0x2000
4529553df86SJon Loeliger #endif
4539553df86SJon Loeliger 
4549553df86SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
4559553df86SJon Loeliger #define CFG_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
4569553df86SJon Loeliger 
4579553df86SJon Loeliger 
4589553df86SJon Loeliger /*
4599553df86SJon Loeliger  * BOOTP options
4609553df86SJon Loeliger  */
4619553df86SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE
4629553df86SJon Loeliger #define CONFIG_BOOTP_BOOTPATH
4639553df86SJon Loeliger #define CONFIG_BOOTP_GATEWAY
4649553df86SJon Loeliger #define CONFIG_BOOTP_HOSTNAME
4659553df86SJon Loeliger 
4669553df86SJon Loeliger 
4679553df86SJon Loeliger /*
4689553df86SJon Loeliger  * Command line configuration.
4699553df86SJon Loeliger  */
4709553df86SJon Loeliger #include <config_cmd_default.h>
4719553df86SJon Loeliger 
4729553df86SJon Loeliger #define CONFIG_CMD_PING
4739553df86SJon Loeliger #define CONFIG_CMD_I2C
4749553df86SJon Loeliger #define CONFIG_CMD_MII
4759553df86SJon Loeliger 
4769553df86SJon Loeliger #if defined(CFG_RAMBOOT)
4779553df86SJon Loeliger #undef CONFIG_CMD_ENV
4789553df86SJon Loeliger #endif
4799553df86SJon Loeliger 
4809553df86SJon Loeliger #if defined(CONFIG_PCI)
4819553df86SJon Loeliger #define CONFIG_CMD_PCI
4829553df86SJon Loeliger #define CONFIG_CMD_SCSI
4839553df86SJon Loeliger #define CONFIG_CMD_EXT2
484070ba561SYork Sun #define CONFIG_CMD_USB
4859553df86SJon Loeliger #endif
4869553df86SJon Loeliger 
4879553df86SJon Loeliger 
488*3473ab73SJason Jin #define CONFIG_WATCHDOG			/* watchdog enabled */
489*3473ab73SJason Jin #define CFG_WATCHDOG_FREQ	5000	/* Feed interval, 5s */
4909553df86SJon Loeliger 
491a877880cSYork Sun /*DIU Configuration*/
492a877880cSYork Sun #define DIU_CONNECT_TO_DVI		/* DIU controller connects to DVI encoder*/
493a877880cSYork Sun 
4949553df86SJon Loeliger /*
4959553df86SJon Loeliger  * Miscellaneous configurable options
4969553df86SJon Loeliger  */
4979553df86SJon Loeliger #define CFG_LONGHELP			/* undef to save memory	*/
4986bee764bSTimur Tabi #define CONFIG_CMDLINE_EDITING          /* Command-line editing */
4999553df86SJon Loeliger #define CFG_LOAD_ADDR	0x2000000	/* default load address */
5009553df86SJon Loeliger #define CFG_PROMPT	"=> "		/* Monitor Command Prompt */
5019553df86SJon Loeliger 
5029553df86SJon Loeliger #if defined(CONFIG_CMD_KGDB)
5039553df86SJon Loeliger #define CFG_CBSIZE	1024		/* Console I/O Buffer Size */
5049553df86SJon Loeliger #else
5059553df86SJon Loeliger #define CFG_CBSIZE	256		/* Console I/O Buffer Size */
5069553df86SJon Loeliger #endif
5079553df86SJon Loeliger 
5089553df86SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
5099553df86SJon Loeliger #define CFG_MAXARGS	16		/* max number of command args */
5109553df86SJon Loeliger #define CFG_BARGSIZE	CFG_CBSIZE	/* Boot Argument Buffer Size */
5119553df86SJon Loeliger #define CFG_HZ		1000		/* decrementer freq: 1ms ticks */
5129553df86SJon Loeliger 
5139553df86SJon Loeliger /*
5149553df86SJon Loeliger  * For booting Linux, the board info and command line data
5159553df86SJon Loeliger  * have to be in the first 8 MB of memory, since this is
5169553df86SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
5179553df86SJon Loeliger  */
5189553df86SJon Loeliger #define CFG_BOOTMAPSZ	(8 << 20)	/* Initial Memory map for Linux*/
5199553df86SJon Loeliger 
5209553df86SJon Loeliger /*
5219553df86SJon Loeliger  * Internal Definitions
5229553df86SJon Loeliger  *
5239553df86SJon Loeliger  * Boot Flags
5249553df86SJon Loeliger  */
5259553df86SJon Loeliger #define BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH */
5269553df86SJon Loeliger #define BOOTFLAG_WARM	0x02		/* Software reboot */
5279553df86SJon Loeliger 
5289553df86SJon Loeliger #if defined(CONFIG_CMD_KGDB)
5299553df86SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
5309553df86SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
5319553df86SJon Loeliger #endif
5329553df86SJon Loeliger 
5339553df86SJon Loeliger /*
5349553df86SJon Loeliger  * Environment Configuration
5359553df86SJon Loeliger  */
5369553df86SJon Loeliger #define CONFIG_IPADDR		192.168.1.100
5379553df86SJon Loeliger 
5389553df86SJon Loeliger #define CONFIG_HOSTNAME		unknown
5399553df86SJon Loeliger #define CONFIG_ROOTPATH		/opt/nfsroot
5409553df86SJon Loeliger #define CONFIG_BOOTFILE		uImage
5419553df86SJon Loeliger #define CONFIG_UBOOTPATH	8610hpcd/u-boot.bin
5429553df86SJon Loeliger 
5439553df86SJon Loeliger #define CONFIG_SERVERIP		192.168.1.1
5449553df86SJon Loeliger #define CONFIG_GATEWAYIP	192.168.1.1
5459553df86SJon Loeliger #define CONFIG_NETMASK		255.255.255.0
5469553df86SJon Loeliger 
5479553df86SJon Loeliger /* default location for tftp and bootm */
5489553df86SJon Loeliger #define CONFIG_LOADADDR		1000000
5499553df86SJon Loeliger 
5509553df86SJon Loeliger #define CONFIG_BOOTDELAY 10	/* -1 disables auto-boot */
5519553df86SJon Loeliger #undef	CONFIG_BOOTARGS		/* the boot command will set bootargs */
5529553df86SJon Loeliger 
5539553df86SJon Loeliger #define CONFIG_BAUDRATE	115200
5549553df86SJon Loeliger 
5559553df86SJon Loeliger #if defined(CONFIG_PCI1)
5569553df86SJon Loeliger #define PCI_ENV \
5579553df86SJon Loeliger  "pcireg=md ${a}000 3; echo o;md ${a}c00 25; echo i; md ${a}da0 15;" \
5589553df86SJon Loeliger 	"echo e;md ${a}e00 9\0" \
5599553df86SJon Loeliger  "pci1regs=setenv a e0008; run pcireg\0" \
5609553df86SJon Loeliger  "pcierr=md ${a}e00 8; pci d.b $b.0 7 1; pci d.w $b.0 1e 1;" \
5619553df86SJon Loeliger 	"pci d.w $b.0 56 1\0" \
5629553df86SJon Loeliger  "pcierrc=mw ${a}e00 ffffffff; pci w.b $b.0 7 ff; pci w.w $b.0 1e ffff;" \
5639553df86SJon Loeliger 	"pci w.w $b.0 56 ffff\0"	\
5649553df86SJon Loeliger  "pci1err=setenv a e0008; run pcierr\0"	\
5659553df86SJon Loeliger  "pci1errc=setenv a e0008; run pcierrc\0"
5669553df86SJon Loeliger #else
5679553df86SJon Loeliger #define	PCI_ENV ""
5689553df86SJon Loeliger #endif
5699553df86SJon Loeliger 
5709553df86SJon Loeliger #if defined(CONFIG_PCIE1) || defined(CONFIG_PCIE2)
5719553df86SJon Loeliger #define PCIE_ENV \
5729553df86SJon Loeliger  "pciereg=md ${a}000 6; md ${a}020 4; md ${a}bf8 2; echo o;md ${a}c00 25;" \
5739553df86SJon Loeliger 	"echo i; md ${a}da0 15; echo e;md ${a}e00 e; echo d; md ${a}f00 c\0" \
5749553df86SJon Loeliger  "pcie1regs=setenv a e000a; run pciereg\0"	\
5759553df86SJon Loeliger  "pcie2regs=setenv a e0009; run pciereg\0"	\
5769553df86SJon Loeliger  "pcieerr=md ${a}020 1; md ${a}e00; pci d.b $b.0 7 1; pci d.w $b.0 1e 1;"\
5779553df86SJon Loeliger 	"pci d.w $b.0 56 1; pci d $b.0 104 1; pci d $b.0 110 1;"	\
5789553df86SJon Loeliger 	"pci d $b.0 130 1\0" \
5799553df86SJon Loeliger  "pcieerrc=mw ${a}020 ffffffff; mw ${a}e00 ffffffff; pci w.b $b.0 7 ff;"\
5809553df86SJon Loeliger 	"pci w.w $b.0 1e ffff; pci w.w $b.0 56 ffff; pci w $b.0 104 ffffffff;" \
5819553df86SJon Loeliger 	"pci w $b.0 110 ffffffff; pci w $b.0 130 ffffffff\0"		\
5829553df86SJon Loeliger  "pciecfg=pci d $b.0 0 20; pci d $b.0 100 e; pci d $b.0 400 69\0"	\
5839553df86SJon Loeliger  "pcie1err=setenv a e000a; run pcieerr\0"	\
5849553df86SJon Loeliger  "pcie2err=setenv a e0009; run pcieerr\0"	\
5859553df86SJon Loeliger  "pcie1errc=setenv a e000a; run pcieerrc\0"	\
5869553df86SJon Loeliger  "pcie2errc=setenv a e0009; run pcieerrc\0"
5879553df86SJon Loeliger #else
5889553df86SJon Loeliger #define	PCIE_ENV ""
5899553df86SJon Loeliger #endif
5909553df86SJon Loeliger 
5919553df86SJon Loeliger #define DMA_ENV \
5929553df86SJon Loeliger  "dma0=mw ${d}104 ffffffff;mw ${d}110 50000;mw ${d}114 $sad0;mw ${d}118 50000;"\
5939553df86SJon Loeliger 	"mw ${d}120 $bc0;mw ${d}100 f03c404; mw ${d}11c $dad0; md ${d}100 9\0" \
5949553df86SJon Loeliger  "dma1=mw ${d}184 ffffffff;mw ${d}190 50000;mw ${d}194 $sad1;mw ${d}198 50000;"\
5959553df86SJon Loeliger 	"mw ${d}1a0 $bc1;mw ${d}180 f03c404; mw ${d}19c $dad1; md ${d}180 9\0" \
5969553df86SJon Loeliger  "dma2=mw ${d}204 ffffffff;mw ${d}210 50000;mw ${d}214 $sad2;mw ${d}218 50000;"\
5979553df86SJon Loeliger 	"mw ${d}220 $bc2;mw ${d}200 f03c404; mw ${d}21c $dad2; md ${d}200 9\0" \
5989553df86SJon Loeliger  "dma3=mw ${d}284 ffffffff;mw ${d}290 50000;mw ${d}294 $sad3;mw ${d}298 50000;"\
5999553df86SJon Loeliger 	"mw ${d}2a0 $bc3;mw ${d}280 f03c404; mw ${d}29c $dad3; md ${d}280 9\0"
6009553df86SJon Loeliger 
6011815338fSYork Sun #ifdef ENV_DEBUG
6029553df86SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS				\
6039553df86SJon Loeliger  "netdev=eth0\0"						\
6049553df86SJon Loeliger  "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"				\
6059553df86SJon Loeliger  "tftpflash=tftpboot $loadaddr $uboot; "			\
6069553df86SJon Loeliger 	"protect off " MK_STR(TEXT_BASE) " +$filesize; "	\
6079553df86SJon Loeliger 	"erase " MK_STR(TEXT_BASE) " +$filesize; "		\
6089553df86SJon Loeliger 	"cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; "	\
6099553df86SJon Loeliger 	"protect on " MK_STR(TEXT_BASE) " +$filesize; "	\
6109553df86SJon Loeliger 	"cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0"	\
6119553df86SJon Loeliger  "consoledev=ttyS0\0"						\
6129553df86SJon Loeliger  "ramdiskaddr=2000000\0"					\
6139553df86SJon Loeliger  "ramdiskfile=8610hpcd/ramdisk.uboot\0"				\
6141df170f8SJon Loeliger  "fdtaddr=c00000\0"						\
6151df170f8SJon Loeliger  "fdtfile=8610hpcd/mpc8610_hpcd.dtb\0"				\
6169553df86SJon Loeliger  "bdev=sda3\0"					\
6179553df86SJon Loeliger  "en-wd=mw.b f8100010 0x08; echo -expect:- 08; md.b f8100010 1\0" \
6189553df86SJon Loeliger  "dis-wd=mw.b f8100010 0x00; echo -expect:- 00; md.b f8100010 1\0" \
6199553df86SJon Loeliger  "maxcpus=1"	\
6209553df86SJon Loeliger  "eoi=mw e00400b0 0\0"						\
6219553df86SJon Loeliger  "iack=md e00400a0 1\0"						\
6229553df86SJon Loeliger  "ddrreg=md ${a}000 8; md ${a}080 8;md ${a}100 d; md ${a}140 4;" \
6239553df86SJon Loeliger 	"md ${a}bf0 4; md ${a}e00 3; md ${a}e20 3; md ${a}e40 7;" \
6249553df86SJon Loeliger 	"md ${a}f00 5\0" \
6259553df86SJon Loeliger  "ddr1regs=setenv a e0002; run ddrreg\0" \
6269553df86SJon Loeliger  "gureg=md ${a}000 2c; md ${a}0b0 1; md ${a}0c0 1; md ${a}800 1;" \
6279553df86SJon Loeliger 	"md ${a}900 6; md ${a}a00 1; md ${a}b20 3; md ${a}e00 1;" \
6289553df86SJon Loeliger 	"md ${a}e60 1; md ${a}ef0 1d\0" \
6299553df86SJon Loeliger  "guregs=setenv a e00e0; run gureg\0" \
6309553df86SJon Loeliger  "mcmreg=md ${a}000 1b; md ${a}bf8 2; md ${a}e00 5\0" \
6319553df86SJon Loeliger  "mcmregs=setenv a e0001; run mcmreg\0" \
6329553df86SJon Loeliger  "diuregs=md e002c000 1d\0" \
6339553df86SJon Loeliger  "dium=mw e002c01c\0" \
6349553df86SJon Loeliger  "diuerr=md e002c014 1\0" \
635a877880cSYork Sun  "othbootargs=diufb=15M video=fslfb:1280x1024-32@60,monitor=0 debug\0" \
636a877880cSYork Sun  "monitor=0-DVI\0" \
6379553df86SJon Loeliger  "pmregs=md e00e1000 2b\0" \
6389553df86SJon Loeliger  "lawregs=md e0000c08 4b\0" \
6399553df86SJon Loeliger  "lbcregs=md e0005000 36\0" \
6409553df86SJon Loeliger  "dma0regs=md e0021100 12\0" \
6419553df86SJon Loeliger  "dma1regs=md e0021180 12\0" \
6429553df86SJon Loeliger  "dma2regs=md e0021200 12\0" \
6439553df86SJon Loeliger  "dma3regs=md e0021280 12\0" \
6449553df86SJon Loeliger  PCI_ENV \
6459553df86SJon Loeliger  PCIE_ENV \
6469553df86SJon Loeliger  DMA_ENV
6471815338fSYork Sun #else
6481815338fSYork Sun #define CONFIG_EXTRA_ENV_SETTINGS                               \
6491815338fSYork Sun  "netdev=eth0\0"                                                \
6501815338fSYork Sun  "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"                         \
6511815338fSYork Sun  "consoledev=ttyS0\0"                                           \
6521815338fSYork Sun  "ramdiskaddr=2000000\0"                                        \
6531815338fSYork Sun  "ramdiskfile=8610hpcd/ramdisk.uboot\0"                         \
6541df170f8SJon Loeliger  "fdtaddr=c00000\0"                                             \
6551df170f8SJon Loeliger  "fdtfile=8610hpcd/mpc8610_hpcd.dtb\0"                          \
656a877880cSYork Sun  "bdev=sda3\0"							\
657a877880cSYork Sun  "othbootargs=diufb=15M video=fslfb:1280x1024-32@60,monitor=0\0"\
658a877880cSYork Sun  "monitor=0-DVI\0"
6591815338fSYork Sun #endif
6609553df86SJon Loeliger 
6619553df86SJon Loeliger #define CONFIG_NFSBOOTCOMMAND					\
6629553df86SJon Loeliger  "setenv bootargs root=/dev/nfs rw "				\
6639553df86SJon Loeliger 	"nfsroot=$serverip:$rootpath "				\
6649553df86SJon Loeliger 	"ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
6659553df86SJon Loeliger 	"console=$consoledev,$baudrate $othbootargs;"		\
6669553df86SJon Loeliger  "tftp $loadaddr $bootfile;"					\
6671df170f8SJon Loeliger  "tftp $fdtaddr $fdtfile;"					\
6681df170f8SJon Loeliger  "bootm $loadaddr - $fdtaddr"
6699553df86SJon Loeliger 
6709553df86SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \
6719553df86SJon Loeliger  "setenv bootargs root=/dev/ram rw "				\
6729553df86SJon Loeliger 	"console=$consoledev,$baudrate $othbootargs;"		\
6739553df86SJon Loeliger  "tftp $ramdiskaddr $ramdiskfile;"				\
6749553df86SJon Loeliger  "tftp $loadaddr $bootfile;"					\
6751df170f8SJon Loeliger  "tftp $fdtaddr $fdtfile;"					\
6761df170f8SJon Loeliger  "bootm $loadaddr $ramdiskaddr $fdtaddr"
6779553df86SJon Loeliger 
6789553df86SJon Loeliger #define CONFIG_BOOTCOMMAND		\
6799553df86SJon Loeliger  "setenv bootargs root=/dev/$bdev rw "	\
6809553df86SJon Loeliger 	"console=$consoledev,$baudrate $othbootargs;"	\
6819553df86SJon Loeliger  "tftp $loadaddr $bootfile;"		\
6821df170f8SJon Loeliger  "tftp $fdtaddr $fdtfile;"		\
6831df170f8SJon Loeliger  "bootm $loadaddr - $fdtaddr"
6849553df86SJon Loeliger 
6859553df86SJon Loeliger #endif	/* __CONFIG_H */
686