xref: /rk3399_rockchip-uboot/include/configs/MPC8548CDS.h (revision d9b94f28a442b0013caef99de084d7b72e2d4607)
1*d9b94f28SJon Loeliger /*
2*d9b94f28SJon Loeliger  * Copyright 2004 Freescale Semiconductor.
3*d9b94f28SJon Loeliger  *
4*d9b94f28SJon Loeliger  * See file CREDITS for list of people who contributed to this
5*d9b94f28SJon Loeliger  * project.
6*d9b94f28SJon Loeliger  *
7*d9b94f28SJon Loeliger  * This program is free software; you can redistribute it and/or
8*d9b94f28SJon Loeliger  * modify it under the terms of the GNU General Public License as
9*d9b94f28SJon Loeliger  * published by the Free Software Foundation; either version 2 of
10*d9b94f28SJon Loeliger  * the License, or (at your option) any later version.
11*d9b94f28SJon Loeliger  *
12*d9b94f28SJon Loeliger  * This program is distributed in the hope that it will be useful,
13*d9b94f28SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14*d9b94f28SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.	 See the
15*d9b94f28SJon Loeliger  * GNU General Public License for more details.
16*d9b94f28SJon Loeliger  *
17*d9b94f28SJon Loeliger  * You should have received a copy of the GNU General Public License
18*d9b94f28SJon Loeliger  * along with this program; if not, write to the Free Software
19*d9b94f28SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20*d9b94f28SJon Loeliger  * MA 02111-1307 USA
21*d9b94f28SJon Loeliger  */
22*d9b94f28SJon Loeliger 
23*d9b94f28SJon Loeliger /*
24*d9b94f28SJon Loeliger  * mpc8548cds board configuration file
25*d9b94f28SJon Loeliger  *
26*d9b94f28SJon Loeliger  * Please refer to doc/README.mpc85xxcds for more info.
27*d9b94f28SJon Loeliger  *
28*d9b94f28SJon Loeliger  */
29*d9b94f28SJon Loeliger #ifndef __CONFIG_H
30*d9b94f28SJon Loeliger #define __CONFIG_H
31*d9b94f28SJon Loeliger 
32*d9b94f28SJon Loeliger /* High Level Configuration Options */
33*d9b94f28SJon Loeliger #define CONFIG_BOOKE		1	/* BOOKE */
34*d9b94f28SJon Loeliger #define CONFIG_E500		1	/* BOOKE e500 family */
35*d9b94f28SJon Loeliger #define CONFIG_MPC85xx		1	/* MPC8540/60/55/41/48 */
36*d9b94f28SJon Loeliger #define CONFIG_MPC8548		1	/* MPC8548 specific */
37*d9b94f28SJon Loeliger #define CONFIG_MPC8548CDS	1	/* MPC8548CDS board specific */
38*d9b94f28SJon Loeliger 
39*d9b94f28SJon Loeliger #undef CONFIG_PCI
40*d9b94f28SJon Loeliger #define CONFIG_TSEC_ENET 		/* tsec ethernet support */
41*d9b94f28SJon Loeliger #define CONFIG_ENV_OVERWRITE
42*d9b94f28SJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD EEPROM for DDR setup*/
43*d9b94f28SJon Loeliger #define CONFIG_DDR_DLL			/* possible DLL fix needed */
44*d9b94f28SJon Loeliger #define CONFIG_DDR_2T_TIMING		/* Sets the 2T timing bit */
45*d9b94f28SJon Loeliger 
46*d9b94f28SJon Loeliger #define CONFIG_DDR_ECC			/* only for ECC DDR module */
47*d9b94f28SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
48*d9b94f28SJon Loeliger #define CONFIG_MEM_INIT_VALUE		0xDeadBeef
49*d9b94f28SJon Loeliger 
50*d9b94f28SJon Loeliger 
51*d9b94f28SJon Loeliger /*
52*d9b94f28SJon Loeliger  * When initializing flash, if we cannot find the manufacturer ID,
53*d9b94f28SJon Loeliger  * assume this is the AMD flash associated with the CDS board.
54*d9b94f28SJon Loeliger  * This allows booting from a promjet.
55*d9b94f28SJon Loeliger  */
56*d9b94f28SJon Loeliger #define CONFIG_ASSUME_AMD_FLASH
57*d9b94f28SJon Loeliger 
58*d9b94f28SJon Loeliger #define MPC85xx_DDR_SDRAM_CLK_CNTL	/* 85xx has clock control reg */
59*d9b94f28SJon Loeliger 
60*d9b94f28SJon Loeliger #ifndef __ASSEMBLY__
61*d9b94f28SJon Loeliger extern unsigned long get_clock_freq(void);
62*d9b94f28SJon Loeliger #endif
63*d9b94f28SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_clock_freq() /* sysclk for MPC85xx */
64*d9b94f28SJon Loeliger 
65*d9b94f28SJon Loeliger /*
66*d9b94f28SJon Loeliger  * These can be toggled for performance analysis, otherwise use default.
67*d9b94f28SJon Loeliger  */
68*d9b94f28SJon Loeliger #define CONFIG_L2_CACHE		    	    /* toggle L2 cache 	*/
69*d9b94f28SJon Loeliger #define CONFIG_BTB			    /* toggle branch predition */
70*d9b94f28SJon Loeliger #define CONFIG_ADDR_STREAMING		    /* toggle addr streaming   */
71*d9b94f28SJon Loeliger 
72*d9b94f28SJon Loeliger /*
73*d9b94f28SJon Loeliger  * Only possible on E500 Version 2 or newer cores.
74*d9b94f28SJon Loeliger  */
75*d9b94f28SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS	1
76*d9b94f28SJon Loeliger 
77*d9b94f28SJon Loeliger 
78*d9b94f28SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F	1	/* Call board_pre_init */
79*d9b94f28SJon Loeliger 
80*d9b94f28SJon Loeliger #undef	CFG_DRAM_TEST			/* memory test, takes time */
81*d9b94f28SJon Loeliger #define CFG_MEMTEST_START	0x00200000	/* memtest works on */
82*d9b94f28SJon Loeliger #define CFG_MEMTEST_END		0x00400000
83*d9b94f28SJon Loeliger 
84*d9b94f28SJon Loeliger /*
85*d9b94f28SJon Loeliger  * Base addresses -- Note these are effective addresses where the
86*d9b94f28SJon Loeliger  * actual resources get mapped (not physical addresses)
87*d9b94f28SJon Loeliger  */
88*d9b94f28SJon Loeliger #define CFG_CCSRBAR_DEFAULT 	0xff700000	/* CCSRBAR Default */
89*d9b94f28SJon Loeliger #define CFG_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
90*d9b94f28SJon Loeliger #define CFG_IMMR		CFG_CCSRBAR	/* PQII uses CFG_IMMR */
91*d9b94f28SJon Loeliger 
92*d9b94f28SJon Loeliger /*
93*d9b94f28SJon Loeliger  * DDR Setup
94*d9b94f28SJon Loeliger  */
95*d9b94f28SJon Loeliger #define CFG_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
96*d9b94f28SJon Loeliger #define CFG_SDRAM_BASE		CFG_DDR_SDRAM_BASE
97*d9b94f28SJon Loeliger 
98*d9b94f28SJon Loeliger #define SPD_EEPROM_ADDRESS	0x51		/* DDR DIMM */
99*d9b94f28SJon Loeliger 
100*d9b94f28SJon Loeliger /*
101*d9b94f28SJon Loeliger  * Make sure required options are set
102*d9b94f28SJon Loeliger  */
103*d9b94f28SJon Loeliger #ifndef CONFIG_SPD_EEPROM
104*d9b94f28SJon Loeliger #error ("CONFIG_SPD_EEPROM is required")
105*d9b94f28SJon Loeliger #endif
106*d9b94f28SJon Loeliger 
107*d9b94f28SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
108*d9b94f28SJon Loeliger 
109*d9b94f28SJon Loeliger 
110*d9b94f28SJon Loeliger /*
111*d9b94f28SJon Loeliger  * Local Bus Definitions
112*d9b94f28SJon Loeliger  */
113*d9b94f28SJon Loeliger 
114*d9b94f28SJon Loeliger /*
115*d9b94f28SJon Loeliger  * FLASH on the Local Bus
116*d9b94f28SJon Loeliger  * Two banks, 8M each, using the CFI driver.
117*d9b94f28SJon Loeliger  * Boot from BR0/OR0 bank at 0xff00_0000
118*d9b94f28SJon Loeliger  * Alternate BR1/OR1 bank at 0xff80_0000
119*d9b94f28SJon Loeliger  *
120*d9b94f28SJon Loeliger  * BR0, BR1:
121*d9b94f28SJon Loeliger  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
122*d9b94f28SJon Loeliger  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
123*d9b94f28SJon Loeliger  *    Port Size = 16 bits = BRx[19:20] = 10
124*d9b94f28SJon Loeliger  *    Use GPCM = BRx[24:26] = 000
125*d9b94f28SJon Loeliger  *    Valid = BRx[31] = 1
126*d9b94f28SJon Loeliger  *
127*d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
128*d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
129*d9b94f28SJon Loeliger  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
130*d9b94f28SJon Loeliger  *
131*d9b94f28SJon Loeliger  * OR0, OR1:
132*d9b94f28SJon Loeliger  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
133*d9b94f28SJon Loeliger  *    Reserved ORx[17:18] = 11, confusion here?
134*d9b94f28SJon Loeliger  *    CSNT = ORx[20] = 1
135*d9b94f28SJon Loeliger  *    ACS = half cycle delay = ORx[21:22] = 11
136*d9b94f28SJon Loeliger  *    SCY = 6 = ORx[24:27] = 0110
137*d9b94f28SJon Loeliger  *    TRLX = use relaxed timing = ORx[29] = 1
138*d9b94f28SJon Loeliger  *    EAD = use external address latch delay = OR[31] = 1
139*d9b94f28SJon Loeliger  *
140*d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
141*d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
142*d9b94f28SJon Loeliger  */
143*d9b94f28SJon Loeliger 
144*d9b94f28SJon Loeliger #define CFG_FLASH_BASE		0xff000000	/* start of FLASH 8M */
145*d9b94f28SJon Loeliger 
146*d9b94f28SJon Loeliger #define CFG_BR0_PRELIM		0xff801001
147*d9b94f28SJon Loeliger #define CFG_BR1_PRELIM		0xff001001
148*d9b94f28SJon Loeliger 
149*d9b94f28SJon Loeliger #define	CFG_OR0_PRELIM		0xff806e65
150*d9b94f28SJon Loeliger #define	CFG_OR1_PRELIM		0xff806e65
151*d9b94f28SJon Loeliger 
152*d9b94f28SJon Loeliger #define CFG_FLASH_BANKS_LIST	{0xff800000, CFG_FLASH_BASE}
153*d9b94f28SJon Loeliger #define CFG_MAX_FLASH_BANKS	2		/* number of banks */
154*d9b94f28SJon Loeliger #define CFG_MAX_FLASH_SECT	128		/* sectors per device */
155*d9b94f28SJon Loeliger #undef	CFG_FLASH_CHECKSUM
156*d9b94f28SJon Loeliger #define CFG_FLASH_ERASE_TOUT	60000	/* Flash Erase Timeout (ms) */
157*d9b94f28SJon Loeliger #define CFG_FLASH_WRITE_TOUT	500	/* Flash Write Timeout (ms) */
158*d9b94f28SJon Loeliger 
159*d9b94f28SJon Loeliger #define CFG_MONITOR_BASE    	TEXT_BASE	/* start of monitor */
160*d9b94f28SJon Loeliger 
161*d9b94f28SJon Loeliger #define CFG_FLASH_CFI_DRIVER
162*d9b94f28SJon Loeliger #define CFG_FLASH_CFI
163*d9b94f28SJon Loeliger #define CFG_FLASH_EMPTY_INFO
164*d9b94f28SJon Loeliger 
165*d9b94f28SJon Loeliger 
166*d9b94f28SJon Loeliger /*
167*d9b94f28SJon Loeliger  * SDRAM on the Local Bus
168*d9b94f28SJon Loeliger  */
169*d9b94f28SJon Loeliger #define CFG_LBC_SDRAM_BASE	0xf0000000	/* Localbus SDRAM */
170*d9b94f28SJon Loeliger #define CFG_LBC_SDRAM_SIZE	64		/* LBC SDRAM is 64MB */
171*d9b94f28SJon Loeliger 
172*d9b94f28SJon Loeliger /*
173*d9b94f28SJon Loeliger  * Base Register 2 and Option Register 2 configure SDRAM.
174*d9b94f28SJon Loeliger  * The SDRAM base address, CFG_LBC_SDRAM_BASE, is 0xf0000000.
175*d9b94f28SJon Loeliger  *
176*d9b94f28SJon Loeliger  * For BR2, need:
177*d9b94f28SJon Loeliger  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
178*d9b94f28SJon Loeliger  *    port-size = 32-bits = BR2[19:20] = 11
179*d9b94f28SJon Loeliger  *    no parity checking = BR2[21:22] = 00
180*d9b94f28SJon Loeliger  *    SDRAM for MSEL = BR2[24:26] = 011
181*d9b94f28SJon Loeliger  *    Valid = BR[31] = 1
182*d9b94f28SJon Loeliger  *
183*d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
184*d9b94f28SJon Loeliger  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
185*d9b94f28SJon Loeliger  *
186*d9b94f28SJon Loeliger  * FIXME: CFG_LBC_SDRAM_BASE should be masked and OR'ed into
187*d9b94f28SJon Loeliger  * FIXME: the top 17 bits of BR2.
188*d9b94f28SJon Loeliger  */
189*d9b94f28SJon Loeliger 
190*d9b94f28SJon Loeliger #define CFG_BR2_PRELIM          0xf0001861
191*d9b94f28SJon Loeliger 
192*d9b94f28SJon Loeliger /*
193*d9b94f28SJon Loeliger  * The SDRAM size in MB, CFG_LBC_SDRAM_SIZE, is 64.
194*d9b94f28SJon Loeliger  *
195*d9b94f28SJon Loeliger  * For OR2, need:
196*d9b94f28SJon Loeliger  *    64MB mask for AM, OR2[0:7] = 1111 1100
197*d9b94f28SJon Loeliger  *		   XAM, OR2[17:18] = 11
198*d9b94f28SJon Loeliger  *    9 columns OR2[19-21] = 010
199*d9b94f28SJon Loeliger  *    13 rows   OR2[23-25] = 100
200*d9b94f28SJon Loeliger  *    EAD set for extra time OR[31] = 1
201*d9b94f28SJon Loeliger  *
202*d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
203*d9b94f28SJon Loeliger  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
204*d9b94f28SJon Loeliger  */
205*d9b94f28SJon Loeliger 
206*d9b94f28SJon Loeliger #define CFG_OR2_PRELIM		0xfc006901
207*d9b94f28SJon Loeliger 
208*d9b94f28SJon Loeliger #define CFG_LBC_LCRR		0x00030004    /* LB clock ratio reg */
209*d9b94f28SJon Loeliger #define CFG_LBC_LBCR		0x00000000    /* LB config reg */
210*d9b94f28SJon Loeliger #define CFG_LBC_LSRT		0x20000000  /* LB sdram refresh timer */
211*d9b94f28SJon Loeliger #define CFG_LBC_MRTPR		0x00000000  /* LB refresh timer prescal*/
212*d9b94f28SJon Loeliger 
213*d9b94f28SJon Loeliger /*
214*d9b94f28SJon Loeliger  * LSDMR masks
215*d9b94f28SJon Loeliger  */
216*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_RFEN	(1 << (31 -  1))
217*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BSMA1516	(3 << (31 - 10))
218*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BSMA1617	(4 << (31 - 10))
219*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_RFCR16	(7 << (31 - 16))
220*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_PRETOACT7	(7 << (31 - 19))
221*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_ACTTORW7	(7 << (31 - 22))
222*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_ACTTORW6	(6 << (31 - 22))
223*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BL8	(1 << (31 - 23))
224*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_WRC4	(0 << (31 - 27))
225*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_CL3	(3 << (31 - 31))
226*d9b94f28SJon Loeliger 
227*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_NORMAL	(0 << (31 - 4))
228*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_ARFRSH	(1 << (31 - 4))
229*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_SRFRSH	(2 << (31 - 4))
230*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_MRW	(3 << (31 - 4))
231*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_PRECH	(4 << (31 - 4))
232*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_PCHALL	(5 << (31 - 4))
233*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_ACTBNK	(6 << (31 - 4))
234*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_RWINV	(7 << (31 - 4))
235*d9b94f28SJon Loeliger 
236*d9b94f28SJon Loeliger /*
237*d9b94f28SJon Loeliger  * Common settings for all Local Bus SDRAM commands.
238*d9b94f28SJon Loeliger  * At run time, either BSMA1516 (for CPU 1.1)
239*d9b94f28SJon Loeliger  *                  or BSMA1617 (for CPU 1.0) (old)
240*d9b94f28SJon Loeliger  * is OR'ed in too.
241*d9b94f28SJon Loeliger  */
242*d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_COMMON	( CFG_LBC_LSDMR_RFCR16		\
243*d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_PRETOACT7	\
244*d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_ACTTORW7	\
245*d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_BL8		\
246*d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_WRC4		\
247*d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_CL3		\
248*d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_RFEN		\
249*d9b94f28SJon Loeliger 				)
250*d9b94f28SJon Loeliger 
251*d9b94f28SJon Loeliger /*
252*d9b94f28SJon Loeliger  * The CADMUS registers are connected to CS3 on CDS.
253*d9b94f28SJon Loeliger  * The new memory map places CADMUS at 0xf8000000.
254*d9b94f28SJon Loeliger  *
255*d9b94f28SJon Loeliger  * For BR3, need:
256*d9b94f28SJon Loeliger  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
257*d9b94f28SJon Loeliger  *    port-size = 8-bits  = BR[19:20] = 01
258*d9b94f28SJon Loeliger  *    no parity checking  = BR[21:22] = 00
259*d9b94f28SJon Loeliger  *    GPMC for MSEL       = BR[24:26] = 000
260*d9b94f28SJon Loeliger  *    Valid               = BR[31]    = 1
261*d9b94f28SJon Loeliger  *
262*d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
263*d9b94f28SJon Loeliger  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
264*d9b94f28SJon Loeliger  *
265*d9b94f28SJon Loeliger  * For OR3, need:
266*d9b94f28SJon Loeliger  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
267*d9b94f28SJon Loeliger  *    disable buffer ctrl OR[19]    = 0
268*d9b94f28SJon Loeliger  *    CSNT                OR[20]    = 1
269*d9b94f28SJon Loeliger  *    ACS                 OR[21:22] = 11
270*d9b94f28SJon Loeliger  *    XACS                OR[23]    = 1
271*d9b94f28SJon Loeliger  *    SCY 15 wait states  OR[24:27] = 1111	max is suboptimal but safe
272*d9b94f28SJon Loeliger  *    SETA                OR[28]    = 0
273*d9b94f28SJon Loeliger  *    TRLX                OR[29]    = 1
274*d9b94f28SJon Loeliger  *    EHTR                OR[30]    = 1
275*d9b94f28SJon Loeliger  *    EAD extra time      OR[31]    = 1
276*d9b94f28SJon Loeliger  *
277*d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
278*d9b94f28SJon Loeliger  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
279*d9b94f28SJon Loeliger  */
280*d9b94f28SJon Loeliger 
281*d9b94f28SJon Loeliger #define CADMUS_BASE_ADDR 0xf8000000
282*d9b94f28SJon Loeliger #define CFG_BR3_PRELIM   0xf8000801
283*d9b94f28SJon Loeliger #define CFG_OR3_PRELIM   0xfff00ff7
284*d9b94f28SJon Loeliger 
285*d9b94f28SJon Loeliger #define CONFIG_L1_INIT_RAM
286*d9b94f28SJon Loeliger #define CFG_INIT_RAM_LOCK 	1
287*d9b94f28SJon Loeliger #define CFG_INIT_RAM_ADDR	0xe4010000	/* Initial RAM address */
288*d9b94f28SJon Loeliger #define CFG_INIT_RAM_END    	0x4000	    /* End of used area in RAM */
289*d9b94f28SJon Loeliger 
290*d9b94f28SJon Loeliger #define CFG_GBL_DATA_SIZE  	128	    /* num bytes initial data */
291*d9b94f28SJon Loeliger #define CFG_GBL_DATA_OFFSET	(CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
292*d9b94f28SJon Loeliger #define CFG_INIT_SP_OFFSET	CFG_GBL_DATA_OFFSET
293*d9b94f28SJon Loeliger 
294*d9b94f28SJon Loeliger #define CFG_MONITOR_LEN	    	(256 * 1024) /* Reserve 256 kB for Mon */
295*d9b94f28SJon Loeliger #define CFG_MALLOC_LEN	    	(128 * 1024)	/* Reserved for malloc */
296*d9b94f28SJon Loeliger 
297*d9b94f28SJon Loeliger /* Serial Port */
298*d9b94f28SJon Loeliger #define CONFIG_CONS_INDEX     2
299*d9b94f28SJon Loeliger #undef	CONFIG_SERIAL_SOFTWARE_FIFO
300*d9b94f28SJon Loeliger #define CFG_NS16550
301*d9b94f28SJon Loeliger #define CFG_NS16550_SERIAL
302*d9b94f28SJon Loeliger #define CFG_NS16550_REG_SIZE    1
303*d9b94f28SJon Loeliger #define CFG_NS16550_CLK		get_bus_freq(0)
304*d9b94f28SJon Loeliger 
305*d9b94f28SJon Loeliger #define CFG_BAUDRATE_TABLE  \
306*d9b94f28SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
307*d9b94f28SJon Loeliger 
308*d9b94f28SJon Loeliger #define CFG_NS16550_COM1        (CFG_CCSRBAR+0x4500)
309*d9b94f28SJon Loeliger #define CFG_NS16550_COM2        (CFG_CCSRBAR+0x4600)
310*d9b94f28SJon Loeliger 
311*d9b94f28SJon Loeliger /* Use the HUSH parser */
312*d9b94f28SJon Loeliger #define CFG_HUSH_PARSER
313*d9b94f28SJon Loeliger #ifdef  CFG_HUSH_PARSER
314*d9b94f28SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> "
315*d9b94f28SJon Loeliger #endif
316*d9b94f28SJon Loeliger 
317*d9b94f28SJon Loeliger /* I2C */
318*d9b94f28SJon Loeliger #define CONFIG_HARD_I2C			/* I2C with hardware support */
319*d9b94f28SJon Loeliger #undef	CONFIG_SOFT_I2C			/* I2C bit-banged */
320*d9b94f28SJon Loeliger #define CFG_I2C_SPEED		400000	/* I2C speed and slave address */
321*d9b94f28SJon Loeliger #define CFG_I2C_EEPROM_ADDR	0x57
322*d9b94f28SJon Loeliger #define CFG_I2C_SLAVE		0x7F
323*d9b94f28SJon Loeliger #define CFG_I2C_NOPROBES        {0x69}	/* Don't probe these addrs */
324*d9b94f28SJon Loeliger 
325*d9b94f28SJon Loeliger /*
326*d9b94f28SJon Loeliger  * General PCI
327*d9b94f28SJon Loeliger  * Addresses are mapped 1-1.
328*d9b94f28SJon Loeliger  */
329*d9b94f28SJon Loeliger #define CFG_PCI1_MEM_BASE	0x80000000
330*d9b94f28SJon Loeliger #define CFG_PCI1_MEM_PHYS	CFG_PCI1_MEM_BASE
331*d9b94f28SJon Loeliger #define CFG_PCI1_MEM_SIZE	0x20000000	/* 512M */
332*d9b94f28SJon Loeliger #define CFG_PCI1_IO_BASE	0xe2000000
333*d9b94f28SJon Loeliger #define CFG_PCI1_IO_PHYS	CFG_PCI1_IO_BASE
334*d9b94f28SJon Loeliger #define CFG_PCI1_IO_SIZE	0x1000000	/* 16M */
335*d9b94f28SJon Loeliger 
336*d9b94f28SJon Loeliger #define CFG_PCI2_MEM_BASE	0xa0000000
337*d9b94f28SJon Loeliger #define CFG_PCI2_MEM_PHYS	CFG_PCI2_MEM_BASE
338*d9b94f28SJon Loeliger #define CFG_PCI2_MEM_SIZE	0x20000000	/* 512M */
339*d9b94f28SJon Loeliger #define CFG_PCI2_IO_BASE	0xe3000000
340*d9b94f28SJon Loeliger #define CFG_PCI2_IO_PHYS	CFG_PCI2_IO_BASE
341*d9b94f28SJon Loeliger #define CFG_PCI2_IO_SIZE	0x1000000	/* 16M */
342*d9b94f28SJon Loeliger 
343*d9b94f28SJon Loeliger 
344*d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
345*d9b94f28SJon Loeliger 
346*d9b94f28SJon Loeliger #define CONFIG_NET_MULTI
347*d9b94f28SJon Loeliger #define CONFIG_PCI_PNP	               	/* do pci plug-and-play */
348*d9b94f28SJon Loeliger 
349*d9b94f28SJon Loeliger #undef CONFIG_EEPRO100
350*d9b94f28SJon Loeliger #undef CONFIG_TULIP
351*d9b94f28SJon Loeliger 
352*d9b94f28SJon Loeliger #if !defined(CONFIG_PCI_PNP)
353*d9b94f28SJon Loeliger     #define PCI_ENET0_IOADDR      0xe0000000
354*d9b94f28SJon Loeliger     #define PCI_ENET0_MEMADDR     0xe0000000
355*d9b94f28SJon Loeliger     #define PCI_IDSEL_NUMBER      0x0c 	/*slot0->3(IDSEL)=12->15*/
356*d9b94f28SJon Loeliger #endif
357*d9b94f28SJon Loeliger 
358*d9b94f28SJon Loeliger #undef CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
359*d9b94f28SJon Loeliger #define CFG_PCI_SUBSYS_VENDORID 0x1057  /* Motorola */
360*d9b94f28SJon Loeliger 
361*d9b94f28SJon Loeliger #endif	/* CONFIG_PCI */
362*d9b94f28SJon Loeliger 
363*d9b94f28SJon Loeliger 
364*d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
365*d9b94f28SJon Loeliger 
366*d9b94f28SJon Loeliger #ifndef CONFIG_NET_MULTI
367*d9b94f28SJon Loeliger #define CONFIG_NET_MULTI 	1
368*d9b94f28SJon Loeliger #endif
369*d9b94f28SJon Loeliger 
370*d9b94f28SJon Loeliger #define CONFIG_MII		1	/* MII PHY management */
371*d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC1	1
372*d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC1_NAME	"eTSEC0"
373*d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC2	1
374*d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC2_NAME	"eTSEC1"
375*d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC3	1
376*d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC3_NAME	"eTSEC2"
377*d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC4	1
378*d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC4_NAME	"eTSEC3"
379*d9b94f28SJon Loeliger #undef CONFIG_MPC85XX_FEC
380*d9b94f28SJon Loeliger 
381*d9b94f28SJon Loeliger #define TSEC1_PHY_ADDR		0
382*d9b94f28SJon Loeliger #define TSEC2_PHY_ADDR		1
383*d9b94f28SJon Loeliger #define TSEC3_PHY_ADDR		2
384*d9b94f28SJon Loeliger #define TSEC4_PHY_ADDR		3
385*d9b94f28SJon Loeliger #define FEC_PHY_ADDR		3
386*d9b94f28SJon Loeliger 
387*d9b94f28SJon Loeliger #define TSEC1_PHYIDX		0
388*d9b94f28SJon Loeliger #define TSEC2_PHYIDX		0
389*d9b94f28SJon Loeliger #define TSEC3_PHYIDX		0
390*d9b94f28SJon Loeliger #define TSEC4_PHYIDX		0
391*d9b94f28SJon Loeliger #define FEC_PHYIDX		0
392*d9b94f28SJon Loeliger 
393*d9b94f28SJon Loeliger /* Options are: eTSEC[0-3] */
394*d9b94f28SJon Loeliger #define CONFIG_ETHPRIME		"eTSEC0"
395*d9b94f28SJon Loeliger 
396*d9b94f28SJon Loeliger #endif	/* CONFIG_TSEC_ENET */
397*d9b94f28SJon Loeliger 
398*d9b94f28SJon Loeliger /*
399*d9b94f28SJon Loeliger  * Environment
400*d9b94f28SJon Loeliger  */
401*d9b94f28SJon Loeliger #define CFG_ENV_IS_IN_FLASH	1
402*d9b94f28SJon Loeliger #define CFG_ENV_ADDR		(CFG_MONITOR_BASE + 0x40000)
403*d9b94f28SJon Loeliger #define CFG_ENV_SECT_SIZE	0x40000	/* 256K(one sector) for env */
404*d9b94f28SJon Loeliger #define CFG_ENV_SIZE		0x2000
405*d9b94f28SJon Loeliger 
406*d9b94f28SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
407*d9b94f28SJon Loeliger #define CFG_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
408*d9b94f28SJon Loeliger 
409*d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
410*d9b94f28SJon Loeliger #define  CONFIG_COMMANDS	(CONFIG_CMD_DFL \
411*d9b94f28SJon Loeliger 				| CFG_CMD_PCI \
412*d9b94f28SJon Loeliger 				| CFG_CMD_PING \
413*d9b94f28SJon Loeliger 				| CFG_CMD_I2C \
414*d9b94f28SJon Loeliger 				| CFG_CMD_MII)
415*d9b94f28SJon Loeliger #else
416*d9b94f28SJon Loeliger #define  CONFIG_COMMANDS	(CONFIG_CMD_DFL \
417*d9b94f28SJon Loeliger 				| CFG_CMD_PING \
418*d9b94f28SJon Loeliger 				| CFG_CMD_I2C \
419*d9b94f28SJon Loeliger 				| CFG_CMD_MII)
420*d9b94f28SJon Loeliger #endif
421*d9b94f28SJon Loeliger #include <cmd_confdefs.h>
422*d9b94f28SJon Loeliger 
423*d9b94f28SJon Loeliger #undef CONFIG_WATCHDOG			/* watchdog disabled */
424*d9b94f28SJon Loeliger 
425*d9b94f28SJon Loeliger /*
426*d9b94f28SJon Loeliger  * Miscellaneous configurable options
427*d9b94f28SJon Loeliger  */
428*d9b94f28SJon Loeliger #define CFG_LONGHELP			/* undef to save memory	*/
429*d9b94f28SJon Loeliger #define CFG_LOAD_ADDR	0x2000000	/* default load address */
430*d9b94f28SJon Loeliger #define CFG_PROMPT	"=> "		/* Monitor Command Prompt */
431*d9b94f28SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
432*d9b94f28SJon Loeliger #define CFG_CBSIZE	1024		/* Console I/O Buffer Size */
433*d9b94f28SJon Loeliger #else
434*d9b94f28SJon Loeliger #define CFG_CBSIZE	256		/* Console I/O Buffer Size */
435*d9b94f28SJon Loeliger #endif
436*d9b94f28SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
437*d9b94f28SJon Loeliger #define CFG_MAXARGS	16		/* max number of command args */
438*d9b94f28SJon Loeliger #define CFG_BARGSIZE	CFG_CBSIZE	/* Boot Argument Buffer Size */
439*d9b94f28SJon Loeliger #define CFG_HZ		1000		/* decrementer freq: 1ms ticks */
440*d9b94f28SJon Loeliger 
441*d9b94f28SJon Loeliger /*
442*d9b94f28SJon Loeliger  * For booting Linux, the board info and command line data
443*d9b94f28SJon Loeliger  * have to be in the first 8 MB of memory, since this is
444*d9b94f28SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
445*d9b94f28SJon Loeliger  */
446*d9b94f28SJon Loeliger #define CFG_BOOTMAPSZ	(8 << 20) 	/* Initial Memory map for Linux*/
447*d9b94f28SJon Loeliger 
448*d9b94f28SJon Loeliger /* Cache Configuration */
449*d9b94f28SJon Loeliger #define CFG_DCACHE_SIZE	32768
450*d9b94f28SJon Loeliger #define CFG_CACHELINE_SIZE	32
451*d9b94f28SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
452*d9b94f28SJon Loeliger #define CFG_CACHELINE_SHIFT	5	/*log base 2 of the above value*/
453*d9b94f28SJon Loeliger #endif
454*d9b94f28SJon Loeliger 
455*d9b94f28SJon Loeliger /*
456*d9b94f28SJon Loeliger  * Internal Definitions
457*d9b94f28SJon Loeliger  *
458*d9b94f28SJon Loeliger  * Boot Flags
459*d9b94f28SJon Loeliger  */
460*d9b94f28SJon Loeliger #define BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH */
461*d9b94f28SJon Loeliger #define BOOTFLAG_WARM	0x02		/* Software reboot */
462*d9b94f28SJon Loeliger 
463*d9b94f28SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
464*d9b94f28SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
465*d9b94f28SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
466*d9b94f28SJon Loeliger #endif
467*d9b94f28SJon Loeliger 
468*d9b94f28SJon Loeliger /*
469*d9b94f28SJon Loeliger  * Environment Configuration
470*d9b94f28SJon Loeliger  */
471*d9b94f28SJon Loeliger 
472*d9b94f28SJon Loeliger /* The mac addresses for all ethernet interface */
473*d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
474*d9b94f28SJon Loeliger #define CONFIG_ETHADDR   00:E0:0C:00:00:FD
475*d9b94f28SJon Loeliger #define CONFIG_HAS_ETH1
476*d9b94f28SJon Loeliger #define CONFIG_ETH1ADDR  00:E0:0C:00:01:FD
477*d9b94f28SJon Loeliger #define CONFIG_HAS_ETH2
478*d9b94f28SJon Loeliger #define CONFIG_ETH2ADDR  00:E0:0C:00:02:FD
479*d9b94f28SJon Loeliger #endif
480*d9b94f28SJon Loeliger 
481*d9b94f28SJon Loeliger #define CONFIG_IPADDR    192.168.1.253
482*d9b94f28SJon Loeliger 
483*d9b94f28SJon Loeliger #define CONFIG_HOSTNAME  unknown
484*d9b94f28SJon Loeliger #define CONFIG_ROOTPATH  /nfsroot
485*d9b94f28SJon Loeliger #define CONFIG_BOOTFILE  your.uImage
486*d9b94f28SJon Loeliger 
487*d9b94f28SJon Loeliger #define CONFIG_SERVERIP  192.168.1.1
488*d9b94f28SJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1
489*d9b94f28SJon Loeliger #define CONFIG_NETMASK   255.255.255.0
490*d9b94f28SJon Loeliger 
491*d9b94f28SJon Loeliger #define CONFIG_LOADADDR  200000   /*default location for tftp and bootm*/
492*d9b94f28SJon Loeliger 
493*d9b94f28SJon Loeliger #define CONFIG_BOOTDELAY 10       /* -1 disables auto-boot */
494*d9b94f28SJon Loeliger #undef  CONFIG_BOOTARGS           /* the boot command will set bootargs*/
495*d9b94f28SJon Loeliger 
496*d9b94f28SJon Loeliger #define CONFIG_BAUDRATE	115200
497*d9b94f28SJon Loeliger 
498*d9b94f28SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS				        \
499*d9b94f28SJon Loeliger    "netdev=eth0\0"                                                      \
500*d9b94f28SJon Loeliger    "consoledev=ttyS1\0"                                                 \
501*d9b94f28SJon Loeliger    "ramdiskaddr=400000\0"                                               \
502*d9b94f28SJon Loeliger    "ramdiskfile=your.ramdisk.u-boot\0"
503*d9b94f28SJon Loeliger 
504*d9b94f28SJon Loeliger #define CONFIG_NFSBOOTCOMMAND	                                        \
505*d9b94f28SJon Loeliger    "setenv bootargs root=/dev/nfs rw "                                  \
506*d9b94f28SJon Loeliger       "nfsroot=$serverip:$rootpath "                                    \
507*d9b94f28SJon Loeliger       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
508*d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"                     \
509*d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"                                          \
510*d9b94f28SJon Loeliger    "bootm $loadaddr"
511*d9b94f28SJon Loeliger 
512*d9b94f28SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \
513*d9b94f28SJon Loeliger    "setenv bootargs root=/dev/ram rw "                                  \
514*d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"                     \
515*d9b94f28SJon Loeliger    "tftp $ramdiskaddr $ramdiskfile;"                                    \
516*d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"                                          \
517*d9b94f28SJon Loeliger    "bootm $loadaddr $ramdiskaddr"
518*d9b94f28SJon Loeliger 
519*d9b94f28SJon Loeliger #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
520*d9b94f28SJon Loeliger 
521*d9b94f28SJon Loeliger #endif	/* __CONFIG_H */
522