xref: /rk3399_rockchip-uboot/include/configs/MPC8548CDS.h (revision 8b47d7ec9bbb7c3022aa758a971acb7335ea1cdf)
1d9b94f28SJon Loeliger /*
2*8b47d7ecSKumar Gala  * Copyright 2004, 2007, 2010-2011 Freescale Semiconductor.
3d9b94f28SJon Loeliger  *
4d9b94f28SJon Loeliger  * See file CREDITS for list of people who contributed to this
5d9b94f28SJon Loeliger  * project.
6d9b94f28SJon Loeliger  *
7d9b94f28SJon Loeliger  * This program is free software; you can redistribute it and/or
8d9b94f28SJon Loeliger  * modify it under the terms of the GNU General Public License as
9d9b94f28SJon Loeliger  * published by the Free Software Foundation; either version 2 of
10d9b94f28SJon Loeliger  * the License, or (at your option) any later version.
11d9b94f28SJon Loeliger  *
12d9b94f28SJon Loeliger  * This program is distributed in the hope that it will be useful,
13d9b94f28SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14d9b94f28SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15d9b94f28SJon Loeliger  * GNU General Public License for more details.
16d9b94f28SJon Loeliger  *
17d9b94f28SJon Loeliger  * You should have received a copy of the GNU General Public License
18d9b94f28SJon Loeliger  * along with this program; if not, write to the Free Software
19d9b94f28SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20d9b94f28SJon Loeliger  * MA 02111-1307 USA
21d9b94f28SJon Loeliger  */
22d9b94f28SJon Loeliger 
23d9b94f28SJon Loeliger /*
24d9b94f28SJon Loeliger  * mpc8548cds board configuration file
25d9b94f28SJon Loeliger  *
26d9b94f28SJon Loeliger  * Please refer to doc/README.mpc85xxcds for more info.
27d9b94f28SJon Loeliger  *
28d9b94f28SJon Loeliger  */
29d9b94f28SJon Loeliger #ifndef __CONFIG_H
30d9b94f28SJon Loeliger #define __CONFIG_H
31d9b94f28SJon Loeliger 
32d9b94f28SJon Loeliger /* High Level Configuration Options */
33d9b94f28SJon Loeliger #define CONFIG_BOOKE		1	/* BOOKE */
34d9b94f28SJon Loeliger #define CONFIG_E500		1	/* BOOKE e500 family */
35d9b94f28SJon Loeliger #define CONFIG_MPC85xx		1	/* MPC8540/60/55/41/48 */
36d9b94f28SJon Loeliger #define CONFIG_MPC8548		1	/* MPC8548 specific */
37d9b94f28SJon Loeliger #define CONFIG_MPC8548CDS	1	/* MPC8548CDS board specific */
38d9b94f28SJon Loeliger 
392ae18241SWolfgang Denk #ifndef CONFIG_SYS_TEXT_BASE
402ae18241SWolfgang Denk #define CONFIG_SYS_TEXT_BASE	0xfff80000
412ae18241SWolfgang Denk #endif
422ae18241SWolfgang Denk 
43*8b47d7ecSKumar Gala #define CONFIG_SYS_SRIO
44*8b47d7ecSKumar Gala #define CONFIG_SRIO1			/* SRIO port 1 */
45*8b47d7ecSKumar Gala 
46f2cff6b1SEd Swarthout #define CONFIG_PCI		/* enable any pci type devices */
47f2cff6b1SEd Swarthout #define CONFIG_PCI1		/* PCI controller 1 */
48f2cff6b1SEd Swarthout #define CONFIG_PCIE1		/* PCIE controler 1 (slot 1) */
49f2cff6b1SEd Swarthout #undef CONFIG_PCI2
50f2cff6b1SEd Swarthout #define CONFIG_FSL_PCI_INIT	1	/* Use common FSL init code */
518ff3de61SKumar Gala #define CONFIG_FSL_PCIE_RESET	1	/* need PCIe reset errata */
520151cbacSKumar Gala #define CONFIG_SYS_PCI_64BIT	1	/* enable 64-bit PCI resources */
53f2cff6b1SEd Swarthout 
54d9b94f28SJon Loeliger #define CONFIG_TSEC_ENET		/* tsec ethernet support */
55d9b94f28SJon Loeliger #define CONFIG_ENV_OVERWRITE
56f2cff6b1SEd Swarthout #define CONFIG_INTERRUPTS		/* enable pci, srio, ddr interrupts */
572cfaa1aaSKumar Gala #define CONFIG_FSL_LAW		1	/* Use common FSL init code */
58d9b94f28SJon Loeliger 
5925eedb2cSJon Loeliger #define CONFIG_FSL_VIA
6025eedb2cSJon Loeliger 
61d9b94f28SJon Loeliger #ifndef __ASSEMBLY__
62d9b94f28SJon Loeliger extern unsigned long get_clock_freq(void);
63d9b94f28SJon Loeliger #endif
64d9b94f28SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_clock_freq() /* sysclk for MPC85xx */
65d9b94f28SJon Loeliger 
66d9b94f28SJon Loeliger /*
67d9b94f28SJon Loeliger  * These can be toggled for performance analysis, otherwise use default.
68d9b94f28SJon Loeliger  */
69d9b94f28SJon Loeliger #define CONFIG_L2_CACHE			/* toggle L2 cache */
70d9b94f28SJon Loeliger #define CONFIG_BTB			/* toggle branch predition */
71d9b94f28SJon Loeliger 
72d9b94f28SJon Loeliger /*
73d9b94f28SJon Loeliger  * Only possible on E500 Version 2 or newer cores.
74d9b94f28SJon Loeliger  */
75d9b94f28SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS	1
76d9b94f28SJon Loeliger 
776d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MEMTEST_START	0x00200000	/* memtest works on */
786d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MEMTEST_END		0x00400000
79d9b94f28SJon Loeliger 
80d9b94f28SJon Loeliger /*
81d9b94f28SJon Loeliger  * Base addresses -- Note these are effective addresses where the
82d9b94f28SJon Loeliger  * actual resources get mapped (not physical addresses)
83d9b94f28SJon Loeliger  */
846d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR_DEFAULT	0xff700000	/* CCSRBAR Default */
856d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
866d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR_PHYS	CONFIG_SYS_CCSRBAR	/* physical addr of CCSRBAR */
876d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_IMMR		CONFIG_SYS_CCSRBAR	/* PQII uses CONFIG_SYS_IMMR */
88d9b94f28SJon Loeliger 
89e31d2c1eSJon Loeliger /* DDR Setup */
90e31d2c1eSJon Loeliger #define CONFIG_FSL_DDR2
91e31d2c1eSJon Loeliger #undef CONFIG_FSL_DDR_INTERACTIVE
92e31d2c1eSJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD EEPROM for DDR setup*/
93e31d2c1eSJon Loeliger #define CONFIG_DDR_SPD
94810c4427SBecky Bruce #define CONFIG_SYS_FSL_ERRATUM_DDR_MSYNC_IN	/* possible DLL fix needed */
95e31d2c1eSJon Loeliger 
969b0ad1b1SDave Liu #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
97e31d2c1eSJon Loeliger #define CONFIG_MEM_INIT_VALUE	0xDeadBeef
98e31d2c1eSJon Loeliger 
996d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
1006d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_SDRAM_BASE		CONFIG_SYS_DDR_SDRAM_BASE
101d9b94f28SJon Loeliger 
102e31d2c1eSJon Loeliger #define CONFIG_NUM_DDR_CONTROLLERS	1
103e31d2c1eSJon Loeliger #define CONFIG_DIMM_SLOTS_PER_CTLR	1
104e31d2c1eSJon Loeliger #define CONFIG_CHIP_SELECTS_PER_CTRL	(2 * CONFIG_DIMM_SLOTS_PER_CTLR)
105d9b94f28SJon Loeliger 
106e31d2c1eSJon Loeliger /* I2C addresses of SPD EEPROMs */
107e31d2c1eSJon Loeliger #define SPD_EEPROM_ADDRESS	0x51	/* CTLR 0 DIMM 0 */
108e31d2c1eSJon Loeliger 
109e31d2c1eSJon Loeliger /* Make sure required options are set */
110d9b94f28SJon Loeliger #ifndef CONFIG_SPD_EEPROM
111d9b94f28SJon Loeliger #error ("CONFIG_SPD_EEPROM is required")
112d9b94f28SJon Loeliger #endif
113d9b94f28SJon Loeliger 
114d9b94f28SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
115d9b94f28SJon Loeliger 
116d9b94f28SJon Loeliger /*
117d9b94f28SJon Loeliger  * Local Bus Definitions
118d9b94f28SJon Loeliger  */
119d9b94f28SJon Loeliger 
120d9b94f28SJon Loeliger /*
121d9b94f28SJon Loeliger  * FLASH on the Local Bus
122d9b94f28SJon Loeliger  * Two banks, 8M each, using the CFI driver.
123d9b94f28SJon Loeliger  * Boot from BR0/OR0 bank at 0xff00_0000
124d9b94f28SJon Loeliger  * Alternate BR1/OR1 bank at 0xff80_0000
125d9b94f28SJon Loeliger  *
126d9b94f28SJon Loeliger  * BR0, BR1:
127d9b94f28SJon Loeliger  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
128d9b94f28SJon Loeliger  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
129d9b94f28SJon Loeliger  *    Port Size = 16 bits = BRx[19:20] = 10
130d9b94f28SJon Loeliger  *    Use GPCM = BRx[24:26] = 000
131d9b94f28SJon Loeliger  *    Valid = BRx[31] = 1
132d9b94f28SJon Loeliger  *
133d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
134d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001	 BR0
135d9b94f28SJon Loeliger  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001	 BR1
136d9b94f28SJon Loeliger  *
137d9b94f28SJon Loeliger  * OR0, OR1:
138d9b94f28SJon Loeliger  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
139d9b94f28SJon Loeliger  *    Reserved ORx[17:18] = 11, confusion here?
140d9b94f28SJon Loeliger  *    CSNT = ORx[20] = 1
141d9b94f28SJon Loeliger  *    ACS = half cycle delay = ORx[21:22] = 11
142d9b94f28SJon Loeliger  *    SCY = 6 = ORx[24:27] = 0110
143d9b94f28SJon Loeliger  *    TRLX = use relaxed timing = ORx[29] = 1
144d9b94f28SJon Loeliger  *    EAD = use external address latch delay = OR[31] = 1
145d9b94f28SJon Loeliger  *
146d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
147d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65	 ORx
148d9b94f28SJon Loeliger  */
149d9b94f28SJon Loeliger 
1506d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BOOT_BLOCK		0xff000000	/* boot TLB block */
1516d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_BASE		CONFIG_SYS_BOOT_BLOCK	/* start of FLASH 16M */
152d9b94f28SJon Loeliger 
1536d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR0_PRELIM		0xff801001
1546d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR1_PRELIM		0xff001001
155d9b94f28SJon Loeliger 
1566d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define	CONFIG_SYS_OR0_PRELIM		0xff806e65
1576d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define	CONFIG_SYS_OR1_PRELIM		0xff806e65
158d9b94f28SJon Loeliger 
1596d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_BANKS_LIST	{0xff800000, CONFIG_SYS_FLASH_BASE}
1606d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAX_FLASH_BANKS	2		/* number of banks */
1616d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAX_FLASH_SECT	128		/* sectors per device */
1626d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #undef	CONFIG_SYS_FLASH_CHECKSUM
1636d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_ERASE_TOUT	60000	/* Flash Erase Timeout (ms) */
1646d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_WRITE_TOUT	500	/* Flash Write Timeout (ms) */
165d9b94f28SJon Loeliger 
16614d0a02aSWolfgang Denk #define CONFIG_SYS_MONITOR_BASE	CONFIG_SYS_TEXT_BASE	/* start of monitor */
167d9b94f28SJon Loeliger 
16800b1883aSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_FLASH_CFI_DRIVER
1696d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_CFI
1706d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_EMPTY_INFO
171d9b94f28SJon Loeliger 
172d9b94f28SJon Loeliger 
173d9b94f28SJon Loeliger /*
174d9b94f28SJon Loeliger  * SDRAM on the Local Bus
175d9b94f28SJon Loeliger  */
1766d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_CACHE_BASE	0xf0000000	/* Localbus cacheable */
1776d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_CACHE_SIZE	64
1786d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_NONCACHE_BASE	0xf8000000	/* Localbus non-cacheable */
1796d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_NONCACHE_SIZE	64
180f2cff6b1SEd Swarthout 
1816d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_SDRAM_BASE	CONFIG_SYS_LBC_CACHE_BASE	/* Localbus SDRAM */
1826d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_SDRAM_SIZE	64		/* LBC SDRAM is 64MB */
183d9b94f28SJon Loeliger 
184d9b94f28SJon Loeliger /*
185d9b94f28SJon Loeliger  * Base Register 2 and Option Register 2 configure SDRAM.
1866d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
187d9b94f28SJon Loeliger  *
188d9b94f28SJon Loeliger  * For BR2, need:
189d9b94f28SJon Loeliger  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
190d9b94f28SJon Loeliger  *    port-size = 32-bits = BR2[19:20] = 11
191d9b94f28SJon Loeliger  *    no parity checking = BR2[21:22] = 00
192d9b94f28SJon Loeliger  *    SDRAM for MSEL = BR2[24:26] = 011
193d9b94f28SJon Loeliger  *    Valid = BR[31] = 1
194d9b94f28SJon Loeliger  *
195d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
196d9b94f28SJon Loeliger  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
197d9b94f28SJon Loeliger  *
1986d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
199d9b94f28SJon Loeliger  * FIXME: the top 17 bits of BR2.
200d9b94f28SJon Loeliger  */
201d9b94f28SJon Loeliger 
2026d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR2_PRELIM		0xf0001861
203d9b94f28SJon Loeliger 
204d9b94f28SJon Loeliger /*
2056d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
206d9b94f28SJon Loeliger  *
207d9b94f28SJon Loeliger  * For OR2, need:
208d9b94f28SJon Loeliger  *    64MB mask for AM, OR2[0:7] = 1111 1100
209d9b94f28SJon Loeliger  *		   XAM, OR2[17:18] = 11
210d9b94f28SJon Loeliger  *    9 columns OR2[19-21] = 010
211d9b94f28SJon Loeliger  *    13 rows	OR2[23-25] = 100
212d9b94f28SJon Loeliger  *    EAD set for extra time OR[31] = 1
213d9b94f28SJon Loeliger  *
214d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
215d9b94f28SJon Loeliger  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
216d9b94f28SJon Loeliger  */
217d9b94f28SJon Loeliger 
2186d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_OR2_PRELIM		0xfc006901
219d9b94f28SJon Loeliger 
2206d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LCRR		0x00030004	/* LB clock ratio reg */
2216d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LBCR		0x00000000	/* LB config reg */
2226d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSRT		0x20000000	/* LB sdram refresh timer */
2236d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_MRTPR		0x00000000	/* LB refresh timer prescal*/
224d9b94f28SJon Loeliger 
225d9b94f28SJon Loeliger /*
226d9b94f28SJon Loeliger  * Common settings for all Local Bus SDRAM commands.
227d9b94f28SJon Loeliger  * At run time, either BSMA1516 (for CPU 1.1)
228d9b94f28SJon Loeliger  *		    or BSMA1617 (for CPU 1.0) (old)
229d9b94f28SJon Loeliger  * is OR'ed in too.
230d9b94f28SJon Loeliger  */
231b0fe93edSKumar Gala #define CONFIG_SYS_LBC_LSDMR_COMMON	( LSDMR_RFCR16		\
232b0fe93edSKumar Gala 				| LSDMR_PRETOACT7	\
233b0fe93edSKumar Gala 				| LSDMR_ACTTORW7	\
234b0fe93edSKumar Gala 				| LSDMR_BL8		\
235b0fe93edSKumar Gala 				| LSDMR_WRC4		\
236b0fe93edSKumar Gala 				| LSDMR_CL3		\
237b0fe93edSKumar Gala 				| LSDMR_RFEN		\
238d9b94f28SJon Loeliger 				)
239d9b94f28SJon Loeliger 
240d9b94f28SJon Loeliger /*
241d9b94f28SJon Loeliger  * The CADMUS registers are connected to CS3 on CDS.
242d9b94f28SJon Loeliger  * The new memory map places CADMUS at 0xf8000000.
243d9b94f28SJon Loeliger  *
244d9b94f28SJon Loeliger  * For BR3, need:
245d9b94f28SJon Loeliger  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
246d9b94f28SJon Loeliger  *    port-size = 8-bits  = BR[19:20] = 01
247d9b94f28SJon Loeliger  *    no parity checking  = BR[21:22] = 00
248d9b94f28SJon Loeliger  *    GPMC for MSEL	  = BR[24:26] = 000
249d9b94f28SJon Loeliger  *    Valid		  = BR[31]    = 1
250d9b94f28SJon Loeliger  *
251d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
252d9b94f28SJon Loeliger  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
253d9b94f28SJon Loeliger  *
254d9b94f28SJon Loeliger  * For OR3, need:
255d9b94f28SJon Loeliger  *    1 MB mask for AM,	  OR[0:16]  = 1111 1111 1111 0000 0
256d9b94f28SJon Loeliger  *    disable buffer ctrl OR[19]    = 0
257d9b94f28SJon Loeliger  *    CSNT		  OR[20]    = 1
258d9b94f28SJon Loeliger  *    ACS		  OR[21:22] = 11
259d9b94f28SJon Loeliger  *    XACS		  OR[23]    = 1
260d9b94f28SJon Loeliger  *    SCY 15 wait states  OR[24:27] = 1111	max is suboptimal but safe
261d9b94f28SJon Loeliger  *    SETA		  OR[28]    = 0
262d9b94f28SJon Loeliger  *    TRLX		  OR[29]    = 1
263d9b94f28SJon Loeliger  *    EHTR		  OR[30]    = 1
264d9b94f28SJon Loeliger  *    EAD extra time	  OR[31]    = 1
265d9b94f28SJon Loeliger  *
266d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
267d9b94f28SJon Loeliger  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
268d9b94f28SJon Loeliger  */
269d9b94f28SJon Loeliger 
27025eedb2cSJon Loeliger #define CONFIG_FSL_CADMUS
27125eedb2cSJon Loeliger 
272d9b94f28SJon Loeliger #define CADMUS_BASE_ADDR 0xf8000000
2736d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR3_PRELIM	 0xf8000801
2746d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_OR3_PRELIM	 0xfff00ff7
275d9b94f28SJon Loeliger 
2766d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_RAM_LOCK	1
2776d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_RAM_ADDR	0xe4010000	/* Initial RAM address */
278553f0982SWolfgang Denk #define CONFIG_SYS_INIT_RAM_SIZE	0x4000		/* Size of used area in RAM */
279d9b94f28SJon Loeliger 
2806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_L2_ADDR	0xf8f80000	/* relocate boot L2SRAM */
281f2cff6b1SEd Swarthout 
28225ddd1fbSWolfgang Denk #define CONFIG_SYS_GBL_DATA_OFFSET	(CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
2836d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_SP_OFFSET	CONFIG_SYS_GBL_DATA_OFFSET
284d9b94f28SJon Loeliger 
2856d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MONITOR_LEN		(256 * 1024) /* Reserve 256 kB for Mon */
2866d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MALLOC_LEN		(128 * 1024)	/* Reserved for malloc */
287d9b94f28SJon Loeliger 
288d9b94f28SJon Loeliger /* Serial Port */
289d9b94f28SJon Loeliger #define CONFIG_CONS_INDEX	2
2906d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550
2916d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_SERIAL
2926d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_REG_SIZE	1
2936d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_CLK		get_bus_freq(0)
294d9b94f28SJon Loeliger 
2956d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BAUDRATE_TABLE \
296d9b94f28SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
297d9b94f28SJon Loeliger 
2986d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_COM1	(CONFIG_SYS_CCSRBAR+0x4500)
2996d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_COM2	(CONFIG_SYS_CCSRBAR+0x4600)
300d9b94f28SJon Loeliger 
301d9b94f28SJon Loeliger /* Use the HUSH parser */
3026d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_HUSH_PARSER
3036d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef	CONFIG_SYS_HUSH_PARSER
3046d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
305d9b94f28SJon Loeliger #endif
306d9b94f28SJon Loeliger 
30740d5fa35SMatthew McClintock /* pass open firmware flat tree */
308b90d2549SKumar Gala #define CONFIG_OF_LIBFDT		1
30940d5fa35SMatthew McClintock #define CONFIG_OF_BOARD_SETUP		1
310b90d2549SKumar Gala #define CONFIG_OF_STDOUT_VIA_ALIAS	1
31140d5fa35SMatthew McClintock 
31220476726SJon Loeliger /*
31320476726SJon Loeliger  * I2C
31420476726SJon Loeliger  */
31520476726SJon Loeliger #define CONFIG_FSL_I2C		/* Use FSL common I2C driver */
316d9b94f28SJon Loeliger #define CONFIG_HARD_I2C		/* I2C with hardware support*/
317d9b94f28SJon Loeliger #undef	CONFIG_SOFT_I2C		/* I2C bit-banged */
3186d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_SPEED		400000	/* I2C speed and slave address */
3196d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_SLAVE		0x7F
3206d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_NOPROBES	{0x69}	/* Don't probe these addrs */
3216d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_OFFSET		0x3000
322d9b94f28SJon Loeliger 
323e8d18541STimur Tabi /* EEPROM */
324e8d18541STimur Tabi #define CONFIG_ID_EEPROM
3256d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_CCID
3266d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_ID_EEPROM
3276d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_ADDR     0x57
3286d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
329e8d18541STimur Tabi 
330d9b94f28SJon Loeliger /*
331d9b94f28SJon Loeliger  * General PCI
332362dd830SSergei Shtylyov  * Memory space is mapped 1-1, but I/O space must start from 0.
333d9b94f28SJon Loeliger  */
3345af0fdd8SKumar Gala #define CONFIG_SYS_PCI_VIRT		0x80000000	/* 1G PCI TLB */
3356d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI_PHYS		0x80000000	/* 1G PCI TLB */
336f2cff6b1SEd Swarthout 
3375af0fdd8SKumar Gala #define CONFIG_SYS_PCI1_MEM_VIRT	0x80000000
33810795f42SKumar Gala #define CONFIG_SYS_PCI1_MEM_BUS	0x80000000
3395af0fdd8SKumar Gala #define CONFIG_SYS_PCI1_MEM_PHYS	0x80000000
3406d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_MEM_SIZE	0x20000000	/* 512M */
341aca5f018SKumar Gala #define CONFIG_SYS_PCI1_IO_VIRT	0xe2000000
3425f91ef6aSKumar Gala #define CONFIG_SYS_PCI1_IO_BUS	0x00000000
3436d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_IO_PHYS	0xe2000000
3446d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_IO_SIZE	0x00100000	/* 1M */
345d9b94f28SJon Loeliger 
346f2cff6b1SEd Swarthout #ifdef CONFIG_PCI2
3475af0fdd8SKumar Gala #define CONFIG_SYS_PCI2_MEM_VIRT	0xa0000000
34810795f42SKumar Gala #define CONFIG_SYS_PCI2_MEM_BUS	0xa0000000
3495af0fdd8SKumar Gala #define CONFIG_SYS_PCI2_MEM_PHYS	0xa0000000
3506d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_MEM_SIZE	0x20000000	/* 512M */
351aca5f018SKumar Gala #define CONFIG_SYS_PCI2_IO_VIRT	0xe2800000
3525f91ef6aSKumar Gala #define CONFIG_SYS_PCI2_IO_BUS	0x00000000
3536d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_IO_PHYS	0xe2800000
3546d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_IO_SIZE	0x00100000	/* 1M */
355f2cff6b1SEd Swarthout #endif
356d9b94f28SJon Loeliger 
357f2cff6b1SEd Swarthout #ifdef CONFIG_PCIE1
358f5fa8f36SKumar Gala #define CONFIG_SYS_PCIE1_NAME		"Slot"
3595af0fdd8SKumar Gala #define CONFIG_SYS_PCIE1_MEM_VIRT	0xa0000000
36010795f42SKumar Gala #define CONFIG_SYS_PCIE1_MEM_BUS	0xa0000000
3615af0fdd8SKumar Gala #define CONFIG_SYS_PCIE1_MEM_PHYS	0xa0000000
3626d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_MEM_SIZE	0x20000000	/* 512M */
363aca5f018SKumar Gala #define CONFIG_SYS_PCIE1_IO_VIRT	0xe3000000
3645f91ef6aSKumar Gala #define CONFIG_SYS_PCIE1_IO_BUS	0x00000000
3656d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_IO_PHYS	0xe3000000
3666d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_IO_SIZE	0x00100000	/*   1M */
367f2cff6b1SEd Swarthout #endif
36841fb7e0fSZang Roy-r61911 
36941fb7e0fSZang Roy-r61911 /*
37041fb7e0fSZang Roy-r61911  * RapidIO MMU
37141fb7e0fSZang Roy-r61911  */
372*8b47d7ecSKumar Gala #define CONFIG_SYS_SRIO1_MEM_VIRT	0xC0000000
373*8b47d7ecSKumar Gala #define CONFIG_SYS_SRIO1_MEM_BUS	0xC0000000
374*8b47d7ecSKumar Gala #define CONFIG_SYS_SRIO1_MEM_PHYS	CONFIG_SYS_SRIO1_MEM_BUS
375*8b47d7ecSKumar Gala #define CONFIG_SYS_SRIO1_MEM_SIZE	0x20000000	/* 512M */
376d9b94f28SJon Loeliger 
3777f3f2bd2SRandy Vinson #ifdef CONFIG_LEGACY
3787f3f2bd2SRandy Vinson #define BRIDGE_ID 17
3797f3f2bd2SRandy Vinson #define VIA_ID 2
3807f3f2bd2SRandy Vinson #else
3817f3f2bd2SRandy Vinson #define BRIDGE_ID 28
3827f3f2bd2SRandy Vinson #define VIA_ID 4
3837f3f2bd2SRandy Vinson #endif
3847f3f2bd2SRandy Vinson 
385d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
386d9b94f28SJon Loeliger 
387d9b94f28SJon Loeliger #define CONFIG_NET_MULTI
388d9b94f28SJon Loeliger #define CONFIG_PCI_PNP			/* do pci plug-and-play */
389d9b94f28SJon Loeliger 
390d9b94f28SJon Loeliger #undef CONFIG_EEPRO100
391d9b94f28SJon Loeliger #undef CONFIG_TULIP
392d9b94f28SJon Loeliger 
393d9b94f28SJon Loeliger #undef CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
394f2cff6b1SEd Swarthout 
395d9b94f28SJon Loeliger #endif	/* CONFIG_PCI */
396d9b94f28SJon Loeliger 
397d9b94f28SJon Loeliger 
398d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
399d9b94f28SJon Loeliger 
400d9b94f28SJon Loeliger #ifndef CONFIG_NET_MULTI
401d9b94f28SJon Loeliger #define CONFIG_NET_MULTI	1
402d9b94f28SJon Loeliger #endif
403d9b94f28SJon Loeliger 
404d9b94f28SJon Loeliger #define CONFIG_MII		1	/* MII PHY management */
405255a3577SKim Phillips #define CONFIG_TSEC1	1
406255a3577SKim Phillips #define CONFIG_TSEC1_NAME	"eTSEC0"
407255a3577SKim Phillips #define CONFIG_TSEC2	1
408255a3577SKim Phillips #define CONFIG_TSEC2_NAME	"eTSEC1"
409255a3577SKim Phillips #define CONFIG_TSEC3	1
410255a3577SKim Phillips #define CONFIG_TSEC3_NAME	"eTSEC2"
411f2cff6b1SEd Swarthout #define CONFIG_TSEC4
412255a3577SKim Phillips #define CONFIG_TSEC4_NAME	"eTSEC3"
413d9b94f28SJon Loeliger #undef CONFIG_MPC85XX_FEC
414d9b94f28SJon Loeliger 
415d9b94f28SJon Loeliger #define TSEC1_PHY_ADDR		0
416d9b94f28SJon Loeliger #define TSEC2_PHY_ADDR		1
417d9b94f28SJon Loeliger #define TSEC3_PHY_ADDR		2
418d9b94f28SJon Loeliger #define TSEC4_PHY_ADDR		3
419d9b94f28SJon Loeliger 
420d9b94f28SJon Loeliger #define TSEC1_PHYIDX		0
421d9b94f28SJon Loeliger #define TSEC2_PHYIDX		0
422d9b94f28SJon Loeliger #define TSEC3_PHYIDX		0
423d9b94f28SJon Loeliger #define TSEC4_PHYIDX		0
4243a79013eSAndy Fleming #define TSEC1_FLAGS		TSEC_GIGABIT
4253a79013eSAndy Fleming #define TSEC2_FLAGS		TSEC_GIGABIT
4263a79013eSAndy Fleming #define TSEC3_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
4273a79013eSAndy Fleming #define TSEC4_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
428d9b94f28SJon Loeliger 
429d9b94f28SJon Loeliger /* Options are: eTSEC[0-3] */
430d9b94f28SJon Loeliger #define CONFIG_ETHPRIME		"eTSEC0"
431f2cff6b1SEd Swarthout #define CONFIG_PHY_GIGE		1	/* Include GbE speed/duplex detection */
432d9b94f28SJon Loeliger #endif	/* CONFIG_TSEC_ENET */
433d9b94f28SJon Loeliger 
434d9b94f28SJon Loeliger /*
435d9b94f28SJon Loeliger  * Environment
436d9b94f28SJon Loeliger  */
4375a1aceb0SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_IS_IN_FLASH	1
4386d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_ADDR		(CONFIG_SYS_MONITOR_BASE + 0x40000)
4390e8d1586SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_SECT_SIZE	0x40000	/* 256K(one sector) for env */
4400e8d1586SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_SIZE		0x2000
441d9b94f28SJon Loeliger 
442d9b94f28SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
4436d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
444d9b94f28SJon Loeliger 
4452835e518SJon Loeliger /*
446659e2f67SJon Loeliger  * BOOTP options
447659e2f67SJon Loeliger  */
448659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE
449659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTPATH
450659e2f67SJon Loeliger #define CONFIG_BOOTP_GATEWAY
451659e2f67SJon Loeliger #define CONFIG_BOOTP_HOSTNAME
452659e2f67SJon Loeliger 
453659e2f67SJon Loeliger 
454659e2f67SJon Loeliger /*
4552835e518SJon Loeliger  * Command line configuration.
4562835e518SJon Loeliger  */
4572835e518SJon Loeliger #include <config_cmd_default.h>
4582835e518SJon Loeliger 
4592835e518SJon Loeliger #define CONFIG_CMD_PING
4602835e518SJon Loeliger #define CONFIG_CMD_I2C
4612835e518SJon Loeliger #define CONFIG_CMD_MII
46282ac8c97SKumar Gala #define CONFIG_CMD_ELF
4631c9aa76bSKumar Gala #define CONFIG_CMD_IRQ
4641c9aa76bSKumar Gala #define CONFIG_CMD_SETEXPR
465199e262eSBecky Bruce #define CONFIG_CMD_REGINFO
4662835e518SJon Loeliger 
467d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
4682835e518SJon Loeliger     #define CONFIG_CMD_PCI
469d9b94f28SJon Loeliger #endif
4702835e518SJon Loeliger 
471d9b94f28SJon Loeliger 
472d9b94f28SJon Loeliger #undef CONFIG_WATCHDOG			/* watchdog disabled */
473d9b94f28SJon Loeliger 
474d9b94f28SJon Loeliger /*
475d9b94f28SJon Loeliger  * Miscellaneous configurable options
476d9b94f28SJon Loeliger  */
4776d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LONGHELP			/* undef to save memory	*/
47822abb2d2SKumar Gala #define CONFIG_CMDLINE_EDITING			/* Command-line editing */
4795be58f5fSKim Phillips #define CONFIG_AUTO_COMPLETE			/* add autocompletion support */
4806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LOAD_ADDR	0x2000000	/* default load address */
4816d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PROMPT	"=> "		/* Monitor Command Prompt */
4822835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
4836d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CBSIZE	1024		/* Console I/O Buffer Size */
484d9b94f28SJon Loeliger #else
4856d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CBSIZE	256		/* Console I/O Buffer Size */
486d9b94f28SJon Loeliger #endif
4876d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
4886d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAXARGS	16		/* max number of command args */
4896d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BARGSIZE	CONFIG_SYS_CBSIZE	/* Boot Argument Buffer Size */
4906d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_HZ		1000		/* decrementer freq: 1ms ticks */
491d9b94f28SJon Loeliger 
492d9b94f28SJon Loeliger /*
493d9b94f28SJon Loeliger  * For booting Linux, the board info and command line data
49489188a62SKumar Gala  * have to be in the first 16 MB of memory, since this is
495d9b94f28SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
496d9b94f28SJon Loeliger  */
49789188a62SKumar Gala #define CONFIG_SYS_BOOTMAPSZ	(16 << 20)	/* Initial Memory map for Linux*/
498d9b94f28SJon Loeliger 
4992835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
500d9b94f28SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
501d9b94f28SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
502d9b94f28SJon Loeliger #endif
503d9b94f28SJon Loeliger 
504d9b94f28SJon Loeliger /*
505d9b94f28SJon Loeliger  * Environment Configuration
506d9b94f28SJon Loeliger  */
507d9b94f28SJon Loeliger 
508d9b94f28SJon Loeliger /* The mac addresses for all ethernet interface */
509d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
51010327dc5SAndy Fleming #define CONFIG_HAS_ETH0
511d9b94f28SJon Loeliger #define CONFIG_ETHADDR	 00:E0:0C:00:00:FD
512d9b94f28SJon Loeliger #define CONFIG_HAS_ETH1
513d9b94f28SJon Loeliger #define CONFIG_ETH1ADDR	 00:E0:0C:00:01:FD
514d9b94f28SJon Loeliger #define CONFIG_HAS_ETH2
515d9b94f28SJon Loeliger #define CONFIG_ETH2ADDR	 00:E0:0C:00:02:FD
51609f3e09eSAndy Fleming #define CONFIG_HAS_ETH3
51709f3e09eSAndy Fleming #define CONFIG_ETH3ADDR	 00:E0:0C:00:03:FD
518d9b94f28SJon Loeliger #endif
519d9b94f28SJon Loeliger 
520d9b94f28SJon Loeliger #define CONFIG_IPADDR	 192.168.1.253
521d9b94f28SJon Loeliger 
522d9b94f28SJon Loeliger #define CONFIG_HOSTNAME	 unknown
523d9b94f28SJon Loeliger #define CONFIG_ROOTPATH	 /nfsroot
524f2cff6b1SEd Swarthout #define CONFIG_BOOTFILE	8548cds/uImage.uboot
525f2cff6b1SEd Swarthout #define CONFIG_UBOOTPATH	8548cds/u-boot.bin	/* TFTP server */
526d9b94f28SJon Loeliger 
527d9b94f28SJon Loeliger #define CONFIG_SERVERIP	 192.168.1.1
528d9b94f28SJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1
529d9b94f28SJon Loeliger #define CONFIG_NETMASK	 255.255.255.0
530d9b94f28SJon Loeliger 
531f2cff6b1SEd Swarthout #define CONFIG_LOADADDR	1000000	/*default location for tftp and bootm*/
532d9b94f28SJon Loeliger 
533d9b94f28SJon Loeliger #define CONFIG_BOOTDELAY 10	/* -1 disables auto-boot */
534d9b94f28SJon Loeliger #undef	CONFIG_BOOTARGS		/* the boot command will set bootargs*/
535d9b94f28SJon Loeliger 
536d9b94f28SJon Loeliger #define CONFIG_BAUDRATE	115200
537d9b94f28SJon Loeliger 
538d9b94f28SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS				\
539d9b94f28SJon Loeliger  "netdev=eth0\0"						\
540f2cff6b1SEd Swarthout  "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"				\
541f2cff6b1SEd Swarthout  "tftpflash=tftpboot $loadaddr $uboot; "			\
54214d0a02aSWolfgang Denk 	"protect off " MK_STR(CONFIG_SYS_TEXT_BASE) " +$filesize; "	\
54314d0a02aSWolfgang Denk 	"erase " MK_STR(CONFIG_SYS_TEXT_BASE) " +$filesize; "		\
54414d0a02aSWolfgang Denk 	"cp.b $loadaddr " MK_STR(CONFIG_SYS_TEXT_BASE) " $filesize; "	\
54514d0a02aSWolfgang Denk 	"protect on " MK_STR(CONFIG_SYS_TEXT_BASE) " +$filesize; "		\
54614d0a02aSWolfgang Denk 	"cmp.b $loadaddr " MK_STR(CONFIG_SYS_TEXT_BASE) " $filesize\0"	\
547d9b94f28SJon Loeliger  "consoledev=ttyS1\0"				\
548f2cff6b1SEd Swarthout  "ramdiskaddr=2000000\0"			\
5496c543597SAndy Fleming  "ramdiskfile=ramdisk.uboot\0"			\
5504bf4abb8SEd Swarthout  "fdtaddr=c00000\0"				\
55122abb2d2SKumar Gala  "fdtfile=mpc8548cds.dtb\0"
552d9b94f28SJon Loeliger 
553d9b94f28SJon Loeliger #define CONFIG_NFSBOOTCOMMAND						\
554d9b94f28SJon Loeliger    "setenv bootargs root=/dev/nfs rw "					\
555d9b94f28SJon Loeliger       "nfsroot=$serverip:$rootpath "					\
556d9b94f28SJon Loeliger       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
557d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"			\
558d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"						\
5594bf4abb8SEd Swarthout    "tftp $fdtaddr $fdtfile;"						\
5604bf4abb8SEd Swarthout    "bootm $loadaddr - $fdtaddr"
5618272dc2fSAndy Fleming 
562d9b94f28SJon Loeliger 
563d9b94f28SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \
564d9b94f28SJon Loeliger    "setenv bootargs root=/dev/ram rw "					\
565d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"			\
566d9b94f28SJon Loeliger    "tftp $ramdiskaddr $ramdiskfile;"					\
567d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"						\
5684bf4abb8SEd Swarthout    "tftp $fdtaddr $fdtfile;"						\
5694bf4abb8SEd Swarthout    "bootm $loadaddr $ramdiskaddr $fdtaddr"
570d9b94f28SJon Loeliger 
571d9b94f28SJon Loeliger #define CONFIG_BOOTCOMMAND	CONFIG_NFSBOOTCOMMAND
572d9b94f28SJon Loeliger 
573d9b94f28SJon Loeliger #endif	/* __CONFIG_H */
574