xref: /rk3399_rockchip-uboot/include/configs/MPC8548CDS.h (revision 5f91ef6acdbadec33e0192049e2b24a1d9692f1d)
1d9b94f28SJon Loeliger /*
2f2cff6b1SEd Swarthout  * Copyright 2004, 2007 Freescale Semiconductor.
3d9b94f28SJon Loeliger  *
4d9b94f28SJon Loeliger  * See file CREDITS for list of people who contributed to this
5d9b94f28SJon Loeliger  * project.
6d9b94f28SJon Loeliger  *
7d9b94f28SJon Loeliger  * This program is free software; you can redistribute it and/or
8d9b94f28SJon Loeliger  * modify it under the terms of the GNU General Public License as
9d9b94f28SJon Loeliger  * published by the Free Software Foundation; either version 2 of
10d9b94f28SJon Loeliger  * the License, or (at your option) any later version.
11d9b94f28SJon Loeliger  *
12d9b94f28SJon Loeliger  * This program is distributed in the hope that it will be useful,
13d9b94f28SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14d9b94f28SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15d9b94f28SJon Loeliger  * GNU General Public License for more details.
16d9b94f28SJon Loeliger  *
17d9b94f28SJon Loeliger  * You should have received a copy of the GNU General Public License
18d9b94f28SJon Loeliger  * along with this program; if not, write to the Free Software
19d9b94f28SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20d9b94f28SJon Loeliger  * MA 02111-1307 USA
21d9b94f28SJon Loeliger  */
22d9b94f28SJon Loeliger 
23d9b94f28SJon Loeliger /*
24d9b94f28SJon Loeliger  * mpc8548cds board configuration file
25d9b94f28SJon Loeliger  *
26d9b94f28SJon Loeliger  * Please refer to doc/README.mpc85xxcds for more info.
27d9b94f28SJon Loeliger  *
28d9b94f28SJon Loeliger  */
29d9b94f28SJon Loeliger #ifndef __CONFIG_H
30d9b94f28SJon Loeliger #define __CONFIG_H
31d9b94f28SJon Loeliger 
32d9b94f28SJon Loeliger /* High Level Configuration Options */
33d9b94f28SJon Loeliger #define CONFIG_BOOKE		1	/* BOOKE */
34d9b94f28SJon Loeliger #define CONFIG_E500		1	/* BOOKE e500 family */
35d9b94f28SJon Loeliger #define CONFIG_MPC85xx		1	/* MPC8540/60/55/41/48 */
36d9b94f28SJon Loeliger #define CONFIG_MPC8548		1	/* MPC8548 specific */
37d9b94f28SJon Loeliger #define CONFIG_MPC8548CDS	1	/* MPC8548CDS board specific */
38d9b94f28SJon Loeliger 
39f2cff6b1SEd Swarthout #define CONFIG_PCI		/* enable any pci type devices */
40f2cff6b1SEd Swarthout #define CONFIG_PCI1		/* PCI controller 1 */
41f2cff6b1SEd Swarthout #define CONFIG_PCIE1		/* PCIE controler 1 (slot 1) */
42f2cff6b1SEd Swarthout #undef CONFIG_RIO
43f2cff6b1SEd Swarthout #undef CONFIG_PCI2
44f2cff6b1SEd Swarthout #define CONFIG_FSL_PCI_INIT	1	/* Use common FSL init code */
458ff3de61SKumar Gala #define CONFIG_FSL_PCIE_RESET	1	/* need PCIe reset errata */
460151cbacSKumar Gala #define CONFIG_SYS_PCI_64BIT	1	/* enable 64-bit PCI resources */
47f2cff6b1SEd Swarthout 
48d9b94f28SJon Loeliger #define CONFIG_TSEC_ENET		/* tsec ethernet support */
49d9b94f28SJon Loeliger #define CONFIG_ENV_OVERWRITE
50f2cff6b1SEd Swarthout #define CONFIG_INTERRUPTS		/* enable pci, srio, ddr interrupts */
512cfaa1aaSKumar Gala #define CONFIG_FSL_LAW		1	/* Use common FSL init code */
52d9b94f28SJon Loeliger 
5325eedb2cSJon Loeliger #define CONFIG_FSL_VIA
5425eedb2cSJon Loeliger 
55d9b94f28SJon Loeliger /*
56d9b94f28SJon Loeliger  * When initializing flash, if we cannot find the manufacturer ID,
57d9b94f28SJon Loeliger  * assume this is the AMD flash associated with the CDS board.
58d9b94f28SJon Loeliger  * This allows booting from a promjet.
59d9b94f28SJon Loeliger  */
60d9b94f28SJon Loeliger #define CONFIG_ASSUME_AMD_FLASH
61d9b94f28SJon Loeliger 
62d9b94f28SJon Loeliger #ifndef __ASSEMBLY__
63d9b94f28SJon Loeliger extern unsigned long get_clock_freq(void);
64d9b94f28SJon Loeliger #endif
65d9b94f28SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_clock_freq() /* sysclk for MPC85xx */
66d9b94f28SJon Loeliger 
67d9b94f28SJon Loeliger /*
68d9b94f28SJon Loeliger  * These can be toggled for performance analysis, otherwise use default.
69d9b94f28SJon Loeliger  */
70d9b94f28SJon Loeliger #define CONFIG_L2_CACHE			/* toggle L2 cache */
71d9b94f28SJon Loeliger #define CONFIG_BTB			/* toggle branch predition */
72f2cff6b1SEd Swarthout #define CONFIG_CLEAR_LAW0		/* Clear LAW0 in cpu_init_r */
73d9b94f28SJon Loeliger 
74d9b94f28SJon Loeliger /*
75d9b94f28SJon Loeliger  * Only possible on E500 Version 2 or newer cores.
76d9b94f28SJon Loeliger  */
77d9b94f28SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS	1
78d9b94f28SJon Loeliger 
796d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MEMTEST_START	0x00200000	/* memtest works on */
806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MEMTEST_END		0x00400000
81d9b94f28SJon Loeliger 
82d9b94f28SJon Loeliger /*
83d9b94f28SJon Loeliger  * Base addresses -- Note these are effective addresses where the
84d9b94f28SJon Loeliger  * actual resources get mapped (not physical addresses)
85d9b94f28SJon Loeliger  */
866d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR_DEFAULT	0xff700000	/* CCSRBAR Default */
876d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
886d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR_PHYS	CONFIG_SYS_CCSRBAR	/* physical addr of CCSRBAR */
896d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_IMMR		CONFIG_SYS_CCSRBAR	/* PQII uses CONFIG_SYS_IMMR */
90d9b94f28SJon Loeliger 
916d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_ADDR	(CONFIG_SYS_CCSRBAR+0x8000)
926d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_ADDR	(CONFIG_SYS_CCSRBAR+0x9000)
936d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_ADDR	(CONFIG_SYS_CCSRBAR+0xa000)
94f2cff6b1SEd Swarthout 
95e31d2c1eSJon Loeliger /* DDR Setup */
96e31d2c1eSJon Loeliger #define CONFIG_FSL_DDR2
97e31d2c1eSJon Loeliger #undef CONFIG_FSL_DDR_INTERACTIVE
98e31d2c1eSJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD EEPROM for DDR setup*/
99e31d2c1eSJon Loeliger #define CONFIG_DDR_SPD
100e31d2c1eSJon Loeliger #define CONFIG_DDR_DLL			/* possible DLL fix needed */
101e31d2c1eSJon Loeliger 
1029b0ad1b1SDave Liu #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
103e31d2c1eSJon Loeliger #define CONFIG_MEM_INIT_VALUE	0xDeadBeef
104e31d2c1eSJon Loeliger 
1056d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
1066d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_SDRAM_BASE		CONFIG_SYS_DDR_SDRAM_BASE
107d9b94f28SJon Loeliger 
108e31d2c1eSJon Loeliger #define CONFIG_NUM_DDR_CONTROLLERS	1
109e31d2c1eSJon Loeliger #define CONFIG_DIMM_SLOTS_PER_CTLR	1
110e31d2c1eSJon Loeliger #define CONFIG_CHIP_SELECTS_PER_CTRL	(2 * CONFIG_DIMM_SLOTS_PER_CTLR)
111d9b94f28SJon Loeliger 
112e31d2c1eSJon Loeliger /* I2C addresses of SPD EEPROMs */
113e31d2c1eSJon Loeliger #define SPD_EEPROM_ADDRESS	0x51	/* CTLR 0 DIMM 0 */
114e31d2c1eSJon Loeliger 
115e31d2c1eSJon Loeliger /* Make sure required options are set */
116d9b94f28SJon Loeliger #ifndef CONFIG_SPD_EEPROM
117d9b94f28SJon Loeliger #error ("CONFIG_SPD_EEPROM is required")
118d9b94f28SJon Loeliger #endif
119d9b94f28SJon Loeliger 
120d9b94f28SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
121d9b94f28SJon Loeliger 
122d9b94f28SJon Loeliger /*
123d9b94f28SJon Loeliger  * Local Bus Definitions
124d9b94f28SJon Loeliger  */
125d9b94f28SJon Loeliger 
126d9b94f28SJon Loeliger /*
127d9b94f28SJon Loeliger  * FLASH on the Local Bus
128d9b94f28SJon Loeliger  * Two banks, 8M each, using the CFI driver.
129d9b94f28SJon Loeliger  * Boot from BR0/OR0 bank at 0xff00_0000
130d9b94f28SJon Loeliger  * Alternate BR1/OR1 bank at 0xff80_0000
131d9b94f28SJon Loeliger  *
132d9b94f28SJon Loeliger  * BR0, BR1:
133d9b94f28SJon Loeliger  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
134d9b94f28SJon Loeliger  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
135d9b94f28SJon Loeliger  *    Port Size = 16 bits = BRx[19:20] = 10
136d9b94f28SJon Loeliger  *    Use GPCM = BRx[24:26] = 000
137d9b94f28SJon Loeliger  *    Valid = BRx[31] = 1
138d9b94f28SJon Loeliger  *
139d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
140d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001	 BR0
141d9b94f28SJon Loeliger  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001	 BR1
142d9b94f28SJon Loeliger  *
143d9b94f28SJon Loeliger  * OR0, OR1:
144d9b94f28SJon Loeliger  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
145d9b94f28SJon Loeliger  *    Reserved ORx[17:18] = 11, confusion here?
146d9b94f28SJon Loeliger  *    CSNT = ORx[20] = 1
147d9b94f28SJon Loeliger  *    ACS = half cycle delay = ORx[21:22] = 11
148d9b94f28SJon Loeliger  *    SCY = 6 = ORx[24:27] = 0110
149d9b94f28SJon Loeliger  *    TRLX = use relaxed timing = ORx[29] = 1
150d9b94f28SJon Loeliger  *    EAD = use external address latch delay = OR[31] = 1
151d9b94f28SJon Loeliger  *
152d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
153d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65	 ORx
154d9b94f28SJon Loeliger  */
155d9b94f28SJon Loeliger 
1566d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BOOT_BLOCK		0xff000000	/* boot TLB block */
1576d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_BASE		CONFIG_SYS_BOOT_BLOCK	/* start of FLASH 16M */
158d9b94f28SJon Loeliger 
1596d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR0_PRELIM		0xff801001
1606d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR1_PRELIM		0xff001001
161d9b94f28SJon Loeliger 
1626d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define	CONFIG_SYS_OR0_PRELIM		0xff806e65
1636d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define	CONFIG_SYS_OR1_PRELIM		0xff806e65
164d9b94f28SJon Loeliger 
1656d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_BANKS_LIST	{0xff800000, CONFIG_SYS_FLASH_BASE}
1666d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAX_FLASH_BANKS	2		/* number of banks */
1676d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAX_FLASH_SECT	128		/* sectors per device */
1686d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #undef	CONFIG_SYS_FLASH_CHECKSUM
1696d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_ERASE_TOUT	60000	/* Flash Erase Timeout (ms) */
1706d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_WRITE_TOUT	500	/* Flash Write Timeout (ms) */
171d9b94f28SJon Loeliger 
1726d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MONITOR_BASE	TEXT_BASE	/* start of monitor */
173d9b94f28SJon Loeliger 
17400b1883aSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_FLASH_CFI_DRIVER
1756d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_CFI
1766d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_EMPTY_INFO
177d9b94f28SJon Loeliger 
178d9b94f28SJon Loeliger 
179d9b94f28SJon Loeliger /*
180d9b94f28SJon Loeliger  * SDRAM on the Local Bus
181d9b94f28SJon Loeliger  */
1826d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_CACHE_BASE	0xf0000000	/* Localbus cacheable */
1836d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_CACHE_SIZE	64
1846d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_NONCACHE_BASE	0xf8000000	/* Localbus non-cacheable */
1856d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_NONCACHE_SIZE	64
186f2cff6b1SEd Swarthout 
1876d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_SDRAM_BASE	CONFIG_SYS_LBC_CACHE_BASE	/* Localbus SDRAM */
1886d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_SDRAM_SIZE	64		/* LBC SDRAM is 64MB */
189d9b94f28SJon Loeliger 
190d9b94f28SJon Loeliger /*
191d9b94f28SJon Loeliger  * Base Register 2 and Option Register 2 configure SDRAM.
1926d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
193d9b94f28SJon Loeliger  *
194d9b94f28SJon Loeliger  * For BR2, need:
195d9b94f28SJon Loeliger  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
196d9b94f28SJon Loeliger  *    port-size = 32-bits = BR2[19:20] = 11
197d9b94f28SJon Loeliger  *    no parity checking = BR2[21:22] = 00
198d9b94f28SJon Loeliger  *    SDRAM for MSEL = BR2[24:26] = 011
199d9b94f28SJon Loeliger  *    Valid = BR[31] = 1
200d9b94f28SJon Loeliger  *
201d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
202d9b94f28SJon Loeliger  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
203d9b94f28SJon Loeliger  *
2046d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
205d9b94f28SJon Loeliger  * FIXME: the top 17 bits of BR2.
206d9b94f28SJon Loeliger  */
207d9b94f28SJon Loeliger 
2086d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR2_PRELIM		0xf0001861
209d9b94f28SJon Loeliger 
210d9b94f28SJon Loeliger /*
2116d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
212d9b94f28SJon Loeliger  *
213d9b94f28SJon Loeliger  * For OR2, need:
214d9b94f28SJon Loeliger  *    64MB mask for AM, OR2[0:7] = 1111 1100
215d9b94f28SJon Loeliger  *		   XAM, OR2[17:18] = 11
216d9b94f28SJon Loeliger  *    9 columns OR2[19-21] = 010
217d9b94f28SJon Loeliger  *    13 rows	OR2[23-25] = 100
218d9b94f28SJon Loeliger  *    EAD set for extra time OR[31] = 1
219d9b94f28SJon Loeliger  *
220d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
221d9b94f28SJon Loeliger  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
222d9b94f28SJon Loeliger  */
223d9b94f28SJon Loeliger 
2246d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_OR2_PRELIM		0xfc006901
225d9b94f28SJon Loeliger 
2266d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LCRR		0x00030004	/* LB clock ratio reg */
2276d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LBCR		0x00000000	/* LB config reg */
2286d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSRT		0x20000000	/* LB sdram refresh timer */
2296d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_MRTPR		0x00000000	/* LB refresh timer prescal*/
230d9b94f28SJon Loeliger 
231d9b94f28SJon Loeliger /*
232d9b94f28SJon Loeliger  * LSDMR masks
233d9b94f28SJon Loeliger  */
2346d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_RFEN	(1 << (31 -  1))
2356d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_BSMA1516	(3 << (31 - 10))
2366d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_BSMA1617	(4 << (31 - 10))
2376d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_RFCR16	(7 << (31 - 16))
2386d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_PRETOACT7	(7 << (31 - 19))
2396d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_ACTTORW7	(7 << (31 - 22))
2406d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_ACTTORW6	(6 << (31 - 22))
2416d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_BL8	(1 << (31 - 23))
2426d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_WRC4	(0 << (31 - 27))
2436d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_CL3	(3 << (31 - 31))
244d9b94f28SJon Loeliger 
2456d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_OP_NORMAL	(0 << (31 - 4))
2466d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_OP_ARFRSH	(1 << (31 - 4))
2476d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_OP_SRFRSH	(2 << (31 - 4))
2486d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_OP_MRW	(3 << (31 - 4))
2496d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_OP_PRECH	(4 << (31 - 4))
2506d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_OP_PCHALL	(5 << (31 - 4))
2516d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_OP_ACTBNK	(6 << (31 - 4))
2526d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_OP_RWINV	(7 << (31 - 4))
253d9b94f28SJon Loeliger 
254d9b94f28SJon Loeliger /*
255d9b94f28SJon Loeliger  * Common settings for all Local Bus SDRAM commands.
256d9b94f28SJon Loeliger  * At run time, either BSMA1516 (for CPU 1.1)
257d9b94f28SJon Loeliger  *		    or BSMA1617 (for CPU 1.0) (old)
258d9b94f28SJon Loeliger  * is OR'ed in too.
259d9b94f28SJon Loeliger  */
2606d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSDMR_COMMON	( CONFIG_SYS_LBC_LSDMR_RFCR16		\
2616d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 				| CONFIG_SYS_LBC_LSDMR_PRETOACT7	\
2626d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 				| CONFIG_SYS_LBC_LSDMR_ACTTORW7	\
2636d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 				| CONFIG_SYS_LBC_LSDMR_BL8		\
2646d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 				| CONFIG_SYS_LBC_LSDMR_WRC4		\
2656d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 				| CONFIG_SYS_LBC_LSDMR_CL3		\
2666d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 				| CONFIG_SYS_LBC_LSDMR_RFEN		\
267d9b94f28SJon Loeliger 				)
268d9b94f28SJon Loeliger 
269d9b94f28SJon Loeliger /*
270d9b94f28SJon Loeliger  * The CADMUS registers are connected to CS3 on CDS.
271d9b94f28SJon Loeliger  * The new memory map places CADMUS at 0xf8000000.
272d9b94f28SJon Loeliger  *
273d9b94f28SJon Loeliger  * For BR3, need:
274d9b94f28SJon Loeliger  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
275d9b94f28SJon Loeliger  *    port-size = 8-bits  = BR[19:20] = 01
276d9b94f28SJon Loeliger  *    no parity checking  = BR[21:22] = 00
277d9b94f28SJon Loeliger  *    GPMC for MSEL	  = BR[24:26] = 000
278d9b94f28SJon Loeliger  *    Valid		  = BR[31]    = 1
279d9b94f28SJon Loeliger  *
280d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
281d9b94f28SJon Loeliger  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
282d9b94f28SJon Loeliger  *
283d9b94f28SJon Loeliger  * For OR3, need:
284d9b94f28SJon Loeliger  *    1 MB mask for AM,	  OR[0:16]  = 1111 1111 1111 0000 0
285d9b94f28SJon Loeliger  *    disable buffer ctrl OR[19]    = 0
286d9b94f28SJon Loeliger  *    CSNT		  OR[20]    = 1
287d9b94f28SJon Loeliger  *    ACS		  OR[21:22] = 11
288d9b94f28SJon Loeliger  *    XACS		  OR[23]    = 1
289d9b94f28SJon Loeliger  *    SCY 15 wait states  OR[24:27] = 1111	max is suboptimal but safe
290d9b94f28SJon Loeliger  *    SETA		  OR[28]    = 0
291d9b94f28SJon Loeliger  *    TRLX		  OR[29]    = 1
292d9b94f28SJon Loeliger  *    EHTR		  OR[30]    = 1
293d9b94f28SJon Loeliger  *    EAD extra time	  OR[31]    = 1
294d9b94f28SJon Loeliger  *
295d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
296d9b94f28SJon Loeliger  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
297d9b94f28SJon Loeliger  */
298d9b94f28SJon Loeliger 
29925eedb2cSJon Loeliger #define CONFIG_FSL_CADMUS
30025eedb2cSJon Loeliger 
301d9b94f28SJon Loeliger #define CADMUS_BASE_ADDR 0xf8000000
3026d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR3_PRELIM	 0xf8000801
3036d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_OR3_PRELIM	 0xfff00ff7
304d9b94f28SJon Loeliger 
3056d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_RAM_LOCK	1
3066d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_RAM_ADDR	0xe4010000	/* Initial RAM address */
3076d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_RAM_END	0x4000		/* End of used area in RAM */
308d9b94f28SJon Loeliger 
3096d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_L2_ADDR	0xf8f80000	/* relocate boot L2SRAM */
310f2cff6b1SEd Swarthout 
3116d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_GBL_DATA_SIZE	128		/* num bytes initial data */
3126d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_GBL_DATA_OFFSET	(CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
3136d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_SP_OFFSET	CONFIG_SYS_GBL_DATA_OFFSET
314d9b94f28SJon Loeliger 
3156d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MONITOR_LEN		(256 * 1024) /* Reserve 256 kB for Mon */
3166d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MALLOC_LEN		(128 * 1024)	/* Reserved for malloc */
317d9b94f28SJon Loeliger 
318d9b94f28SJon Loeliger /* Serial Port */
319d9b94f28SJon Loeliger #define CONFIG_CONS_INDEX	2
320d9b94f28SJon Loeliger #undef	CONFIG_SERIAL_SOFTWARE_FIFO
3216d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550
3226d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_SERIAL
3236d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_REG_SIZE	1
3246d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_CLK		get_bus_freq(0)
325d9b94f28SJon Loeliger 
3266d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BAUDRATE_TABLE \
327d9b94f28SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
328d9b94f28SJon Loeliger 
3296d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_COM1	(CONFIG_SYS_CCSRBAR+0x4500)
3306d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_COM2	(CONFIG_SYS_CCSRBAR+0x4600)
331d9b94f28SJon Loeliger 
332d9b94f28SJon Loeliger /* Use the HUSH parser */
3336d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_HUSH_PARSER
3346d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef	CONFIG_SYS_HUSH_PARSER
3356d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
336d9b94f28SJon Loeliger #endif
337d9b94f28SJon Loeliger 
33840d5fa35SMatthew McClintock /* pass open firmware flat tree */
339b90d2549SKumar Gala #define CONFIG_OF_LIBFDT		1
34040d5fa35SMatthew McClintock #define CONFIG_OF_BOARD_SETUP		1
341b90d2549SKumar Gala #define CONFIG_OF_STDOUT_VIA_ALIAS	1
34240d5fa35SMatthew McClintock 
3436d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_64BIT_VSPRINTF	1
3446d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_64BIT_STRTOUL	1
345e31d2c1eSJon Loeliger 
34620476726SJon Loeliger /*
34720476726SJon Loeliger  * I2C
34820476726SJon Loeliger  */
34920476726SJon Loeliger #define CONFIG_FSL_I2C		/* Use FSL common I2C driver */
350d9b94f28SJon Loeliger #define CONFIG_HARD_I2C		/* I2C with hardware support*/
351d9b94f28SJon Loeliger #undef	CONFIG_SOFT_I2C		/* I2C bit-banged */
3526d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_SPEED		400000	/* I2C speed and slave address */
3536d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_SLAVE		0x7F
3546d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_NOPROBES	{0x69}	/* Don't probe these addrs */
3556d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_OFFSET		0x3000
356d9b94f28SJon Loeliger 
357e8d18541STimur Tabi /* EEPROM */
358e8d18541STimur Tabi #define CONFIG_ID_EEPROM
3596d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_CCID
3606d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_ID_EEPROM
3616d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_ADDR     0x57
3626d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
363e8d18541STimur Tabi 
364d9b94f28SJon Loeliger /*
365d9b94f28SJon Loeliger  * General PCI
366362dd830SSergei Shtylyov  * Memory space is mapped 1-1, but I/O space must start from 0.
367d9b94f28SJon Loeliger  */
3686d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI_PHYS		0x80000000	/* 1G PCI TLB */
369f2cff6b1SEd Swarthout 
37010795f42SKumar Gala #define CONFIG_SYS_PCI1_MEM_BUS	0x80000000
37110795f42SKumar Gala #define CONFIG_SYS_PCI1_MEM_PHYS	CONFIG_SYS_PCI1_MEM_BUS
3726d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_MEM_SIZE	0x20000000	/* 512M */
373*5f91ef6aSKumar Gala #define CONFIG_SYS_PCI1_IO_BUS	0x00000000
3746d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_IO_PHYS	0xe2000000
3756d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_IO_SIZE	0x00100000	/* 1M */
376d9b94f28SJon Loeliger 
377f2cff6b1SEd Swarthout #ifdef CONFIG_PCI2
37810795f42SKumar Gala #define CONFIG_SYS_PCI2_MEM_BUS	0xa0000000
37910795f42SKumar Gala #define CONFIG_SYS_PCI2_MEM_PHYS	CONFIG_SYS_PCI2_MEM_BUS
3806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_MEM_SIZE	0x20000000	/* 512M */
381*5f91ef6aSKumar Gala #define CONFIG_SYS_PCI2_IO_BUS	0x00000000
3826d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_IO_PHYS	0xe2800000
3836d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_IO_SIZE	0x00100000	/* 1M */
384f2cff6b1SEd Swarthout #endif
385d9b94f28SJon Loeliger 
386f2cff6b1SEd Swarthout #ifdef CONFIG_PCIE1
38710795f42SKumar Gala #define CONFIG_SYS_PCIE1_MEM_BUS	0xa0000000
38810795f42SKumar Gala #define CONFIG_SYS_PCIE1_MEM_PHYS	CONFIG_SYS_PCIE1_MEM_BUS
3896d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_MEM_SIZE	0x20000000	/* 512M */
390*5f91ef6aSKumar Gala #define CONFIG_SYS_PCIE1_IO_BUS	0x00000000
3916d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_IO_PHYS	0xe3000000
3926d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_IO_SIZE	0x00100000	/*   1M */
393f2cff6b1SEd Swarthout #endif
39441fb7e0fSZang Roy-r61911 
395f2cff6b1SEd Swarthout #ifdef CONFIG_RIO
39641fb7e0fSZang Roy-r61911 /*
39741fb7e0fSZang Roy-r61911  * RapidIO MMU
39841fb7e0fSZang Roy-r61911  */
39910795f42SKumar Gala #define CONFIG_SYS_RIO_MEM_BUS	0xC0000000
4006d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_RIO_MEM_SIZE	0x20000000	/* 512M */
401f2cff6b1SEd Swarthout #endif
402d9b94f28SJon Loeliger 
4037f3f2bd2SRandy Vinson #ifdef CONFIG_LEGACY
4047f3f2bd2SRandy Vinson #define BRIDGE_ID 17
4057f3f2bd2SRandy Vinson #define VIA_ID 2
4067f3f2bd2SRandy Vinson #else
4077f3f2bd2SRandy Vinson #define BRIDGE_ID 28
4087f3f2bd2SRandy Vinson #define VIA_ID 4
4097f3f2bd2SRandy Vinson #endif
4107f3f2bd2SRandy Vinson 
411d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
412d9b94f28SJon Loeliger 
413d9b94f28SJon Loeliger #define CONFIG_NET_MULTI
414d9b94f28SJon Loeliger #define CONFIG_PCI_PNP			/* do pci plug-and-play */
415d9b94f28SJon Loeliger 
416d9b94f28SJon Loeliger #undef CONFIG_EEPRO100
417d9b94f28SJon Loeliger #undef CONFIG_TULIP
418d9b94f28SJon Loeliger 
419d9b94f28SJon Loeliger #undef CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
420f2cff6b1SEd Swarthout 
421d9b94f28SJon Loeliger #endif	/* CONFIG_PCI */
422d9b94f28SJon Loeliger 
423d9b94f28SJon Loeliger 
424d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
425d9b94f28SJon Loeliger 
426d9b94f28SJon Loeliger #ifndef CONFIG_NET_MULTI
427d9b94f28SJon Loeliger #define CONFIG_NET_MULTI	1
428d9b94f28SJon Loeliger #endif
429d9b94f28SJon Loeliger 
430d9b94f28SJon Loeliger #define CONFIG_MII		1	/* MII PHY management */
431255a3577SKim Phillips #define CONFIG_TSEC1	1
432255a3577SKim Phillips #define CONFIG_TSEC1_NAME	"eTSEC0"
433255a3577SKim Phillips #define CONFIG_TSEC2	1
434255a3577SKim Phillips #define CONFIG_TSEC2_NAME	"eTSEC1"
435255a3577SKim Phillips #define CONFIG_TSEC3	1
436255a3577SKim Phillips #define CONFIG_TSEC3_NAME	"eTSEC2"
437f2cff6b1SEd Swarthout #define CONFIG_TSEC4
438255a3577SKim Phillips #define CONFIG_TSEC4_NAME	"eTSEC3"
439d9b94f28SJon Loeliger #undef CONFIG_MPC85XX_FEC
440d9b94f28SJon Loeliger 
441d9b94f28SJon Loeliger #define TSEC1_PHY_ADDR		0
442d9b94f28SJon Loeliger #define TSEC2_PHY_ADDR		1
443d9b94f28SJon Loeliger #define TSEC3_PHY_ADDR		2
444d9b94f28SJon Loeliger #define TSEC4_PHY_ADDR		3
445d9b94f28SJon Loeliger 
446d9b94f28SJon Loeliger #define TSEC1_PHYIDX		0
447d9b94f28SJon Loeliger #define TSEC2_PHYIDX		0
448d9b94f28SJon Loeliger #define TSEC3_PHYIDX		0
449d9b94f28SJon Loeliger #define TSEC4_PHYIDX		0
4503a79013eSAndy Fleming #define TSEC1_FLAGS		TSEC_GIGABIT
4513a79013eSAndy Fleming #define TSEC2_FLAGS		TSEC_GIGABIT
4523a79013eSAndy Fleming #define TSEC3_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
4533a79013eSAndy Fleming #define TSEC4_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
454d9b94f28SJon Loeliger 
455d9b94f28SJon Loeliger /* Options are: eTSEC[0-3] */
456d9b94f28SJon Loeliger #define CONFIG_ETHPRIME		"eTSEC0"
457f2cff6b1SEd Swarthout #define CONFIG_PHY_GIGE		1	/* Include GbE speed/duplex detection */
458d9b94f28SJon Loeliger #endif	/* CONFIG_TSEC_ENET */
459d9b94f28SJon Loeliger 
460d9b94f28SJon Loeliger /*
461d9b94f28SJon Loeliger  * Environment
462d9b94f28SJon Loeliger  */
4635a1aceb0SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_IS_IN_FLASH	1
4646d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_ADDR		(CONFIG_SYS_MONITOR_BASE + 0x40000)
4650e8d1586SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_SECT_SIZE	0x40000	/* 256K(one sector) for env */
4660e8d1586SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_SIZE		0x2000
467d9b94f28SJon Loeliger 
468d9b94f28SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
4696d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
470d9b94f28SJon Loeliger 
4712835e518SJon Loeliger /*
472659e2f67SJon Loeliger  * BOOTP options
473659e2f67SJon Loeliger  */
474659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE
475659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTPATH
476659e2f67SJon Loeliger #define CONFIG_BOOTP_GATEWAY
477659e2f67SJon Loeliger #define CONFIG_BOOTP_HOSTNAME
478659e2f67SJon Loeliger 
479659e2f67SJon Loeliger 
480659e2f67SJon Loeliger /*
4812835e518SJon Loeliger  * Command line configuration.
4822835e518SJon Loeliger  */
4832835e518SJon Loeliger #include <config_cmd_default.h>
4842835e518SJon Loeliger 
4852835e518SJon Loeliger #define CONFIG_CMD_PING
4862835e518SJon Loeliger #define CONFIG_CMD_I2C
4872835e518SJon Loeliger #define CONFIG_CMD_MII
48882ac8c97SKumar Gala #define CONFIG_CMD_ELF
4891c9aa76bSKumar Gala #define CONFIG_CMD_IRQ
4901c9aa76bSKumar Gala #define CONFIG_CMD_SETEXPR
4912835e518SJon Loeliger 
492d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
4932835e518SJon Loeliger     #define CONFIG_CMD_PCI
494d9b94f28SJon Loeliger #endif
4952835e518SJon Loeliger 
496d9b94f28SJon Loeliger 
497d9b94f28SJon Loeliger #undef CONFIG_WATCHDOG			/* watchdog disabled */
498d9b94f28SJon Loeliger 
499d9b94f28SJon Loeliger /*
500d9b94f28SJon Loeliger  * Miscellaneous configurable options
501d9b94f28SJon Loeliger  */
5026d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LONGHELP			/* undef to save memory	*/
50322abb2d2SKumar Gala #define CONFIG_CMDLINE_EDITING		/* Command-line editing */
5046d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LOAD_ADDR	0x2000000	/* default load address */
5056d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PROMPT	"=> "		/* Monitor Command Prompt */
5062835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
5076d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CBSIZE	1024		/* Console I/O Buffer Size */
508d9b94f28SJon Loeliger #else
5096d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CBSIZE	256		/* Console I/O Buffer Size */
510d9b94f28SJon Loeliger #endif
5116d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
5126d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAXARGS	16		/* max number of command args */
5136d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BARGSIZE	CONFIG_SYS_CBSIZE	/* Boot Argument Buffer Size */
5146d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_HZ		1000		/* decrementer freq: 1ms ticks */
515d9b94f28SJon Loeliger 
516d9b94f28SJon Loeliger /*
517d9b94f28SJon Loeliger  * For booting Linux, the board info and command line data
518d9b94f28SJon Loeliger  * have to be in the first 8 MB of memory, since this is
519d9b94f28SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
520d9b94f28SJon Loeliger  */
5216d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BOOTMAPSZ	(8 << 20)	/* Initial Memory map for Linux*/
522d9b94f28SJon Loeliger 
523d9b94f28SJon Loeliger /*
524d9b94f28SJon Loeliger  * Internal Definitions
525d9b94f28SJon Loeliger  *
526d9b94f28SJon Loeliger  * Boot Flags
527d9b94f28SJon Loeliger  */
528d9b94f28SJon Loeliger #define BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH */
529d9b94f28SJon Loeliger #define BOOTFLAG_WARM	0x02		/* Software reboot */
530d9b94f28SJon Loeliger 
5312835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
532d9b94f28SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
533d9b94f28SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
534d9b94f28SJon Loeliger #endif
535d9b94f28SJon Loeliger 
536d9b94f28SJon Loeliger /*
537d9b94f28SJon Loeliger  * Environment Configuration
538d9b94f28SJon Loeliger  */
539d9b94f28SJon Loeliger 
540d9b94f28SJon Loeliger /* The mac addresses for all ethernet interface */
541d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
54210327dc5SAndy Fleming #define CONFIG_HAS_ETH0
543d9b94f28SJon Loeliger #define CONFIG_ETHADDR	 00:E0:0C:00:00:FD
544d9b94f28SJon Loeliger #define CONFIG_HAS_ETH1
545d9b94f28SJon Loeliger #define CONFIG_ETH1ADDR	 00:E0:0C:00:01:FD
546d9b94f28SJon Loeliger #define CONFIG_HAS_ETH2
547d9b94f28SJon Loeliger #define CONFIG_ETH2ADDR	 00:E0:0C:00:02:FD
54809f3e09eSAndy Fleming #define CONFIG_HAS_ETH3
54909f3e09eSAndy Fleming #define CONFIG_ETH3ADDR	 00:E0:0C:00:03:FD
550d9b94f28SJon Loeliger #endif
551d9b94f28SJon Loeliger 
552d9b94f28SJon Loeliger #define CONFIG_IPADDR	 192.168.1.253
553d9b94f28SJon Loeliger 
554d9b94f28SJon Loeliger #define CONFIG_HOSTNAME	 unknown
555d9b94f28SJon Loeliger #define CONFIG_ROOTPATH	 /nfsroot
556f2cff6b1SEd Swarthout #define CONFIG_BOOTFILE	8548cds/uImage.uboot
557f2cff6b1SEd Swarthout #define CONFIG_UBOOTPATH	8548cds/u-boot.bin	/* TFTP server */
558d9b94f28SJon Loeliger 
559d9b94f28SJon Loeliger #define CONFIG_SERVERIP	 192.168.1.1
560d9b94f28SJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1
561d9b94f28SJon Loeliger #define CONFIG_NETMASK	 255.255.255.0
562d9b94f28SJon Loeliger 
563f2cff6b1SEd Swarthout #define CONFIG_LOADADDR	1000000	/*default location for tftp and bootm*/
564d9b94f28SJon Loeliger 
565d9b94f28SJon Loeliger #define CONFIG_BOOTDELAY 10	/* -1 disables auto-boot */
566d9b94f28SJon Loeliger #undef	CONFIG_BOOTARGS		/* the boot command will set bootargs*/
567d9b94f28SJon Loeliger 
568d9b94f28SJon Loeliger #define CONFIG_BAUDRATE	115200
569d9b94f28SJon Loeliger 
570d9b94f28SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS				\
571d9b94f28SJon Loeliger  "netdev=eth0\0"						\
572f2cff6b1SEd Swarthout  "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"				\
573f2cff6b1SEd Swarthout  "tftpflash=tftpboot $loadaddr $uboot; "			\
574f2cff6b1SEd Swarthout 	"protect off " MK_STR(TEXT_BASE) " +$filesize; "	\
575f2cff6b1SEd Swarthout 	"erase " MK_STR(TEXT_BASE) " +$filesize; "		\
576f2cff6b1SEd Swarthout 	"cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; "	\
577f2cff6b1SEd Swarthout 	"protect on " MK_STR(TEXT_BASE) " +$filesize; "		\
578f2cff6b1SEd Swarthout 	"cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0"	\
579d9b94f28SJon Loeliger  "consoledev=ttyS1\0"				\
580f2cff6b1SEd Swarthout  "ramdiskaddr=2000000\0"			\
5816c543597SAndy Fleming  "ramdiskfile=ramdisk.uboot\0"			\
5824bf4abb8SEd Swarthout  "fdtaddr=c00000\0"				\
58322abb2d2SKumar Gala  "fdtfile=mpc8548cds.dtb\0"
584d9b94f28SJon Loeliger 
585d9b94f28SJon Loeliger #define CONFIG_NFSBOOTCOMMAND						\
586d9b94f28SJon Loeliger    "setenv bootargs root=/dev/nfs rw "					\
587d9b94f28SJon Loeliger       "nfsroot=$serverip:$rootpath "					\
588d9b94f28SJon Loeliger       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
589d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"			\
590d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"						\
5914bf4abb8SEd Swarthout    "tftp $fdtaddr $fdtfile;"						\
5924bf4abb8SEd Swarthout    "bootm $loadaddr - $fdtaddr"
5938272dc2fSAndy Fleming 
594d9b94f28SJon Loeliger 
595d9b94f28SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \
596d9b94f28SJon Loeliger    "setenv bootargs root=/dev/ram rw "					\
597d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"			\
598d9b94f28SJon Loeliger    "tftp $ramdiskaddr $ramdiskfile;"					\
599d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"						\
6004bf4abb8SEd Swarthout    "tftp $fdtaddr $fdtfile;"						\
6014bf4abb8SEd Swarthout    "bootm $loadaddr $ramdiskaddr $fdtaddr"
602d9b94f28SJon Loeliger 
603d9b94f28SJon Loeliger #define CONFIG_BOOTCOMMAND	CONFIG_NFSBOOTCOMMAND
604d9b94f28SJon Loeliger 
605d9b94f28SJon Loeliger #endif	/* __CONFIG_H */
606