xref: /rk3399_rockchip-uboot/include/configs/MPC8548CDS.h (revision 39b18c4f3e0b6d0dc00f4e68bad2da3766c85f09)
1d9b94f28SJon Loeliger /*
2d9b94f28SJon Loeliger  * Copyright 2004 Freescale Semiconductor.
3d9b94f28SJon Loeliger  *
4d9b94f28SJon Loeliger  * See file CREDITS for list of people who contributed to this
5d9b94f28SJon Loeliger  * project.
6d9b94f28SJon Loeliger  *
7d9b94f28SJon Loeliger  * This program is free software; you can redistribute it and/or
8d9b94f28SJon Loeliger  * modify it under the terms of the GNU General Public License as
9d9b94f28SJon Loeliger  * published by the Free Software Foundation; either version 2 of
10d9b94f28SJon Loeliger  * the License, or (at your option) any later version.
11d9b94f28SJon Loeliger  *
12d9b94f28SJon Loeliger  * This program is distributed in the hope that it will be useful,
13d9b94f28SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14d9b94f28SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.	 See the
15d9b94f28SJon Loeliger  * GNU General Public License for more details.
16d9b94f28SJon Loeliger  *
17d9b94f28SJon Loeliger  * You should have received a copy of the GNU General Public License
18d9b94f28SJon Loeliger  * along with this program; if not, write to the Free Software
19d9b94f28SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20d9b94f28SJon Loeliger  * MA 02111-1307 USA
21d9b94f28SJon Loeliger  */
22d9b94f28SJon Loeliger 
23d9b94f28SJon Loeliger /*
24d9b94f28SJon Loeliger  * mpc8548cds board configuration file
25d9b94f28SJon Loeliger  *
26d9b94f28SJon Loeliger  * Please refer to doc/README.mpc85xxcds for more info.
27d9b94f28SJon Loeliger  *
28d9b94f28SJon Loeliger  */
29d9b94f28SJon Loeliger #ifndef __CONFIG_H
30d9b94f28SJon Loeliger #define __CONFIG_H
31d9b94f28SJon Loeliger 
32d9b94f28SJon Loeliger /* High Level Configuration Options */
33d9b94f28SJon Loeliger #define CONFIG_BOOKE		1	/* BOOKE */
34d9b94f28SJon Loeliger #define CONFIG_E500		1	/* BOOKE e500 family */
35d9b94f28SJon Loeliger #define CONFIG_MPC85xx		1	/* MPC8540/60/55/41/48 */
36d9b94f28SJon Loeliger #define CONFIG_MPC8548		1	/* MPC8548 specific */
37d9b94f28SJon Loeliger #define CONFIG_MPC8548CDS	1	/* MPC8548CDS board specific */
38d9b94f28SJon Loeliger 
3941fb7e0fSZang Roy-r61911 #define CONFIG_PCI
40d9b94f28SJon Loeliger #define CONFIG_TSEC_ENET 		/* tsec ethernet support */
41d9b94f28SJon Loeliger #define CONFIG_ENV_OVERWRITE
42d9b94f28SJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD EEPROM for DDR setup*/
43d9b94f28SJon Loeliger #define CONFIG_DDR_DLL			/* possible DLL fix needed */
44*39b18c4fSebony.zhu@freescale.com #undef CONFIG_DDR_2T_TIMING		/* Sets the 2T timing bit */
45d9b94f28SJon Loeliger 
46d9b94f28SJon Loeliger #define CONFIG_DDR_ECC			/* only for ECC DDR module */
47d9b94f28SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
48d9b94f28SJon Loeliger #define CONFIG_MEM_INIT_VALUE		0xDeadBeef
49d9b94f28SJon Loeliger 
50d9b94f28SJon Loeliger 
51d9b94f28SJon Loeliger /*
52d9b94f28SJon Loeliger  * When initializing flash, if we cannot find the manufacturer ID,
53d9b94f28SJon Loeliger  * assume this is the AMD flash associated with the CDS board.
54d9b94f28SJon Loeliger  * This allows booting from a promjet.
55d9b94f28SJon Loeliger  */
56d9b94f28SJon Loeliger #define CONFIG_ASSUME_AMD_FLASH
57d9b94f28SJon Loeliger 
58d9b94f28SJon Loeliger #define MPC85xx_DDR_SDRAM_CLK_CNTL	/* 85xx has clock control reg */
59d9b94f28SJon Loeliger 
60d9b94f28SJon Loeliger #ifndef __ASSEMBLY__
61d9b94f28SJon Loeliger extern unsigned long get_clock_freq(void);
62d9b94f28SJon Loeliger #endif
63d9b94f28SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_clock_freq() /* sysclk for MPC85xx */
64d9b94f28SJon Loeliger 
65d9b94f28SJon Loeliger /*
66d9b94f28SJon Loeliger  * These can be toggled for performance analysis, otherwise use default.
67d9b94f28SJon Loeliger  */
68d9b94f28SJon Loeliger #define CONFIG_L2_CACHE		    	    /* toggle L2 cache 	*/
69d9b94f28SJon Loeliger #define CONFIG_BTB			    /* toggle branch predition */
70d9b94f28SJon Loeliger #define CONFIG_ADDR_STREAMING		    /* toggle addr streaming   */
71d9b94f28SJon Loeliger 
72d9b94f28SJon Loeliger /*
73d9b94f28SJon Loeliger  * Only possible on E500 Version 2 or newer cores.
74d9b94f28SJon Loeliger  */
75d9b94f28SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS	1
76d9b94f28SJon Loeliger 
77d9b94f28SJon Loeliger 
78d9b94f28SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F	1	/* Call board_pre_init */
79d9b94f28SJon Loeliger 
80d9b94f28SJon Loeliger #undef	CFG_DRAM_TEST			/* memory test, takes time */
81d9b94f28SJon Loeliger #define CFG_MEMTEST_START	0x00200000	/* memtest works on */
82d9b94f28SJon Loeliger #define CFG_MEMTEST_END		0x00400000
83d9b94f28SJon Loeliger 
84d9b94f28SJon Loeliger /*
85d9b94f28SJon Loeliger  * Base addresses -- Note these are effective addresses where the
86d9b94f28SJon Loeliger  * actual resources get mapped (not physical addresses)
87d9b94f28SJon Loeliger  */
88d9b94f28SJon Loeliger #define CFG_CCSRBAR_DEFAULT 	0xff700000	/* CCSRBAR Default */
89d9b94f28SJon Loeliger #define CFG_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
90d9b94f28SJon Loeliger #define CFG_IMMR		CFG_CCSRBAR	/* PQII uses CFG_IMMR */
91d9b94f28SJon Loeliger 
92d9b94f28SJon Loeliger /*
93d9b94f28SJon Loeliger  * DDR Setup
94d9b94f28SJon Loeliger  */
95d9b94f28SJon Loeliger #define CFG_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
96d9b94f28SJon Loeliger #define CFG_SDRAM_BASE		CFG_DDR_SDRAM_BASE
97d9b94f28SJon Loeliger 
98d9b94f28SJon Loeliger #define SPD_EEPROM_ADDRESS	0x51		/* DDR DIMM */
99d9b94f28SJon Loeliger 
100d9b94f28SJon Loeliger /*
101d9b94f28SJon Loeliger  * Make sure required options are set
102d9b94f28SJon Loeliger  */
103d9b94f28SJon Loeliger #ifndef CONFIG_SPD_EEPROM
104d9b94f28SJon Loeliger #error ("CONFIG_SPD_EEPROM is required")
105d9b94f28SJon Loeliger #endif
106d9b94f28SJon Loeliger 
107d9b94f28SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
108d9b94f28SJon Loeliger 
109d9b94f28SJon Loeliger 
110d9b94f28SJon Loeliger /*
111d9b94f28SJon Loeliger  * Local Bus Definitions
112d9b94f28SJon Loeliger  */
113d9b94f28SJon Loeliger 
114d9b94f28SJon Loeliger /*
115d9b94f28SJon Loeliger  * FLASH on the Local Bus
116d9b94f28SJon Loeliger  * Two banks, 8M each, using the CFI driver.
117d9b94f28SJon Loeliger  * Boot from BR0/OR0 bank at 0xff00_0000
118d9b94f28SJon Loeliger  * Alternate BR1/OR1 bank at 0xff80_0000
119d9b94f28SJon Loeliger  *
120d9b94f28SJon Loeliger  * BR0, BR1:
121d9b94f28SJon Loeliger  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
122d9b94f28SJon Loeliger  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
123d9b94f28SJon Loeliger  *    Port Size = 16 bits = BRx[19:20] = 10
124d9b94f28SJon Loeliger  *    Use GPCM = BRx[24:26] = 000
125d9b94f28SJon Loeliger  *    Valid = BRx[31] = 1
126d9b94f28SJon Loeliger  *
127d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
128d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
129d9b94f28SJon Loeliger  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
130d9b94f28SJon Loeliger  *
131d9b94f28SJon Loeliger  * OR0, OR1:
132d9b94f28SJon Loeliger  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
133d9b94f28SJon Loeliger  *    Reserved ORx[17:18] = 11, confusion here?
134d9b94f28SJon Loeliger  *    CSNT = ORx[20] = 1
135d9b94f28SJon Loeliger  *    ACS = half cycle delay = ORx[21:22] = 11
136d9b94f28SJon Loeliger  *    SCY = 6 = ORx[24:27] = 0110
137d9b94f28SJon Loeliger  *    TRLX = use relaxed timing = ORx[29] = 1
138d9b94f28SJon Loeliger  *    EAD = use external address latch delay = OR[31] = 1
139d9b94f28SJon Loeliger  *
140d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
141d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
142d9b94f28SJon Loeliger  */
143d9b94f28SJon Loeliger 
144d9b94f28SJon Loeliger #define CFG_FLASH_BASE		0xff000000	/* start of FLASH 8M */
145d9b94f28SJon Loeliger 
146d9b94f28SJon Loeliger #define CFG_BR0_PRELIM		0xff801001
147d9b94f28SJon Loeliger #define CFG_BR1_PRELIM		0xff001001
148d9b94f28SJon Loeliger 
149d9b94f28SJon Loeliger #define	CFG_OR0_PRELIM		0xff806e65
150d9b94f28SJon Loeliger #define	CFG_OR1_PRELIM		0xff806e65
151d9b94f28SJon Loeliger 
152d9b94f28SJon Loeliger #define CFG_FLASH_BANKS_LIST	{0xff800000, CFG_FLASH_BASE}
153d9b94f28SJon Loeliger #define CFG_MAX_FLASH_BANKS	2		/* number of banks */
154d9b94f28SJon Loeliger #define CFG_MAX_FLASH_SECT	128		/* sectors per device */
155d9b94f28SJon Loeliger #undef	CFG_FLASH_CHECKSUM
156d9b94f28SJon Loeliger #define CFG_FLASH_ERASE_TOUT	60000	/* Flash Erase Timeout (ms) */
157d9b94f28SJon Loeliger #define CFG_FLASH_WRITE_TOUT	500	/* Flash Write Timeout (ms) */
158d9b94f28SJon Loeliger 
159d9b94f28SJon Loeliger #define CFG_MONITOR_BASE    	TEXT_BASE	/* start of monitor */
160d9b94f28SJon Loeliger 
161d9b94f28SJon Loeliger #define CFG_FLASH_CFI_DRIVER
162d9b94f28SJon Loeliger #define CFG_FLASH_CFI
163d9b94f28SJon Loeliger #define CFG_FLASH_EMPTY_INFO
164d9b94f28SJon Loeliger 
165d9b94f28SJon Loeliger 
166d9b94f28SJon Loeliger /*
167d9b94f28SJon Loeliger  * SDRAM on the Local Bus
168d9b94f28SJon Loeliger  */
169d9b94f28SJon Loeliger #define CFG_LBC_SDRAM_BASE	0xf0000000	/* Localbus SDRAM */
170d9b94f28SJon Loeliger #define CFG_LBC_SDRAM_SIZE	64		/* LBC SDRAM is 64MB */
171d9b94f28SJon Loeliger 
172d9b94f28SJon Loeliger /*
173d9b94f28SJon Loeliger  * Base Register 2 and Option Register 2 configure SDRAM.
174d9b94f28SJon Loeliger  * The SDRAM base address, CFG_LBC_SDRAM_BASE, is 0xf0000000.
175d9b94f28SJon Loeliger  *
176d9b94f28SJon Loeliger  * For BR2, need:
177d9b94f28SJon Loeliger  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
178d9b94f28SJon Loeliger  *    port-size = 32-bits = BR2[19:20] = 11
179d9b94f28SJon Loeliger  *    no parity checking = BR2[21:22] = 00
180d9b94f28SJon Loeliger  *    SDRAM for MSEL = BR2[24:26] = 011
181d9b94f28SJon Loeliger  *    Valid = BR[31] = 1
182d9b94f28SJon Loeliger  *
183d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
184d9b94f28SJon Loeliger  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
185d9b94f28SJon Loeliger  *
186d9b94f28SJon Loeliger  * FIXME: CFG_LBC_SDRAM_BASE should be masked and OR'ed into
187d9b94f28SJon Loeliger  * FIXME: the top 17 bits of BR2.
188d9b94f28SJon Loeliger  */
189d9b94f28SJon Loeliger 
190d9b94f28SJon Loeliger #define CFG_BR2_PRELIM          0xf0001861
191d9b94f28SJon Loeliger 
192d9b94f28SJon Loeliger /*
193d9b94f28SJon Loeliger  * The SDRAM size in MB, CFG_LBC_SDRAM_SIZE, is 64.
194d9b94f28SJon Loeliger  *
195d9b94f28SJon Loeliger  * For OR2, need:
196d9b94f28SJon Loeliger  *    64MB mask for AM, OR2[0:7] = 1111 1100
197d9b94f28SJon Loeliger  *		   XAM, OR2[17:18] = 11
198d9b94f28SJon Loeliger  *    9 columns OR2[19-21] = 010
199d9b94f28SJon Loeliger  *    13 rows   OR2[23-25] = 100
200d9b94f28SJon Loeliger  *    EAD set for extra time OR[31] = 1
201d9b94f28SJon Loeliger  *
202d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
203d9b94f28SJon Loeliger  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
204d9b94f28SJon Loeliger  */
205d9b94f28SJon Loeliger 
206d9b94f28SJon Loeliger #define CFG_OR2_PRELIM		0xfc006901
207d9b94f28SJon Loeliger 
208d9b94f28SJon Loeliger #define CFG_LBC_LCRR		0x00030004    /* LB clock ratio reg */
209d9b94f28SJon Loeliger #define CFG_LBC_LBCR		0x00000000    /* LB config reg */
210d9b94f28SJon Loeliger #define CFG_LBC_LSRT		0x20000000  /* LB sdram refresh timer */
211d9b94f28SJon Loeliger #define CFG_LBC_MRTPR		0x00000000  /* LB refresh timer prescal*/
212d9b94f28SJon Loeliger 
213d9b94f28SJon Loeliger /*
214d9b94f28SJon Loeliger  * LSDMR masks
215d9b94f28SJon Loeliger  */
216d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_RFEN	(1 << (31 -  1))
217d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BSMA1516	(3 << (31 - 10))
218d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BSMA1617	(4 << (31 - 10))
219d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_RFCR16	(7 << (31 - 16))
220d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_PRETOACT7	(7 << (31 - 19))
221d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_ACTTORW7	(7 << (31 - 22))
222d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_ACTTORW6	(6 << (31 - 22))
223d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BL8	(1 << (31 - 23))
224d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_WRC4	(0 << (31 - 27))
225d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_CL3	(3 << (31 - 31))
226d9b94f28SJon Loeliger 
227d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_NORMAL	(0 << (31 - 4))
228d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_ARFRSH	(1 << (31 - 4))
229d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_SRFRSH	(2 << (31 - 4))
230d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_MRW	(3 << (31 - 4))
231d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_PRECH	(4 << (31 - 4))
232d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_PCHALL	(5 << (31 - 4))
233d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_ACTBNK	(6 << (31 - 4))
234d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_RWINV	(7 << (31 - 4))
235d9b94f28SJon Loeliger 
236d9b94f28SJon Loeliger /*
237d9b94f28SJon Loeliger  * Common settings for all Local Bus SDRAM commands.
238d9b94f28SJon Loeliger  * At run time, either BSMA1516 (for CPU 1.1)
239d9b94f28SJon Loeliger  *                  or BSMA1617 (for CPU 1.0) (old)
240d9b94f28SJon Loeliger  * is OR'ed in too.
241d9b94f28SJon Loeliger  */
242d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_COMMON	( CFG_LBC_LSDMR_RFCR16		\
243d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_PRETOACT7	\
244d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_ACTTORW7	\
245d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_BL8		\
246d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_WRC4		\
247d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_CL3		\
248d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_RFEN		\
249d9b94f28SJon Loeliger 				)
250d9b94f28SJon Loeliger 
251d9b94f28SJon Loeliger /*
252d9b94f28SJon Loeliger  * The CADMUS registers are connected to CS3 on CDS.
253d9b94f28SJon Loeliger  * The new memory map places CADMUS at 0xf8000000.
254d9b94f28SJon Loeliger  *
255d9b94f28SJon Loeliger  * For BR3, need:
256d9b94f28SJon Loeliger  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
257d9b94f28SJon Loeliger  *    port-size = 8-bits  = BR[19:20] = 01
258d9b94f28SJon Loeliger  *    no parity checking  = BR[21:22] = 00
259d9b94f28SJon Loeliger  *    GPMC for MSEL       = BR[24:26] = 000
260d9b94f28SJon Loeliger  *    Valid               = BR[31]    = 1
261d9b94f28SJon Loeliger  *
262d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
263d9b94f28SJon Loeliger  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
264d9b94f28SJon Loeliger  *
265d9b94f28SJon Loeliger  * For OR3, need:
266d9b94f28SJon Loeliger  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
267d9b94f28SJon Loeliger  *    disable buffer ctrl OR[19]    = 0
268d9b94f28SJon Loeliger  *    CSNT                OR[20]    = 1
269d9b94f28SJon Loeliger  *    ACS                 OR[21:22] = 11
270d9b94f28SJon Loeliger  *    XACS                OR[23]    = 1
271d9b94f28SJon Loeliger  *    SCY 15 wait states  OR[24:27] = 1111	max is suboptimal but safe
272d9b94f28SJon Loeliger  *    SETA                OR[28]    = 0
273d9b94f28SJon Loeliger  *    TRLX                OR[29]    = 1
274d9b94f28SJon Loeliger  *    EHTR                OR[30]    = 1
275d9b94f28SJon Loeliger  *    EAD extra time      OR[31]    = 1
276d9b94f28SJon Loeliger  *
277d9b94f28SJon Loeliger  * 0    4    8    12   16   20   24   28
278d9b94f28SJon Loeliger  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
279d9b94f28SJon Loeliger  */
280d9b94f28SJon Loeliger 
281d9b94f28SJon Loeliger #define CADMUS_BASE_ADDR 0xf8000000
282d9b94f28SJon Loeliger #define CFG_BR3_PRELIM   0xf8000801
283d9b94f28SJon Loeliger #define CFG_OR3_PRELIM   0xfff00ff7
284d9b94f28SJon Loeliger 
285d9b94f28SJon Loeliger #define CONFIG_L1_INIT_RAM
286d9b94f28SJon Loeliger #define CFG_INIT_RAM_LOCK 	1
287d9b94f28SJon Loeliger #define CFG_INIT_RAM_ADDR	0xe4010000	/* Initial RAM address */
288d9b94f28SJon Loeliger #define CFG_INIT_RAM_END    	0x4000	    /* End of used area in RAM */
289d9b94f28SJon Loeliger 
290d9b94f28SJon Loeliger #define CFG_GBL_DATA_SIZE  	128	    /* num bytes initial data */
291d9b94f28SJon Loeliger #define CFG_GBL_DATA_OFFSET	(CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
292d9b94f28SJon Loeliger #define CFG_INIT_SP_OFFSET	CFG_GBL_DATA_OFFSET
293d9b94f28SJon Loeliger 
294d9b94f28SJon Loeliger #define CFG_MONITOR_LEN	    	(256 * 1024) /* Reserve 256 kB for Mon */
295d9b94f28SJon Loeliger #define CFG_MALLOC_LEN	    	(128 * 1024)	/* Reserved for malloc */
296d9b94f28SJon Loeliger 
297d9b94f28SJon Loeliger /* Serial Port */
298d9b94f28SJon Loeliger #define CONFIG_CONS_INDEX     2
299d9b94f28SJon Loeliger #undef	CONFIG_SERIAL_SOFTWARE_FIFO
300d9b94f28SJon Loeliger #define CFG_NS16550
301d9b94f28SJon Loeliger #define CFG_NS16550_SERIAL
302d9b94f28SJon Loeliger #define CFG_NS16550_REG_SIZE    1
303d9b94f28SJon Loeliger #define CFG_NS16550_CLK		get_bus_freq(0)
304d9b94f28SJon Loeliger 
305d9b94f28SJon Loeliger #define CFG_BAUDRATE_TABLE  \
306d9b94f28SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
307d9b94f28SJon Loeliger 
308d9b94f28SJon Loeliger #define CFG_NS16550_COM1        (CFG_CCSRBAR+0x4500)
309d9b94f28SJon Loeliger #define CFG_NS16550_COM2        (CFG_CCSRBAR+0x4600)
310d9b94f28SJon Loeliger 
311d9b94f28SJon Loeliger /* Use the HUSH parser */
312d9b94f28SJon Loeliger #define CFG_HUSH_PARSER
313d9b94f28SJon Loeliger #ifdef  CFG_HUSH_PARSER
314d9b94f28SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> "
315d9b94f28SJon Loeliger #endif
316d9b94f28SJon Loeliger 
31740d5fa35SMatthew McClintock /* pass open firmware flat tree */
31840d5fa35SMatthew McClintock #define CONFIG_OF_FLAT_TREE	1
31940d5fa35SMatthew McClintock #define CONFIG_OF_BOARD_SETUP	1
32040d5fa35SMatthew McClintock 
32140d5fa35SMatthew McClintock /* maximum size of the flat tree (8K) */
32240d5fa35SMatthew McClintock #define OF_FLAT_TREE_MAX_SIZE	8192
32340d5fa35SMatthew McClintock 
32440d5fa35SMatthew McClintock #define OF_CPU			"PowerPC,8548@0"
32540d5fa35SMatthew McClintock #define OF_SOC			"soc8548@e0000000"
32640d5fa35SMatthew McClintock #define OF_TBCLK		(bd->bi_busfreq / 8)
327cbfc7ce7SMatthew McClintock #define OF_STDOUT_PATH		"/soc8548@e0000000/serial@4600"
32840d5fa35SMatthew McClintock 
32920476726SJon Loeliger /*
33020476726SJon Loeliger  * I2C
33120476726SJon Loeliger  */
33220476726SJon Loeliger #define CONFIG_FSL_I2C		/* Use FSL common I2C driver */
333d9b94f28SJon Loeliger #define CONFIG_HARD_I2C		/* I2C with hardware support*/
334d9b94f28SJon Loeliger #undef	CONFIG_SOFT_I2C			/* I2C bit-banged */
335d9b94f28SJon Loeliger #define CFG_I2C_SPEED		400000	/* I2C speed and slave address */
336d9b94f28SJon Loeliger #define CFG_I2C_EEPROM_ADDR	0x57
337d9b94f28SJon Loeliger #define CFG_I2C_SLAVE		0x7F
338d9b94f28SJon Loeliger #define CFG_I2C_NOPROBES        {0x69}	/* Don't probe these addrs */
33920476726SJon Loeliger #define CFG_I2C_OFFSET		0x3000
340d9b94f28SJon Loeliger 
341d9b94f28SJon Loeliger /*
342d9b94f28SJon Loeliger  * General PCI
343d9b94f28SJon Loeliger  * Addresses are mapped 1-1.
344d9b94f28SJon Loeliger  */
345d9b94f28SJon Loeliger #define CFG_PCI1_MEM_BASE	0x80000000
346d9b94f28SJon Loeliger #define CFG_PCI1_MEM_PHYS	CFG_PCI1_MEM_BASE
34741fb7e0fSZang Roy-r61911 #define CFG_PCI1_MEM_SIZE	0x10000000	/* 256M */
348cbfc7ce7SMatthew McClintock #define CFG_PCI1_IO_BASE	0x00000000
349cbfc7ce7SMatthew McClintock #define CFG_PCI1_IO_PHYS	0xe2000000
35041fb7e0fSZang Roy-r61911 #define CFG_PCI1_IO_SIZE	0x00800000	/* 8M */
351d9b94f28SJon Loeliger 
35241fb7e0fSZang Roy-r61911 #define CFG_PCI2_MEM_BASE	0x90000000
353d9b94f28SJon Loeliger #define CFG_PCI2_MEM_PHYS	CFG_PCI2_MEM_BASE
35441fb7e0fSZang Roy-r61911 #define CFG_PCI2_MEM_SIZE	0x10000000	/* 256M */
35541fb7e0fSZang Roy-r61911 #define CFG_PCI2_IO_BASE	0xe2800000
35641fb7e0fSZang Roy-r61911 #define CFG_PCI2_IO_PHYS	0xe2800000
35741fb7e0fSZang Roy-r61911 #define CFG_PCI2_IO_SIZE	0x00800000	/* 8M */
358d9b94f28SJon Loeliger 
35941fb7e0fSZang Roy-r61911 #define CFG_PEX_MEM_BASE	0xa0000000
36041fb7e0fSZang Roy-r61911 #define CFG_PEX_MEM_PHYS	CFG_PEX_MEM_BASE
36141fb7e0fSZang Roy-r61911 #define CFG_PEX_MEM_SIZE	0x20000000	/* 512M */
36241fb7e0fSZang Roy-r61911 #define CFG_PEX_IO_BASE		0xe3000000
36341fb7e0fSZang Roy-r61911 #define CFG_PEX_IO_PHYS		CFG_PEX_IO_BASE
36441fb7e0fSZang Roy-r61911 #define CFG_PEX_IO_SIZE		0x1000000	/* 16M */
36541fb7e0fSZang Roy-r61911 
36641fb7e0fSZang Roy-r61911 /*
36741fb7e0fSZang Roy-r61911  * RapidIO MMU
36841fb7e0fSZang Roy-r61911  */
36941fb7e0fSZang Roy-r61911 #define CFG_RIO_MEM_BASE	0xC0000000
37041fb7e0fSZang Roy-r61911 #define CFG_RIO_MEM_SIZE	0x20000000	/* 512M */
371d9b94f28SJon Loeliger 
372d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
373d9b94f28SJon Loeliger 
374d9b94f28SJon Loeliger #define CONFIG_NET_MULTI
375d9b94f28SJon Loeliger #define CONFIG_PCI_PNP	               	/* do pci plug-and-play */
376cbfc7ce7SMatthew McClintock #define CONFIG_85XX_PCI2
377d9b94f28SJon Loeliger 
378d9b94f28SJon Loeliger #undef CONFIG_EEPRO100
379d9b94f28SJon Loeliger #undef CONFIG_TULIP
380d9b94f28SJon Loeliger 
381d9b94f28SJon Loeliger #undef CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
382d9b94f28SJon Loeliger #define CFG_PCI_SUBSYS_VENDORID 0x1057  /* Motorola */
383d9b94f28SJon Loeliger 
384d9b94f28SJon Loeliger #endif	/* CONFIG_PCI */
385d9b94f28SJon Loeliger 
386d9b94f28SJon Loeliger 
387d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
388d9b94f28SJon Loeliger 
389d9b94f28SJon Loeliger #ifndef CONFIG_NET_MULTI
390d9b94f28SJon Loeliger #define CONFIG_NET_MULTI 	1
391d9b94f28SJon Loeliger #endif
392d9b94f28SJon Loeliger 
393d9b94f28SJon Loeliger #define CONFIG_MII		1	/* MII PHY management */
394d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC1	1
395d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC1_NAME	"eTSEC0"
396d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC2	1
397d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC2_NAME	"eTSEC1"
398d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC3	1
399d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC3_NAME	"eTSEC2"
400cbfc7ce7SMatthew McClintock #undef CONFIG_MPC85XX_TSEC4
401d9b94f28SJon Loeliger #define CONFIG_MPC85XX_TSEC4_NAME	"eTSEC3"
402d9b94f28SJon Loeliger #undef CONFIG_MPC85XX_FEC
403d9b94f28SJon Loeliger 
404d9b94f28SJon Loeliger #define TSEC1_PHY_ADDR		0
405d9b94f28SJon Loeliger #define TSEC2_PHY_ADDR		1
406d9b94f28SJon Loeliger #define TSEC3_PHY_ADDR		2
407d9b94f28SJon Loeliger #define TSEC4_PHY_ADDR		3
408d9b94f28SJon Loeliger 
409d9b94f28SJon Loeliger #define TSEC1_PHYIDX		0
410d9b94f28SJon Loeliger #define TSEC2_PHYIDX		0
411d9b94f28SJon Loeliger #define TSEC3_PHYIDX		0
412d9b94f28SJon Loeliger #define TSEC4_PHYIDX		0
413d9b94f28SJon Loeliger 
414d9b94f28SJon Loeliger /* Options are: eTSEC[0-3] */
415d9b94f28SJon Loeliger #define CONFIG_ETHPRIME		"eTSEC0"
416d9b94f28SJon Loeliger 
417d9b94f28SJon Loeliger #endif	/* CONFIG_TSEC_ENET */
418d9b94f28SJon Loeliger 
419d9b94f28SJon Loeliger /*
420d9b94f28SJon Loeliger  * Environment
421d9b94f28SJon Loeliger  */
422d9b94f28SJon Loeliger #define CFG_ENV_IS_IN_FLASH	1
423d9b94f28SJon Loeliger #define CFG_ENV_ADDR		(CFG_MONITOR_BASE + 0x40000)
424d9b94f28SJon Loeliger #define CFG_ENV_SECT_SIZE	0x40000	/* 256K(one sector) for env */
425d9b94f28SJon Loeliger #define CFG_ENV_SIZE		0x2000
426d9b94f28SJon Loeliger 
427d9b94f28SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
428d9b94f28SJon Loeliger #define CFG_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
429d9b94f28SJon Loeliger 
430d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
431d9b94f28SJon Loeliger #define  CONFIG_COMMANDS	(CONFIG_CMD_DFL \
432d9b94f28SJon Loeliger 				| CFG_CMD_PCI \
433d9b94f28SJon Loeliger 				| CFG_CMD_PING \
434d9b94f28SJon Loeliger 				| CFG_CMD_I2C \
435d9b94f28SJon Loeliger 				| CFG_CMD_MII)
436d9b94f28SJon Loeliger #else
437d9b94f28SJon Loeliger #define  CONFIG_COMMANDS	(CONFIG_CMD_DFL \
438d9b94f28SJon Loeliger 				| CFG_CMD_PING \
439d9b94f28SJon Loeliger 				| CFG_CMD_I2C \
440d9b94f28SJon Loeliger 				| CFG_CMD_MII)
441d9b94f28SJon Loeliger #endif
442d9b94f28SJon Loeliger #include <cmd_confdefs.h>
443d9b94f28SJon Loeliger 
444d9b94f28SJon Loeliger #undef CONFIG_WATCHDOG			/* watchdog disabled */
445d9b94f28SJon Loeliger 
446d9b94f28SJon Loeliger /*
447d9b94f28SJon Loeliger  * Miscellaneous configurable options
448d9b94f28SJon Loeliger  */
449d9b94f28SJon Loeliger #define CFG_LONGHELP			/* undef to save memory	*/
450d9b94f28SJon Loeliger #define CFG_LOAD_ADDR	0x2000000	/* default load address */
451d9b94f28SJon Loeliger #define CFG_PROMPT	"=> "		/* Monitor Command Prompt */
452d9b94f28SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
453d9b94f28SJon Loeliger #define CFG_CBSIZE	1024		/* Console I/O Buffer Size */
454d9b94f28SJon Loeliger #else
455d9b94f28SJon Loeliger #define CFG_CBSIZE	256		/* Console I/O Buffer Size */
456d9b94f28SJon Loeliger #endif
457d9b94f28SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
458d9b94f28SJon Loeliger #define CFG_MAXARGS	16		/* max number of command args */
459d9b94f28SJon Loeliger #define CFG_BARGSIZE	CFG_CBSIZE	/* Boot Argument Buffer Size */
460d9b94f28SJon Loeliger #define CFG_HZ		1000		/* decrementer freq: 1ms ticks */
461d9b94f28SJon Loeliger 
462d9b94f28SJon Loeliger /*
463d9b94f28SJon Loeliger  * For booting Linux, the board info and command line data
464d9b94f28SJon Loeliger  * have to be in the first 8 MB of memory, since this is
465d9b94f28SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
466d9b94f28SJon Loeliger  */
467d9b94f28SJon Loeliger #define CFG_BOOTMAPSZ	(8 << 20) 	/* Initial Memory map for Linux*/
468d9b94f28SJon Loeliger 
469d9b94f28SJon Loeliger /* Cache Configuration */
470d9b94f28SJon Loeliger #define CFG_DCACHE_SIZE	32768
471d9b94f28SJon Loeliger #define CFG_CACHELINE_SIZE	32
472d9b94f28SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
473d9b94f28SJon Loeliger #define CFG_CACHELINE_SHIFT	5	/*log base 2 of the above value*/
474d9b94f28SJon Loeliger #endif
475d9b94f28SJon Loeliger 
476d9b94f28SJon Loeliger /*
477d9b94f28SJon Loeliger  * Internal Definitions
478d9b94f28SJon Loeliger  *
479d9b94f28SJon Loeliger  * Boot Flags
480d9b94f28SJon Loeliger  */
481d9b94f28SJon Loeliger #define BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH */
482d9b94f28SJon Loeliger #define BOOTFLAG_WARM	0x02		/* Software reboot */
483d9b94f28SJon Loeliger 
484d9b94f28SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
485d9b94f28SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
486d9b94f28SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
487d9b94f28SJon Loeliger #endif
488d9b94f28SJon Loeliger 
489d9b94f28SJon Loeliger /*
490d9b94f28SJon Loeliger  * Environment Configuration
491d9b94f28SJon Loeliger  */
492d9b94f28SJon Loeliger 
493d9b94f28SJon Loeliger /* The mac addresses for all ethernet interface */
494d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
495d9b94f28SJon Loeliger #define CONFIG_ETHADDR   00:E0:0C:00:00:FD
496d9b94f28SJon Loeliger #define CONFIG_HAS_ETH1
497d9b94f28SJon Loeliger #define CONFIG_ETH1ADDR  00:E0:0C:00:01:FD
498d9b94f28SJon Loeliger #define CONFIG_HAS_ETH2
499d9b94f28SJon Loeliger #define CONFIG_ETH2ADDR  00:E0:0C:00:02:FD
50009f3e09eSAndy Fleming #define CONFIG_HAS_ETH3
50109f3e09eSAndy Fleming #define CONFIG_ETH3ADDR  00:E0:0C:00:03:FD
502d9b94f28SJon Loeliger #endif
503d9b94f28SJon Loeliger 
504d9b94f28SJon Loeliger #define CONFIG_IPADDR    192.168.1.253
505d9b94f28SJon Loeliger 
506d9b94f28SJon Loeliger #define CONFIG_HOSTNAME  unknown
507d9b94f28SJon Loeliger #define CONFIG_ROOTPATH  /nfsroot
508d9b94f28SJon Loeliger #define CONFIG_BOOTFILE  your.uImage
509d9b94f28SJon Loeliger 
510d9b94f28SJon Loeliger #define CONFIG_SERVERIP  192.168.1.1
511d9b94f28SJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1
512d9b94f28SJon Loeliger #define CONFIG_NETMASK   255.255.255.0
513d9b94f28SJon Loeliger 
514d9b94f28SJon Loeliger #define CONFIG_LOADADDR  200000   /*default location for tftp and bootm*/
515d9b94f28SJon Loeliger 
516d9b94f28SJon Loeliger #define CONFIG_BOOTDELAY 10       /* -1 disables auto-boot */
517d9b94f28SJon Loeliger #undef  CONFIG_BOOTARGS           /* the boot command will set bootargs*/
518d9b94f28SJon Loeliger 
519d9b94f28SJon Loeliger #define CONFIG_BAUDRATE	115200
520d9b94f28SJon Loeliger 
521d9b94f28SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS				        \
522d9b94f28SJon Loeliger    "netdev=eth0\0"                                                      \
523d9b94f28SJon Loeliger    "consoledev=ttyS1\0"                                                 \
5248272dc2fSAndy Fleming    "ramdiskaddr=600000\0"                                               \
5258272dc2fSAndy Fleming    "ramdiskfile=your.ramdisk.u-boot\0"					\
5268272dc2fSAndy Fleming    "fdtaddr=400000\0"							\
5278272dc2fSAndy Fleming    "fdtfile=your.fdt.dtb\0"
5288272dc2fSAndy Fleming 
529d9b94f28SJon Loeliger 
530d9b94f28SJon Loeliger #define CONFIG_NFSBOOTCOMMAND	                                        \
531d9b94f28SJon Loeliger    "setenv bootargs root=/dev/nfs rw "                                  \
532d9b94f28SJon Loeliger       "nfsroot=$serverip:$rootpath "                                    \
533d9b94f28SJon Loeliger       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
534d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"                     \
535d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"                                          \
5368272dc2fSAndy Fleming    "tftp $fdtaddr $fdtfile;"						\
5378272dc2fSAndy Fleming    "bootm $loadaddr - $fdtaddr"
5388272dc2fSAndy Fleming 
539d9b94f28SJon Loeliger 
540d9b94f28SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \
541d9b94f28SJon Loeliger    "setenv bootargs root=/dev/ram rw "                                  \
542d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"                     \
543d9b94f28SJon Loeliger    "tftp $ramdiskaddr $ramdiskfile;"                                    \
544d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"                                          \
545d9b94f28SJon Loeliger    "bootm $loadaddr $ramdiskaddr"
546d9b94f28SJon Loeliger 
547d9b94f28SJon Loeliger #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
548d9b94f28SJon Loeliger 
549d9b94f28SJon Loeliger #endif	/* __CONFIG_H */
550