1d9b94f28SJon Loeliger /* 2f2cff6b1SEd Swarthout * Copyright 2004, 2007 Freescale Semiconductor. 3d9b94f28SJon Loeliger * 4d9b94f28SJon Loeliger * See file CREDITS for list of people who contributed to this 5d9b94f28SJon Loeliger * project. 6d9b94f28SJon Loeliger * 7d9b94f28SJon Loeliger * This program is free software; you can redistribute it and/or 8d9b94f28SJon Loeliger * modify it under the terms of the GNU General Public License as 9d9b94f28SJon Loeliger * published by the Free Software Foundation; either version 2 of 10d9b94f28SJon Loeliger * the License, or (at your option) any later version. 11d9b94f28SJon Loeliger * 12d9b94f28SJon Loeliger * This program is distributed in the hope that it will be useful, 13d9b94f28SJon Loeliger * but WITHOUT ANY WARRANTY; without even the implied warranty of 14d9b94f28SJon Loeliger * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 15d9b94f28SJon Loeliger * GNU General Public License for more details. 16d9b94f28SJon Loeliger * 17d9b94f28SJon Loeliger * You should have received a copy of the GNU General Public License 18d9b94f28SJon Loeliger * along with this program; if not, write to the Free Software 19d9b94f28SJon Loeliger * Foundation, Inc., 59 Temple Place, Suite 330, Boston, 20d9b94f28SJon Loeliger * MA 02111-1307 USA 21d9b94f28SJon Loeliger */ 22d9b94f28SJon Loeliger 23d9b94f28SJon Loeliger /* 24d9b94f28SJon Loeliger * mpc8548cds board configuration file 25d9b94f28SJon Loeliger * 26d9b94f28SJon Loeliger * Please refer to doc/README.mpc85xxcds for more info. 27d9b94f28SJon Loeliger * 28d9b94f28SJon Loeliger */ 29d9b94f28SJon Loeliger #ifndef __CONFIG_H 30d9b94f28SJon Loeliger #define __CONFIG_H 31d9b94f28SJon Loeliger 32d9b94f28SJon Loeliger /* High Level Configuration Options */ 33d9b94f28SJon Loeliger #define CONFIG_BOOKE 1 /* BOOKE */ 34d9b94f28SJon Loeliger #define CONFIG_E500 1 /* BOOKE e500 family */ 35d9b94f28SJon Loeliger #define CONFIG_MPC85xx 1 /* MPC8540/60/55/41/48 */ 36d9b94f28SJon Loeliger #define CONFIG_MPC8548 1 /* MPC8548 specific */ 37d9b94f28SJon Loeliger #define CONFIG_MPC8548CDS 1 /* MPC8548CDS board specific */ 38d9b94f28SJon Loeliger 39f2cff6b1SEd Swarthout #define CONFIG_PCI /* enable any pci type devices */ 40f2cff6b1SEd Swarthout #define CONFIG_PCI1 /* PCI controller 1 */ 41f2cff6b1SEd Swarthout #define CONFIG_PCIE1 /* PCIE controler 1 (slot 1) */ 42f2cff6b1SEd Swarthout #undef CONFIG_RIO 43f2cff6b1SEd Swarthout #undef CONFIG_PCI2 44f2cff6b1SEd Swarthout #define CONFIG_FSL_PCI_INIT 1 /* Use common FSL init code */ 458ff3de61SKumar Gala #define CONFIG_FSL_PCIE_RESET 1 /* need PCIe reset errata */ 46f2cff6b1SEd Swarthout 47d9b94f28SJon Loeliger #define CONFIG_TSEC_ENET /* tsec ethernet support */ 48d9b94f28SJon Loeliger #define CONFIG_ENV_OVERWRITE 49d9b94f28SJon Loeliger #define CONFIG_SPD_EEPROM /* Use SPD EEPROM for DDR setup*/ 50d9b94f28SJon Loeliger #define CONFIG_DDR_DLL /* possible DLL fix needed */ 5139b18c4fSebony.zhu@freescale.com #undef CONFIG_DDR_2T_TIMING /* Sets the 2T timing bit */ 52d9b94f28SJon Loeliger 53d9b94f28SJon Loeliger #define CONFIG_DDR_ECC /* only for ECC DDR module */ 54d9b94f28SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER /* DDR controller or DMA? */ 55d9b94f28SJon Loeliger #define CONFIG_MEM_INIT_VALUE 0xDeadBeef 56f2cff6b1SEd Swarthout #define CONFIG_INTERRUPTS /* enable pci, srio, ddr interrupts */ 57d9b94f28SJon Loeliger 58*2cfaa1aaSKumar Gala #define CONFIG_FSL_LAW 1 /* Use common FSL init code */ 59d9b94f28SJon Loeliger 60d9b94f28SJon Loeliger /* 61d9b94f28SJon Loeliger * When initializing flash, if we cannot find the manufacturer ID, 62d9b94f28SJon Loeliger * assume this is the AMD flash associated with the CDS board. 63d9b94f28SJon Loeliger * This allows booting from a promjet. 64d9b94f28SJon Loeliger */ 65d9b94f28SJon Loeliger #define CONFIG_ASSUME_AMD_FLASH 66d9b94f28SJon Loeliger 67d9b94f28SJon Loeliger #define MPC85xx_DDR_SDRAM_CLK_CNTL /* 85xx has clock control reg */ 68d9b94f28SJon Loeliger 69d9b94f28SJon Loeliger #ifndef __ASSEMBLY__ 70d9b94f28SJon Loeliger extern unsigned long get_clock_freq(void); 71d9b94f28SJon Loeliger #endif 72d9b94f28SJon Loeliger #define CONFIG_SYS_CLK_FREQ get_clock_freq() /* sysclk for MPC85xx */ 73d9b94f28SJon Loeliger 74d9b94f28SJon Loeliger /* 75d9b94f28SJon Loeliger * These can be toggled for performance analysis, otherwise use default. 76d9b94f28SJon Loeliger */ 77d9b94f28SJon Loeliger #define CONFIG_L2_CACHE /* toggle L2 cache */ 78d9b94f28SJon Loeliger #define CONFIG_BTB /* toggle branch predition */ 79d9b94f28SJon Loeliger #define CONFIG_ADDR_STREAMING /* toggle addr streaming */ 80f2cff6b1SEd Swarthout #define CONFIG_CLEAR_LAW0 /* Clear LAW0 in cpu_init_r */ 81d9b94f28SJon Loeliger 82d9b94f28SJon Loeliger /* 83d9b94f28SJon Loeliger * Only possible on E500 Version 2 or newer cores. 84d9b94f28SJon Loeliger */ 85d9b94f28SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS 1 86d9b94f28SJon Loeliger 87d9b94f28SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F 1 /* Call board_pre_init */ 88d9b94f28SJon Loeliger 89d9b94f28SJon Loeliger #undef CFG_DRAM_TEST /* memory test, takes time */ 90d9b94f28SJon Loeliger #define CFG_MEMTEST_START 0x00200000 /* memtest works on */ 91d9b94f28SJon Loeliger #define CFG_MEMTEST_END 0x00400000 92d9b94f28SJon Loeliger 93d9b94f28SJon Loeliger /* 94d9b94f28SJon Loeliger * Base addresses -- Note these are effective addresses where the 95d9b94f28SJon Loeliger * actual resources get mapped (not physical addresses) 96d9b94f28SJon Loeliger */ 97d9b94f28SJon Loeliger #define CFG_CCSRBAR_DEFAULT 0xff700000 /* CCSRBAR Default */ 98d9b94f28SJon Loeliger #define CFG_CCSRBAR 0xe0000000 /* relocated CCSRBAR */ 99d9b94f28SJon Loeliger #define CFG_IMMR CFG_CCSRBAR /* PQII uses CFG_IMMR */ 100d9b94f28SJon Loeliger 101f2cff6b1SEd Swarthout #define CFG_PCI1_ADDR (CFG_CCSRBAR+0x8000) 102f2cff6b1SEd Swarthout #define CFG_PCI2_ADDR (CFG_CCSRBAR+0x9000) 103f2cff6b1SEd Swarthout #define CFG_PCIE1_ADDR (CFG_CCSRBAR+0xa000) 104f2cff6b1SEd Swarthout 105d9b94f28SJon Loeliger /* 106d9b94f28SJon Loeliger * DDR Setup 107d9b94f28SJon Loeliger */ 108d9b94f28SJon Loeliger #define CFG_DDR_SDRAM_BASE 0x00000000 /* DDR is system memory*/ 109d9b94f28SJon Loeliger #define CFG_SDRAM_BASE CFG_DDR_SDRAM_BASE 110d9b94f28SJon Loeliger 111d9b94f28SJon Loeliger #define SPD_EEPROM_ADDRESS 0x51 /* DDR DIMM */ 112d9b94f28SJon Loeliger 113d9b94f28SJon Loeliger /* 114d9b94f28SJon Loeliger * Make sure required options are set 115d9b94f28SJon Loeliger */ 116d9b94f28SJon Loeliger #ifndef CONFIG_SPD_EEPROM 117d9b94f28SJon Loeliger #error ("CONFIG_SPD_EEPROM is required") 118d9b94f28SJon Loeliger #endif 119d9b94f28SJon Loeliger 120d9b94f28SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ 121d9b94f28SJon Loeliger 122d9b94f28SJon Loeliger /* 123d9b94f28SJon Loeliger * Local Bus Definitions 124d9b94f28SJon Loeliger */ 125d9b94f28SJon Loeliger 126d9b94f28SJon Loeliger /* 127d9b94f28SJon Loeliger * FLASH on the Local Bus 128d9b94f28SJon Loeliger * Two banks, 8M each, using the CFI driver. 129d9b94f28SJon Loeliger * Boot from BR0/OR0 bank at 0xff00_0000 130d9b94f28SJon Loeliger * Alternate BR1/OR1 bank at 0xff80_0000 131d9b94f28SJon Loeliger * 132d9b94f28SJon Loeliger * BR0, BR1: 133d9b94f28SJon Loeliger * Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0 134d9b94f28SJon Loeliger * Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0 135d9b94f28SJon Loeliger * Port Size = 16 bits = BRx[19:20] = 10 136d9b94f28SJon Loeliger * Use GPCM = BRx[24:26] = 000 137d9b94f28SJon Loeliger * Valid = BRx[31] = 1 138d9b94f28SJon Loeliger * 139d9b94f28SJon Loeliger * 0 4 8 12 16 20 24 28 140d9b94f28SJon Loeliger * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001 BR0 141d9b94f28SJon Loeliger * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001 BR1 142d9b94f28SJon Loeliger * 143d9b94f28SJon Loeliger * OR0, OR1: 144d9b94f28SJon Loeliger * Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0 145d9b94f28SJon Loeliger * Reserved ORx[17:18] = 11, confusion here? 146d9b94f28SJon Loeliger * CSNT = ORx[20] = 1 147d9b94f28SJon Loeliger * ACS = half cycle delay = ORx[21:22] = 11 148d9b94f28SJon Loeliger * SCY = 6 = ORx[24:27] = 0110 149d9b94f28SJon Loeliger * TRLX = use relaxed timing = ORx[29] = 1 150d9b94f28SJon Loeliger * EAD = use external address latch delay = OR[31] = 1 151d9b94f28SJon Loeliger * 152d9b94f28SJon Loeliger * 0 4 8 12 16 20 24 28 153d9b94f28SJon Loeliger * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65 ORx 154d9b94f28SJon Loeliger */ 155d9b94f28SJon Loeliger 156f2cff6b1SEd Swarthout #define CFG_BOOT_BLOCK 0xff000000 /* boot TLB block */ 157f2cff6b1SEd Swarthout #define CFG_FLASH_BASE CFG_BOOT_BLOCK /* start of FLASH 16M */ 158d9b94f28SJon Loeliger 159d9b94f28SJon Loeliger #define CFG_BR0_PRELIM 0xff801001 160d9b94f28SJon Loeliger #define CFG_BR1_PRELIM 0xff001001 161d9b94f28SJon Loeliger 162d9b94f28SJon Loeliger #define CFG_OR0_PRELIM 0xff806e65 163d9b94f28SJon Loeliger #define CFG_OR1_PRELIM 0xff806e65 164d9b94f28SJon Loeliger 165d9b94f28SJon Loeliger #define CFG_FLASH_BANKS_LIST {0xff800000, CFG_FLASH_BASE} 166d9b94f28SJon Loeliger #define CFG_MAX_FLASH_BANKS 2 /* number of banks */ 167d9b94f28SJon Loeliger #define CFG_MAX_FLASH_SECT 128 /* sectors per device */ 168d9b94f28SJon Loeliger #undef CFG_FLASH_CHECKSUM 169d9b94f28SJon Loeliger #define CFG_FLASH_ERASE_TOUT 60000 /* Flash Erase Timeout (ms) */ 170d9b94f28SJon Loeliger #define CFG_FLASH_WRITE_TOUT 500 /* Flash Write Timeout (ms) */ 171d9b94f28SJon Loeliger 172d9b94f28SJon Loeliger #define CFG_MONITOR_BASE TEXT_BASE /* start of monitor */ 173d9b94f28SJon Loeliger 174d9b94f28SJon Loeliger #define CFG_FLASH_CFI_DRIVER 175d9b94f28SJon Loeliger #define CFG_FLASH_CFI 176d9b94f28SJon Loeliger #define CFG_FLASH_EMPTY_INFO 177d9b94f28SJon Loeliger 178d9b94f28SJon Loeliger 179d9b94f28SJon Loeliger /* 180d9b94f28SJon Loeliger * SDRAM on the Local Bus 181d9b94f28SJon Loeliger */ 182f2cff6b1SEd Swarthout #define CFG_LBC_CACHE_BASE 0xf0000000 /* Localbus cacheable */ 183f2cff6b1SEd Swarthout #define CFG_LBC_CACHE_SIZE 64 184f2cff6b1SEd Swarthout #define CFG_LBC_NONCACHE_BASE 0xf8000000 /* Localbus non-cacheable */ 185f2cff6b1SEd Swarthout #define CFG_LBC_NONCACHE_SIZE 64 186f2cff6b1SEd Swarthout 187f2cff6b1SEd Swarthout #define CFG_LBC_SDRAM_BASE CFG_LBC_CACHE_BASE /* Localbus SDRAM */ 188d9b94f28SJon Loeliger #define CFG_LBC_SDRAM_SIZE 64 /* LBC SDRAM is 64MB */ 189d9b94f28SJon Loeliger 190d9b94f28SJon Loeliger /* 191d9b94f28SJon Loeliger * Base Register 2 and Option Register 2 configure SDRAM. 192d9b94f28SJon Loeliger * The SDRAM base address, CFG_LBC_SDRAM_BASE, is 0xf0000000. 193d9b94f28SJon Loeliger * 194d9b94f28SJon Loeliger * For BR2, need: 195d9b94f28SJon Loeliger * Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0 196d9b94f28SJon Loeliger * port-size = 32-bits = BR2[19:20] = 11 197d9b94f28SJon Loeliger * no parity checking = BR2[21:22] = 00 198d9b94f28SJon Loeliger * SDRAM for MSEL = BR2[24:26] = 011 199d9b94f28SJon Loeliger * Valid = BR[31] = 1 200d9b94f28SJon Loeliger * 201d9b94f28SJon Loeliger * 0 4 8 12 16 20 24 28 202d9b94f28SJon Loeliger * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861 203d9b94f28SJon Loeliger * 204d9b94f28SJon Loeliger * FIXME: CFG_LBC_SDRAM_BASE should be masked and OR'ed into 205d9b94f28SJon Loeliger * FIXME: the top 17 bits of BR2. 206d9b94f28SJon Loeliger */ 207d9b94f28SJon Loeliger 208d9b94f28SJon Loeliger #define CFG_BR2_PRELIM 0xf0001861 209d9b94f28SJon Loeliger 210d9b94f28SJon Loeliger /* 211d9b94f28SJon Loeliger * The SDRAM size in MB, CFG_LBC_SDRAM_SIZE, is 64. 212d9b94f28SJon Loeliger * 213d9b94f28SJon Loeliger * For OR2, need: 214d9b94f28SJon Loeliger * 64MB mask for AM, OR2[0:7] = 1111 1100 215d9b94f28SJon Loeliger * XAM, OR2[17:18] = 11 216d9b94f28SJon Loeliger * 9 columns OR2[19-21] = 010 217d9b94f28SJon Loeliger * 13 rows OR2[23-25] = 100 218d9b94f28SJon Loeliger * EAD set for extra time OR[31] = 1 219d9b94f28SJon Loeliger * 220d9b94f28SJon Loeliger * 0 4 8 12 16 20 24 28 221d9b94f28SJon Loeliger * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901 222d9b94f28SJon Loeliger */ 223d9b94f28SJon Loeliger 224d9b94f28SJon Loeliger #define CFG_OR2_PRELIM 0xfc006901 225d9b94f28SJon Loeliger 226d9b94f28SJon Loeliger #define CFG_LBC_LCRR 0x00030004 /* LB clock ratio reg */ 227d9b94f28SJon Loeliger #define CFG_LBC_LBCR 0x00000000 /* LB config reg */ 228d9b94f28SJon Loeliger #define CFG_LBC_LSRT 0x20000000 /* LB sdram refresh timer */ 229d9b94f28SJon Loeliger #define CFG_LBC_MRTPR 0x00000000 /* LB refresh timer prescal*/ 230d9b94f28SJon Loeliger 231d9b94f28SJon Loeliger /* 232d9b94f28SJon Loeliger * LSDMR masks 233d9b94f28SJon Loeliger */ 234d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_RFEN (1 << (31 - 1)) 235d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BSMA1516 (3 << (31 - 10)) 236d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BSMA1617 (4 << (31 - 10)) 237d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_RFCR16 (7 << (31 - 16)) 238d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_PRETOACT7 (7 << (31 - 19)) 239d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_ACTTORW7 (7 << (31 - 22)) 240d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_ACTTORW6 (6 << (31 - 22)) 241d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BL8 (1 << (31 - 23)) 242d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_WRC4 (0 << (31 - 27)) 243d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_CL3 (3 << (31 - 31)) 244d9b94f28SJon Loeliger 245d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_NORMAL (0 << (31 - 4)) 246d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_ARFRSH (1 << (31 - 4)) 247d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_SRFRSH (2 << (31 - 4)) 248d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_MRW (3 << (31 - 4)) 249d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_PRECH (4 << (31 - 4)) 250d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_PCHALL (5 << (31 - 4)) 251d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_ACTBNK (6 << (31 - 4)) 252d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_RWINV (7 << (31 - 4)) 253d9b94f28SJon Loeliger 254d9b94f28SJon Loeliger /* 255d9b94f28SJon Loeliger * Common settings for all Local Bus SDRAM commands. 256d9b94f28SJon Loeliger * At run time, either BSMA1516 (for CPU 1.1) 257d9b94f28SJon Loeliger * or BSMA1617 (for CPU 1.0) (old) 258d9b94f28SJon Loeliger * is OR'ed in too. 259d9b94f28SJon Loeliger */ 260d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_COMMON ( CFG_LBC_LSDMR_RFCR16 \ 261d9b94f28SJon Loeliger | CFG_LBC_LSDMR_PRETOACT7 \ 262d9b94f28SJon Loeliger | CFG_LBC_LSDMR_ACTTORW7 \ 263d9b94f28SJon Loeliger | CFG_LBC_LSDMR_BL8 \ 264d9b94f28SJon Loeliger | CFG_LBC_LSDMR_WRC4 \ 265d9b94f28SJon Loeliger | CFG_LBC_LSDMR_CL3 \ 266d9b94f28SJon Loeliger | CFG_LBC_LSDMR_RFEN \ 267d9b94f28SJon Loeliger ) 268d9b94f28SJon Loeliger 269d9b94f28SJon Loeliger /* 270d9b94f28SJon Loeliger * The CADMUS registers are connected to CS3 on CDS. 271d9b94f28SJon Loeliger * The new memory map places CADMUS at 0xf8000000. 272d9b94f28SJon Loeliger * 273d9b94f28SJon Loeliger * For BR3, need: 274d9b94f28SJon Loeliger * Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0 275d9b94f28SJon Loeliger * port-size = 8-bits = BR[19:20] = 01 276d9b94f28SJon Loeliger * no parity checking = BR[21:22] = 00 277d9b94f28SJon Loeliger * GPMC for MSEL = BR[24:26] = 000 278d9b94f28SJon Loeliger * Valid = BR[31] = 1 279d9b94f28SJon Loeliger * 280d9b94f28SJon Loeliger * 0 4 8 12 16 20 24 28 281d9b94f28SJon Loeliger * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801 282d9b94f28SJon Loeliger * 283d9b94f28SJon Loeliger * For OR3, need: 284d9b94f28SJon Loeliger * 1 MB mask for AM, OR[0:16] = 1111 1111 1111 0000 0 285d9b94f28SJon Loeliger * disable buffer ctrl OR[19] = 0 286d9b94f28SJon Loeliger * CSNT OR[20] = 1 287d9b94f28SJon Loeliger * ACS OR[21:22] = 11 288d9b94f28SJon Loeliger * XACS OR[23] = 1 289d9b94f28SJon Loeliger * SCY 15 wait states OR[24:27] = 1111 max is suboptimal but safe 290d9b94f28SJon Loeliger * SETA OR[28] = 0 291d9b94f28SJon Loeliger * TRLX OR[29] = 1 292d9b94f28SJon Loeliger * EHTR OR[30] = 1 293d9b94f28SJon Loeliger * EAD extra time OR[31] = 1 294d9b94f28SJon Loeliger * 295d9b94f28SJon Loeliger * 0 4 8 12 16 20 24 28 296d9b94f28SJon Loeliger * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7 297d9b94f28SJon Loeliger */ 298d9b94f28SJon Loeliger 299d9b94f28SJon Loeliger #define CADMUS_BASE_ADDR 0xf8000000 300d9b94f28SJon Loeliger #define CFG_BR3_PRELIM 0xf8000801 301d9b94f28SJon Loeliger #define CFG_OR3_PRELIM 0xfff00ff7 302d9b94f28SJon Loeliger 303d9b94f28SJon Loeliger #define CONFIG_L1_INIT_RAM 304d9b94f28SJon Loeliger #define CFG_INIT_RAM_LOCK 1 305d9b94f28SJon Loeliger #define CFG_INIT_RAM_ADDR 0xe4010000 /* Initial RAM address */ 306d9b94f28SJon Loeliger #define CFG_INIT_RAM_END 0x4000 /* End of used area in RAM */ 307d9b94f28SJon Loeliger 308f2cff6b1SEd Swarthout #define CFG_INIT_L2_ADDR 0xf8f80000 /* relocate boot L2SRAM */ 309f2cff6b1SEd Swarthout 310d9b94f28SJon Loeliger #define CFG_GBL_DATA_SIZE 128 /* num bytes initial data */ 311d9b94f28SJon Loeliger #define CFG_GBL_DATA_OFFSET (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE) 312d9b94f28SJon Loeliger #define CFG_INIT_SP_OFFSET CFG_GBL_DATA_OFFSET 313d9b94f28SJon Loeliger 314d9b94f28SJon Loeliger #define CFG_MONITOR_LEN (256 * 1024) /* Reserve 256 kB for Mon */ 315d9b94f28SJon Loeliger #define CFG_MALLOC_LEN (128 * 1024) /* Reserved for malloc */ 316d9b94f28SJon Loeliger 317d9b94f28SJon Loeliger /* Serial Port */ 318d9b94f28SJon Loeliger #define CONFIG_CONS_INDEX 2 319d9b94f28SJon Loeliger #undef CONFIG_SERIAL_SOFTWARE_FIFO 320d9b94f28SJon Loeliger #define CFG_NS16550 321d9b94f28SJon Loeliger #define CFG_NS16550_SERIAL 322d9b94f28SJon Loeliger #define CFG_NS16550_REG_SIZE 1 323d9b94f28SJon Loeliger #define CFG_NS16550_CLK get_bus_freq(0) 324d9b94f28SJon Loeliger 325d9b94f28SJon Loeliger #define CFG_BAUDRATE_TABLE \ 326d9b94f28SJon Loeliger {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200} 327d9b94f28SJon Loeliger 328d9b94f28SJon Loeliger #define CFG_NS16550_COM1 (CFG_CCSRBAR+0x4500) 329d9b94f28SJon Loeliger #define CFG_NS16550_COM2 (CFG_CCSRBAR+0x4600) 330d9b94f28SJon Loeliger 331d9b94f28SJon Loeliger /* Use the HUSH parser */ 332d9b94f28SJon Loeliger #define CFG_HUSH_PARSER 333d9b94f28SJon Loeliger #ifdef CFG_HUSH_PARSER 334d9b94f28SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> " 335d9b94f28SJon Loeliger #endif 336d9b94f28SJon Loeliger 33740d5fa35SMatthew McClintock /* pass open firmware flat tree */ 338b90d2549SKumar Gala #define CONFIG_OF_LIBFDT 1 33940d5fa35SMatthew McClintock #define CONFIG_OF_BOARD_SETUP 1 340b90d2549SKumar Gala #define CONFIG_OF_STDOUT_VIA_ALIAS 1 34140d5fa35SMatthew McClintock 34220476726SJon Loeliger /* 34320476726SJon Loeliger * I2C 34420476726SJon Loeliger */ 34520476726SJon Loeliger #define CONFIG_FSL_I2C /* Use FSL common I2C driver */ 346d9b94f28SJon Loeliger #define CONFIG_HARD_I2C /* I2C with hardware support*/ 347d9b94f28SJon Loeliger #undef CONFIG_SOFT_I2C /* I2C bit-banged */ 348d9b94f28SJon Loeliger #define CFG_I2C_SPEED 400000 /* I2C speed and slave address */ 349d9b94f28SJon Loeliger #define CFG_I2C_EEPROM_ADDR 0x57 350d9b94f28SJon Loeliger #define CFG_I2C_SLAVE 0x7F 351d9b94f28SJon Loeliger #define CFG_I2C_NOPROBES {0x69} /* Don't probe these addrs */ 35220476726SJon Loeliger #define CFG_I2C_OFFSET 0x3000 353d9b94f28SJon Loeliger 354d9b94f28SJon Loeliger /* 355d9b94f28SJon Loeliger * General PCI 356362dd830SSergei Shtylyov * Memory space is mapped 1-1, but I/O space must start from 0. 357d9b94f28SJon Loeliger */ 358f2cff6b1SEd Swarthout #define CFG_PCI_PHYS 0x80000000 /* 1G PCI TLB */ 359f2cff6b1SEd Swarthout 360d9b94f28SJon Loeliger #define CFG_PCI1_MEM_BASE 0x80000000 361d9b94f28SJon Loeliger #define CFG_PCI1_MEM_PHYS CFG_PCI1_MEM_BASE 362f2cff6b1SEd Swarthout #define CFG_PCI1_MEM_SIZE 0x20000000 /* 512M */ 363cbfc7ce7SMatthew McClintock #define CFG_PCI1_IO_BASE 0x00000000 364cbfc7ce7SMatthew McClintock #define CFG_PCI1_IO_PHYS 0xe2000000 365f2cff6b1SEd Swarthout #define CFG_PCI1_IO_SIZE 0x00100000 /* 1M */ 366d9b94f28SJon Loeliger 367f2cff6b1SEd Swarthout #ifdef CONFIG_PCI2 368f2cff6b1SEd Swarthout #define CFG_PCI2_MEM_BASE 0xa0000000 369d9b94f28SJon Loeliger #define CFG_PCI2_MEM_PHYS CFG_PCI2_MEM_BASE 370f2cff6b1SEd Swarthout #define CFG_PCI2_MEM_SIZE 0x20000000 /* 512M */ 371ffa621a0SAndy Fleming #define CFG_PCI2_IO_BASE 0x00000000 37241fb7e0fSZang Roy-r61911 #define CFG_PCI2_IO_PHYS 0xe2800000 373f2cff6b1SEd Swarthout #define CFG_PCI2_IO_SIZE 0x00100000 /* 1M */ 374f2cff6b1SEd Swarthout #endif 375d9b94f28SJon Loeliger 376f2cff6b1SEd Swarthout #ifdef CONFIG_PCIE1 377f2cff6b1SEd Swarthout #define CFG_PCIE1_MEM_BASE 0xa0000000 378f2cff6b1SEd Swarthout #define CFG_PCIE1_MEM_PHYS CFG_PCIE1_MEM_BASE 379f2cff6b1SEd Swarthout #define CFG_PCIE1_MEM_SIZE 0x20000000 /* 512M */ 380f2cff6b1SEd Swarthout #define CFG_PCIE1_IO_BASE 0x00000000 381f2cff6b1SEd Swarthout #define CFG_PCIE1_IO_PHYS 0xe3000000 382f2cff6b1SEd Swarthout #define CFG_PCIE1_IO_SIZE 0x00100000 /* 1M */ 383f2cff6b1SEd Swarthout #endif 38441fb7e0fSZang Roy-r61911 385f2cff6b1SEd Swarthout #ifdef CONFIG_RIO 38641fb7e0fSZang Roy-r61911 /* 38741fb7e0fSZang Roy-r61911 * RapidIO MMU 38841fb7e0fSZang Roy-r61911 */ 38941fb7e0fSZang Roy-r61911 #define CFG_RIO_MEM_BASE 0xC0000000 39041fb7e0fSZang Roy-r61911 #define CFG_RIO_MEM_SIZE 0x20000000 /* 512M */ 391f2cff6b1SEd Swarthout #endif 392d9b94f28SJon Loeliger 3937f3f2bd2SRandy Vinson #ifdef CONFIG_LEGACY 3947f3f2bd2SRandy Vinson #define BRIDGE_ID 17 3957f3f2bd2SRandy Vinson #define VIA_ID 2 3967f3f2bd2SRandy Vinson #else 3977f3f2bd2SRandy Vinson #define BRIDGE_ID 28 3987f3f2bd2SRandy Vinson #define VIA_ID 4 3997f3f2bd2SRandy Vinson #endif 4007f3f2bd2SRandy Vinson 401d9b94f28SJon Loeliger #if defined(CONFIG_PCI) 402d9b94f28SJon Loeliger 403d9b94f28SJon Loeliger #define CONFIG_NET_MULTI 404d9b94f28SJon Loeliger #define CONFIG_PCI_PNP /* do pci plug-and-play */ 405d9b94f28SJon Loeliger 406d9b94f28SJon Loeliger #undef CONFIG_EEPRO100 407d9b94f28SJon Loeliger #undef CONFIG_TULIP 408d9b94f28SJon Loeliger 409d9b94f28SJon Loeliger #undef CONFIG_PCI_SCAN_SHOW /* show pci devices on startup */ 410f2cff6b1SEd Swarthout 411f2cff6b1SEd Swarthout /* PCI view of System Memory */ 412f2cff6b1SEd Swarthout #define CFG_PCI_MEMORY_BUS 0x00000000 413f2cff6b1SEd Swarthout #define CFG_PCI_MEMORY_PHYS 0x00000000 414f2cff6b1SEd Swarthout #define CFG_PCI_MEMORY_SIZE 0x80000000 415d9b94f28SJon Loeliger 416d9b94f28SJon Loeliger #endif /* CONFIG_PCI */ 417d9b94f28SJon Loeliger 418d9b94f28SJon Loeliger 419d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET) 420d9b94f28SJon Loeliger 421d9b94f28SJon Loeliger #ifndef CONFIG_NET_MULTI 422d9b94f28SJon Loeliger #define CONFIG_NET_MULTI 1 423d9b94f28SJon Loeliger #endif 424d9b94f28SJon Loeliger 425d9b94f28SJon Loeliger #define CONFIG_MII 1 /* MII PHY management */ 426255a3577SKim Phillips #define CONFIG_TSEC1 1 427255a3577SKim Phillips #define CONFIG_TSEC1_NAME "eTSEC0" 428255a3577SKim Phillips #define CONFIG_TSEC2 1 429255a3577SKim Phillips #define CONFIG_TSEC2_NAME "eTSEC1" 430255a3577SKim Phillips #define CONFIG_TSEC3 1 431255a3577SKim Phillips #define CONFIG_TSEC3_NAME "eTSEC2" 432f2cff6b1SEd Swarthout #define CONFIG_TSEC4 433255a3577SKim Phillips #define CONFIG_TSEC4_NAME "eTSEC3" 434d9b94f28SJon Loeliger #undef CONFIG_MPC85XX_FEC 435d9b94f28SJon Loeliger 436d9b94f28SJon Loeliger #define TSEC1_PHY_ADDR 0 437d9b94f28SJon Loeliger #define TSEC2_PHY_ADDR 1 438d9b94f28SJon Loeliger #define TSEC3_PHY_ADDR 2 439d9b94f28SJon Loeliger #define TSEC4_PHY_ADDR 3 440d9b94f28SJon Loeliger 441d9b94f28SJon Loeliger #define TSEC1_PHYIDX 0 442d9b94f28SJon Loeliger #define TSEC2_PHYIDX 0 443d9b94f28SJon Loeliger #define TSEC3_PHYIDX 0 444d9b94f28SJon Loeliger #define TSEC4_PHYIDX 0 4453a79013eSAndy Fleming #define TSEC1_FLAGS TSEC_GIGABIT 4463a79013eSAndy Fleming #define TSEC2_FLAGS TSEC_GIGABIT 4473a79013eSAndy Fleming #define TSEC3_FLAGS (TSEC_GIGABIT | TSEC_REDUCED) 4483a79013eSAndy Fleming #define TSEC4_FLAGS (TSEC_GIGABIT | TSEC_REDUCED) 449d9b94f28SJon Loeliger 450d9b94f28SJon Loeliger /* Options are: eTSEC[0-3] */ 451d9b94f28SJon Loeliger #define CONFIG_ETHPRIME "eTSEC0" 452f2cff6b1SEd Swarthout #define CONFIG_PHY_GIGE 1 /* Include GbE speed/duplex detection */ 453d9b94f28SJon Loeliger #endif /* CONFIG_TSEC_ENET */ 454d9b94f28SJon Loeliger 455d9b94f28SJon Loeliger /* 456d9b94f28SJon Loeliger * Environment 457d9b94f28SJon Loeliger */ 458d9b94f28SJon Loeliger #define CFG_ENV_IS_IN_FLASH 1 459d9b94f28SJon Loeliger #define CFG_ENV_ADDR (CFG_MONITOR_BASE + 0x40000) 460d9b94f28SJon Loeliger #define CFG_ENV_SECT_SIZE 0x40000 /* 256K(one sector) for env */ 461d9b94f28SJon Loeliger #define CFG_ENV_SIZE 0x2000 462d9b94f28SJon Loeliger 463d9b94f28SJon Loeliger #define CONFIG_LOADS_ECHO 1 /* echo on for serial download */ 464d9b94f28SJon Loeliger #define CFG_LOADS_BAUD_CHANGE 1 /* allow baudrate change */ 465d9b94f28SJon Loeliger 4662835e518SJon Loeliger /* 467659e2f67SJon Loeliger * BOOTP options 468659e2f67SJon Loeliger */ 469659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE 470659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTPATH 471659e2f67SJon Loeliger #define CONFIG_BOOTP_GATEWAY 472659e2f67SJon Loeliger #define CONFIG_BOOTP_HOSTNAME 473659e2f67SJon Loeliger 474659e2f67SJon Loeliger 475659e2f67SJon Loeliger /* 4762835e518SJon Loeliger * Command line configuration. 4772835e518SJon Loeliger */ 4782835e518SJon Loeliger #include <config_cmd_default.h> 4792835e518SJon Loeliger 4802835e518SJon Loeliger #define CONFIG_CMD_PING 4812835e518SJon Loeliger #define CONFIG_CMD_I2C 4822835e518SJon Loeliger #define CONFIG_CMD_MII 48382ac8c97SKumar Gala #define CONFIG_CMD_ELF 4842835e518SJon Loeliger 485d9b94f28SJon Loeliger #if defined(CONFIG_PCI) 4862835e518SJon Loeliger #define CONFIG_CMD_PCI 487d9b94f28SJon Loeliger #endif 4882835e518SJon Loeliger 489d9b94f28SJon Loeliger 490d9b94f28SJon Loeliger #undef CONFIG_WATCHDOG /* watchdog disabled */ 491d9b94f28SJon Loeliger 492d9b94f28SJon Loeliger /* 493d9b94f28SJon Loeliger * Miscellaneous configurable options 494d9b94f28SJon Loeliger */ 495d9b94f28SJon Loeliger #define CFG_LONGHELP /* undef to save memory */ 49622abb2d2SKumar Gala #define CONFIG_CMDLINE_EDITING /* Command-line editing */ 497d9b94f28SJon Loeliger #define CFG_LOAD_ADDR 0x2000000 /* default load address */ 498d9b94f28SJon Loeliger #define CFG_PROMPT "=> " /* Monitor Command Prompt */ 4992835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB) 500d9b94f28SJon Loeliger #define CFG_CBSIZE 1024 /* Console I/O Buffer Size */ 501d9b94f28SJon Loeliger #else 502d9b94f28SJon Loeliger #define CFG_CBSIZE 256 /* Console I/O Buffer Size */ 503d9b94f28SJon Loeliger #endif 504d9b94f28SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */ 505d9b94f28SJon Loeliger #define CFG_MAXARGS 16 /* max number of command args */ 506d9b94f28SJon Loeliger #define CFG_BARGSIZE CFG_CBSIZE /* Boot Argument Buffer Size */ 507d9b94f28SJon Loeliger #define CFG_HZ 1000 /* decrementer freq: 1ms ticks */ 508d9b94f28SJon Loeliger 509d9b94f28SJon Loeliger /* 510d9b94f28SJon Loeliger * For booting Linux, the board info and command line data 511d9b94f28SJon Loeliger * have to be in the first 8 MB of memory, since this is 512d9b94f28SJon Loeliger * the maximum mapped by the Linux kernel during initialization. 513d9b94f28SJon Loeliger */ 514d9b94f28SJon Loeliger #define CFG_BOOTMAPSZ (8 << 20) /* Initial Memory map for Linux*/ 515d9b94f28SJon Loeliger 516d9b94f28SJon Loeliger /* 517d9b94f28SJon Loeliger * Internal Definitions 518d9b94f28SJon Loeliger * 519d9b94f28SJon Loeliger * Boot Flags 520d9b94f28SJon Loeliger */ 521d9b94f28SJon Loeliger #define BOOTFLAG_COLD 0x01 /* Normal Power-On: Boot from FLASH */ 522d9b94f28SJon Loeliger #define BOOTFLAG_WARM 0x02 /* Software reboot */ 523d9b94f28SJon Loeliger 5242835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB) 525d9b94f28SJon Loeliger #define CONFIG_KGDB_BAUDRATE 230400 /* speed to run kgdb serial port */ 526d9b94f28SJon Loeliger #define CONFIG_KGDB_SER_INDEX 2 /* which serial port to use */ 527d9b94f28SJon Loeliger #endif 528d9b94f28SJon Loeliger 529d9b94f28SJon Loeliger /* 530d9b94f28SJon Loeliger * Environment Configuration 531d9b94f28SJon Loeliger */ 532d9b94f28SJon Loeliger 533d9b94f28SJon Loeliger /* The mac addresses for all ethernet interface */ 534d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET) 53510327dc5SAndy Fleming #define CONFIG_HAS_ETH0 536d9b94f28SJon Loeliger #define CONFIG_ETHADDR 00:E0:0C:00:00:FD 537d9b94f28SJon Loeliger #define CONFIG_HAS_ETH1 538d9b94f28SJon Loeliger #define CONFIG_ETH1ADDR 00:E0:0C:00:01:FD 539d9b94f28SJon Loeliger #define CONFIG_HAS_ETH2 540d9b94f28SJon Loeliger #define CONFIG_ETH2ADDR 00:E0:0C:00:02:FD 54109f3e09eSAndy Fleming #define CONFIG_HAS_ETH3 54209f3e09eSAndy Fleming #define CONFIG_ETH3ADDR 00:E0:0C:00:03:FD 543d9b94f28SJon Loeliger #endif 544d9b94f28SJon Loeliger 545d9b94f28SJon Loeliger #define CONFIG_IPADDR 192.168.1.253 546d9b94f28SJon Loeliger 547d9b94f28SJon Loeliger #define CONFIG_HOSTNAME unknown 548d9b94f28SJon Loeliger #define CONFIG_ROOTPATH /nfsroot 549f2cff6b1SEd Swarthout #define CONFIG_BOOTFILE 8548cds/uImage.uboot 550f2cff6b1SEd Swarthout #define CONFIG_UBOOTPATH 8548cds/u-boot.bin /* TFTP server */ 551d9b94f28SJon Loeliger 552d9b94f28SJon Loeliger #define CONFIG_SERVERIP 192.168.1.1 553d9b94f28SJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1 554d9b94f28SJon Loeliger #define CONFIG_NETMASK 255.255.255.0 555d9b94f28SJon Loeliger 556f2cff6b1SEd Swarthout #define CONFIG_LOADADDR 1000000 /*default location for tftp and bootm*/ 557d9b94f28SJon Loeliger 558d9b94f28SJon Loeliger #define CONFIG_BOOTDELAY 10 /* -1 disables auto-boot */ 559d9b94f28SJon Loeliger #undef CONFIG_BOOTARGS /* the boot command will set bootargs*/ 560d9b94f28SJon Loeliger 561d9b94f28SJon Loeliger #define CONFIG_BAUDRATE 115200 562d9b94f28SJon Loeliger 563d9b94f28SJon Loeliger #define CONFIG_EXTRA_ENV_SETTINGS \ 564d9b94f28SJon Loeliger "netdev=eth0\0" \ 565f2cff6b1SEd Swarthout "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0" \ 566f2cff6b1SEd Swarthout "tftpflash=tftpboot $loadaddr $uboot; " \ 567f2cff6b1SEd Swarthout "protect off " MK_STR(TEXT_BASE) " +$filesize; " \ 568f2cff6b1SEd Swarthout "erase " MK_STR(TEXT_BASE) " +$filesize; " \ 569f2cff6b1SEd Swarthout "cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; " \ 570f2cff6b1SEd Swarthout "protect on " MK_STR(TEXT_BASE) " +$filesize; " \ 571f2cff6b1SEd Swarthout "cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0" \ 572d9b94f28SJon Loeliger "consoledev=ttyS1\0" \ 573f2cff6b1SEd Swarthout "ramdiskaddr=2000000\0" \ 5746c543597SAndy Fleming "ramdiskfile=ramdisk.uboot\0" \ 5754bf4abb8SEd Swarthout "fdtaddr=c00000\0" \ 57622abb2d2SKumar Gala "fdtfile=mpc8548cds.dtb\0" 577d9b94f28SJon Loeliger 578d9b94f28SJon Loeliger #define CONFIG_NFSBOOTCOMMAND \ 579d9b94f28SJon Loeliger "setenv bootargs root=/dev/nfs rw " \ 580d9b94f28SJon Loeliger "nfsroot=$serverip:$rootpath " \ 581d9b94f28SJon Loeliger "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \ 582d9b94f28SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 583d9b94f28SJon Loeliger "tftp $loadaddr $bootfile;" \ 5844bf4abb8SEd Swarthout "tftp $fdtaddr $fdtfile;" \ 5854bf4abb8SEd Swarthout "bootm $loadaddr - $fdtaddr" 5868272dc2fSAndy Fleming 587d9b94f28SJon Loeliger 588d9b94f28SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \ 589d9b94f28SJon Loeliger "setenv bootargs root=/dev/ram rw " \ 590d9b94f28SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 591d9b94f28SJon Loeliger "tftp $ramdiskaddr $ramdiskfile;" \ 592d9b94f28SJon Loeliger "tftp $loadaddr $bootfile;" \ 5934bf4abb8SEd Swarthout "tftp $fdtaddr $fdtfile;" \ 5944bf4abb8SEd Swarthout "bootm $loadaddr $ramdiskaddr $fdtaddr" 595d9b94f28SJon Loeliger 596d9b94f28SJon Loeliger #define CONFIG_BOOTCOMMAND CONFIG_NFSBOOTCOMMAND 597d9b94f28SJon Loeliger 598d9b94f28SJon Loeliger #endif /* __CONFIG_H */ 599